Патент ссср 363096
363096
ОПИСАН ИЕ
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Сова Советских
Социалистических
Республик
Зависимое от авт. свидетельства №
Заявлено 11.Х1.1970 (№ 1490460/18-24) с присоединением заявки №
Приоритет.Ч. 1 л. G 06go 7 16
Комитет по делам иаобретеиий II открытий при Совете Министров
СССР
УДК 621.519(088.8) Опубликовано 20.Х11.1972. Бюллетень ¹ 3 за 1973
Дата опубликования описания 7.11.1973
Авторы изобретения К. И. Диденко, И. С. Шандрин, 1О. П. Бурченко, А. Н. Конарев и М. В. Трепашко
Заявитель Специальное конструкторское бюро систем автоматического управления
УСТРОЙСТВО ДЛЯ ДЕЛЕНИЯ ДВУХ ЧАСТОТНЫХ СИГНАЛОВ
Изобретение относится к автоматике и вычислительной технике.
Известные устройства для деления двух частотных сигналов имеют сложные схемы и малое быстродействие, или невысокую точность 5 деления.
В предлагаемом устройстве выходы преобразователя частоты импульсов в двоичный код соединены с одними входами схемы поразрядного сравнения, другие входы которой соеди- 10 нены с соответствующими выходами счетчика, к входу которого подключен второй вход устройства, выход схемы поразрядного сравнения соединен с входами установки в нуль преобразователя частоты импульсов и счетчика, 1S с запускающим входом преобразователя частоты и с выходом устройства.
Это позволяет упростить схему устройства и получить на его выходе сигнал, частота которого пропорциональна частному частот 20 входных сигналов.
На чертеже изображена блок-схема предлагаемого устройства.
Устройство содержит преобразователь 1 частоты импульсов в двоичный код, состоящий 25 из клапана 2, генератора 8 эталонной частоты, счетчика 4 нелинейных значений измеряемой частоты, дещифратора 5, сумматора б приращений, регистра 7 линейного значения измеряемой частоты, схемы 8 формирования 30 временного интервала; счетчик 9 непрерывного заполнения и схему 10 поразрядного сравнения.
Устройство работает следующим образом.
Полученный в регистре 7 код У, прямо пропорциональный входной частоте f>, с выхода преобразователя 1 частоты поступает на одни входы схемы 10 поразрядного сравнения, Другая входная частота f> подается в счетчик 9 непрерывного заполнения, выходы которого связаны с другими входами поразрядного сравнения. Счетчик 9 заполняется до величины кода, хранящегося в регистре 7. При совпадении кодов регистра 7 и счетчика 9 срабатывает схема 10, которая выдает импульс на выход устройства, а также на сброс в нулевое состояние регистра 7 и счетчика 9 и на запуск преобразователя 1.
Таким образом, после каждого выходного импульса устройства производится преобразование частоты импульсов f, в двоичный код, прямо пропорциональный входной частоте
f< (Л = kf1) . Одновременно с этим начинается заполнение счетчика 9 импульсами другой входной частоты 1. Так как импульсы на выходе устройства возникают при равенстве кодов регистра 7 и счетчика 9, то частота этих импульсов равна
fi f2
N lг
363096
Составитель О. Поваго
Редактор Т. Иванова Техред Т. Миронова Корректоры: Н. Стельмах и А. Васильева
Заказ 104/8 Изд. № 74 Тираж 403 Подписное
ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР
Москва, К-35, Раушская наб., д. 4/5
Типография, пр. Сапунова, 2 т. е. выходная частота пропорциональна частному входных частот.
Предмет изобретения
Устройство для деления двух частотных сигналов, содержащее преобразователь частоты импульсов в двоичный код, подключенный к одному из входов, счетчик и схему поразрядного сравнения, отличающееся тем, что, с целью упрощения устройства, выходы преоб(!
4 1 (I
1 (! разователя частоты импульсов в двоичный код соединены с одними входами схемы поразрядного сравнения, другие входы которой соединены с соответствующими выходами счетчика, s к входу которого подключен второй вход устройства, выход схемы поразрядного сравнения соединен с входами установки в нуль преобразователя частоты импульсов и счетчика, с запускающим входом преобразователя частоты
10 и с выходом устройства.

