Динамическое логическое устройство
ОПИСАНИ Е
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
362486
Союз Саветскит
Социалистическил
Республик
Зависимое от авт. свидетельства №
М. Кл. H 031с 19/08
Заявлено 14.!.1971 (№ 1616608/26-9) с присоединением заявки №
Комитет оо делам изобретений и открытий лри Сонете Министров
СССР
Приоритет
УДК 621.374(088.8) Опубликовано 13,XII.1972. Бк1ллетень ¹ 2 за 1973 г.
Дата опубликования описания 31.1.1973
Авторы изобретения
Б. В. Кузнецов, Ю. А. Уральский и А, С. Флоровский
Заявитель
ДИНАМИЧЕСКОЕ ЛОГИЧЕСКОЕ УСТРОЙСТВО
Изобретение относится к динамическим системам элементов ЦВМ с запоминающим конденсатором и может быть использовано в качестве типового логического элемента цифровых вычислительных машин и устройств автоматикии.
Известно динамическое логическое устройство, содержащее диод схемы «ИЛИ», диод тактового питания, запоминающий конденсатор, запирающий диод, ограничивающий диод, резистор смещения и транзистор.
Однако в известном устройстве отсутствует логическая полнота выполняемых функций (нет операции инверсии), что значительно сокращает область его применения.
С целью расширения функциональных возможностей предлагаемое устройство содержит выходной транзистор, база которого через диод соединен с шиной тактовых импульсов, атакже с эмиттером и комплектором последовательно включенных транзисторов соответственно первого и второго динамических элементов.
На фиг. 1 приведена принципиальная схема предлагаемого устройства; на фиг. 2 — временная диаграмма импульсов источников тактового питания.
Предлагаемое устройство содержит транзистор 1, схемы динамического элемента (ДЭ-2), транзистор 2 схемы ДЭ-1, выходной транзистор-инвертор 3, базовый резистор 4, диод б
5 смещения, коллекторные резисторы б и 7, тактовые импульсы ГИI, которые подаются на предыдущую и последующую схемы и тактовые импульсы ГИ2, которые подаются на paccì атриваемую схему.
Шины тактовых импульсов двух динамических элементов (ДЭ1 и ДЭ2) объединены и подключены к одному источнику тактовых импульсов ГИ2. Коллектор транзистора 1
15 (ДЭ-2) соединен с эмиттером транзистора 2 (ДЭ1) и с базой выходного транзистора 8 резистором 4 н анодом диода 5, катод которого соединен с шиной тактового питания. Коллектор транзистора 2 (ДЭ1) через резистор б под20 ключен к постоянному источнику питания. Вывод резистора 4 и эмиттер транзистора 3 соединены с земляной шиной, а коллектор, являясь выходом для логической схемы, через резистор 7 соединен с постоянным источником
25 напряжения.
Логическая схема работает в соответствии с таблицей, причем каждый из входов А и В может являться в свое время схемой «ИЛИ» для отрицательных входных импульсов на30 пряжения.
362486
Фиг 1
lf
ГИ1
-E
К
/И2
-Е
Фиг 2
Изд. № 1026
ЦНИИПИ Заказ 196/l7
Тираж 403 Подписное
Типография, пр. Сапунова, 2
Из таблицы видно, что для выхода С реализуется операция «Запрет», т. е. если на вход В во время действия тактового импульса ГИ1 подается отрицательный импульс (открывается транзистор предыдущей схемы), то конденсатор схемы ДЭ2 разряжается и остается разряженным до прихода тактового импульса
ГИ2, который зарядит конденсатор и откроет транзистор 1 (ДЭ-2), последний закроет транзистор 8, мешая прохождению единичной информации на выход (таблица № 2 и 4).
Если на входе В присутствует логический ноль, т. е. транзистор 1 все время закрыт, на вход А подается логический ноль, то транзис4 тор 8 закрыт током через резистор 4 (таблица 1).
Если же на входе Л в момент действия тактового импульса ГИ1 разряжается конденсатор (ДЭ1), то с приходом тактового импульса
ГИ2 транзистор 2 (ДЭ1) откроется и откроет транзистор 8, передавая на вход единичную информацию (таблица № 1, п. 3), так как транзистор 1 (ДЭ2) закрыт.
Предмет изоб ретения
Динамическое логическое устройство, содержащее два динамических элемента, каждый из которых состоит из входной логической цепи, 15 запоминающего конденсатора и транзистора, отличающееся тем, что, с целью расширения функциональных возможностей, оно содержит выходной транзистор, база которого через диод соединена с шиной тактовых импульсов, 20 а также с эмиттером и комплектором последовательно включенных транзисторов соответственно первого и второго динамических элементов.

