Цифровой коррелятор
359658
ОП ИСАНИЕ
ИЗОЬЕЕт ЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Союз Советских
Социалистических
Республик
Зависимое от авт. свидетельства № 279188
Заявлено ОЗ.Х1.1970 (№ 1489092/18-24) с присоединением заявки ¹
Приоритет
Опубликовано 21.Х1.1972. Бюллетень № 35
Дата опубликования описания 9.1.1973
М. Кл. G 06f 15/34
Комитет по делам изобретений и открытий прн Совете Министров
СССР
УДК 681.325.36(088.8) Авторы изобретения
В. Л. Славинский и А. Г. Быков
Заявитель
Калининградский машиностроительный зав
ЦИФРОВОЙ КОРРЕЛЯТОР
О писываемое изобретение относится к о бласти аналого-цифровой вычислительной тех.ники и является зависимьгм от устройства, по
ocHoBiHoìó авт. св. № 279188.
В авторском свидетельспве № 279188 описан цифровой коррелятор, содержащий временное устройство, устройство регулируемой задержки им пульса, преобразователь напряжения в длительность иипульсов, преобразователь напряжения в частоту им пульсов, счетчи к импульсов, осВоВНОН и управляющий ключи, схемы суммирования и .вычитания постоянного и исследуемого .на пряжения, а также схемы запоминания на пряжения в канале частоты и времени.
Недостатком этого коррелятора является необходимость перед началом измерений ручного ввода постоянного на пряжения на вход устройства и начального кодового числа,на вход счетчика импульсов. Это удлиняет процесс измерения, а при неверном выборе величи ны постоянного на пряжения может привести к ошибкам вычислений.
Целью изобретения является устранение этого недостатка, сокращение времени и,повышение точности измерений.
Постановленная цель достигается тем, что в коррелятор дополнительно включены двух.полупериодный пиковый детектор, коммутатор и реверсивный счетчик; на вход двухполупериодного пикового детектора пода и исследуемый сигнал, а его выход соединен с коммутатором и со схемами суммирования и вычитания напряжений, коммутируемые выходы коммутатора соединены со схемами за поминания, управляющий выход коммутатора связан с реверсивным счетчиком, а упра вляющий вход — с временным устройством.
Описываемый коррелятор не требует ввода извне постоянного напряжения, так как оно получается автоматически íà двухполупериодном пиковом детекторе, а результат — Ha реверсивном счетчике без ввода туда кода в начале,преобразова|ния вычислений.
15 Блок-схема коррелятора и зображена на, чертеже.
На чертеже приняты следующие обозначения:
1 —,временное устройство; 2 — задатчик
20 времени; 8 — преобразователь напряжения в длительность импульсов; 4 — преобразователь на пряжения в частоту им пульсов; 5, 6 — ключи; 7 — схема суммирования; 8— схема вычитания; 9, 10 — схемы за1поми на25 ния; 11 — двух полупериодный пиковый детектор; 12 — коммутатор; 18 — реверси вный счетчи|к.
Устройство работает следующим образом.
Напряжение, про порциональное пиковому
30 уровню входного сигнала., получается на вы359658
Вхо
Составитель В. Быков
Техред T. Ускова
Корректор Т. Медведева
Редактор Б. Нанкина
Заказ 4236/11 Изд. № 1763 Тираж 406 Подписное
ЦНИИПИ Комитета по делам изобретений и on-рытпй при Совете Министров СССР
Москва, )K-36, Раушская наб., д. 4/6
Типография, пр. Сапунова, 2 ходе пикового детектора 11, имеющего коэ)ффициент передачи больше единицы. Это напряжение вместе со входным сигналом II)одается на схемы суммирова)ния 7 и вы)читания 8.
Коммутатор 12, связанный с временным устройством 1,,переключает входы схем 9 и
10 за)поминания напряжения с выхода схем суммиро)вания и вычита)ния íà .выход пикового детектора 11 и обратно.
Одновременно с этим переключением подается cH)BHBJI íà ревер)сивный счетчик для счета в прямом или обратном на)правлениях.
)B о)писываемом устройстве благодаря введению,перечисленных выше узлов вычисление значений корреляционной функции по IHO)còüþ автоматизировано, тем самым ускоряется вы)бор постоян|ного напряжения, его в)вод в устройство и весь процесс вычисления. Кроме топо, устраняется возможность неправильного задания вспомогательного напряжения, которое может привести,к ошибке в вычислении.
Предмет изобретен ия
Цифровой коррелятор, по авт. св. № 279188, отличающийся тем, что, с целью ускорения и повышения точности .вычислений, он дополнительно содержит двух)полу)периодный пиковый детектор, коммутатор и ре)верси вный счетчик, причем вход дв)ух)полу)пери)одного пикового детектора подключен к источнику и)сследуемого сигнала, .выход соеди)нен с коммутатором и схемами сумм)ирования и вычитания на)пряжений, выходы которых соединены со входами коммутатора, выходы коммутатора соединены со схемами эа)поминания и реверсивным счетчиком, а управляющий вход коммутатора .подключен к времен ному уст20 ройству.

