Импульсно-фазовый детектор
ОПИСАНИЕ
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Сеез Советских
Социалистических
Республик
Зависимое от авт. свидетельства №
Л1, Кл. I.I 031< 9104
Заявлено 31.VI II.1970 (№ 1476679/26-9) с присоединением заявки №
Комитет оо делам изобретений и открытий лри Совете Министров
СССР
Приоритет
Опубликовано 23.Х,1972. Бюллетень № 32
Дата опубликования описания 7.XII.1972
УД1 621.376.55(088.8) Автор изобретения
В. И. Козлов
)
jl )
) Заявитель
ИМПУЛЪСНО-ФАЗОВЫЙ ДЕТЕКТОР
Изобретение относится к области радиоприемных устройств и может быть использовано в аппаратуре с повышенной спектральной чистотой выходных колебаний.
Известны импульсно-фазовые детекторы, содержащие запоминающий конденсатор, соединенный с источником входных сигналов через ключ, управляющий вход которого соединен с выходом формирователя импульсов, подключенного к источнику опорного сигнала.
В известных импульсно-фазовых детекторах трудно получить коэффициент передачи по напряжению, близкий к единице, и снизить уровень пульсаций выходного напряжения прп высоких кратностях и значениях сравниваемых частот. Другим недостатком известных импульсно-фазовых детекторов является их высокое выходное сопротивление, вследствие чего для согласования детектора с нагрузкой требуется буферный каскад.
С целью повышения коэффициента передачи и снижения уровня пульсаций выходного напряжения при высоких кратностях и значениях сравниваемых частот, а также уменьшения выходного сопротивления в предлагаемом устройстве детектор снабжен дополнительным запоминающим конденсатором, соединенным с первым запоминающим конденсатором через второй ключ, управляющий вход которого соединен с источником опорного сигнала через расширитель импульсов. Ме>кду первым запоминающим конденсатором и входом второго ключа включен трансформатор сопротивлений, выполненный, например, в виде усилите5
На чертеже даня блок-схема предлагаемого импульсно-фазового детектора.
Детектор содер>кит запоминающий конденсатор 1, соединенный с источником входных
10 сигналов через ключ 2, управляющий вход которого соединен с выходом формирователя импульсов 3, подключенного и исто шику опорного сигнала, дополнительный запомшгающпй конденсатор 4, второй ключ 5, расширитель
15 импульсов 6 и трансформатор 7 сопротивлений, Дополнительный запоминающий i;onденсатор 4 соединен с запоминающим конденсатором 1 через ключ 5, управляюптий вход которого соединен с источником опорного сигна20 ла через расширитель импульсов 6. Ме>кду за,поминающим кондепcàтором 1 и входом ключа 5 включен трансформатор сопротивлений 7, выполненный, например, в виде уcnлптсля мощности.
25 1-1апря>кение входного сигнала сохраняется на запоминающем конденсаторе 1 в течение времени действия более широкого импульса опорной частоты, открывающего ключ 5, причем последний может открываться одповр-30 менно с первым ключом 2 плп несколько поз356775 раз меньше, 10
Предмет изобретения
Т I 1 2 дыкод
Составитель Г. 1елей
Текред Е. Борисова
Корректоры; 0. Волкова и Т. Гревцова
Редактор T. Морозова
Заказ 3841/17 Изд. М 1592 Тираж 406 Подписное
ЦНИИПИ 1(îмптета по делам изобретений и открытий при Совете Министров СССР
Москва, 5К-35, Раушская паб., д. 4/5
Типография, пр. Сапунова, 2 же. Если трансформатор 7 сопротивлений имеет выходное сопротивление одного порядка с внутренним сопротивлением источника взводных сигналов, а сопротивления ключей 2 и 5 в прямом направлении одинаковы, то емкость запоминающего конденсатора 4 может быть выбрана во столько раз больше емкости конденсатора 1, во сколько раз длительность широкого импульса, управляющего ключом з, больше длительности импульса, управляющего ключом 2. В этом случае на запоминающем конденсаторе 4 устанавливается напряжение, величина которого равна напряжению на коеиденсаторе 1 в момент действия широкого импульса. Закрывшись, ключ 5 отключает от запоминающего конденсатора 4 другие блоки, и дальнейший разряд конденсатора 1 через обратное сопротивление ключа 2 и входное сопротивление трансформатора 7 сопротивлений до прихода следующего коммутирующего импульса не имеет решающего значения.
Отношения постоянных времени разряда If заряда обоих за поминающих конденсаторов 1 и 4 выбираются равными, так как они определяют коэффициент передачи импульсно-фазового детектора и пульсации постоянной составляющей напряжения на выходе. При идентичности ключей 2 и 5 и меньшем выходном сопротивлении трансформатора 7 сопротивлений и внутреннем сопротивлении источника входного сигнала, чем прямое сопротивление ключей, выполняется равенство где ть т — длительности импульсов, управляющих первым и вторым ключами, Т вЂ” период опорных колебаний.
Выходное сопротивление детектора в пред5 лагаемом импульсно-фазовом детекторе в 7т з
1. Импульсно-фазовый детектор, содержащий запоминающий конденсатор, соединенный с источником входных сигналов через ключ, 15 управляющий вход которого соединен с BbIxBдом формирователя импульсов, подключенного к источнику опорного сигнала, отличаюи1ийся тем, что, с целью повышения коэффициента передачи и снижения уровня пульса20 ций выходного напряжения при высоких кратностях и значениях сравниваемых частот, осн снабжен дополнительным запоминающим конденсатором, соединенным с первым запоминающим конденсатором через второй ключ, 25 управляющий вход которого соединен с источником опорного сигнала через расширитель импульсов.
2. Импульсно-фазовый детектор по п. 1, ozличаюи1ийся тем, что, с целью уменьшения вы30 ходного сопротивления схемы, между первым запоминающим конденсатором и входом второго ключа включен трансформатор сопротивлений, выполненный, например, в виде усилителя мощности.
35 Приоритет исчислять от 22 июля 1963.

