Счетчик числа импульсов
onw ckЙa E
ИЗОБРЕТЕНИЯ
Союз Советски
Социалистич,ских
Республик
К АВТОРСКОМУ СВИДЕхЕДЬСТВ.У
Зависимое от авт. свидетельства ¹
Заявлено 18Х111.1969 (№ 1355737 26-9) :й1. 1хл. Н 03k 29 00 с присоединением заявки ¹
Приоритет
Опубликовано 29.1Х.1972. Бюллетень № 29
Дата опубликования опис",øè 13.X.1972
Комитет по делам изобретений и открытий при Соеете Министров
СССР
УДК 621.3(4.32(088.8) Автор изобретения
Ю. И. Кузьмин
Заявитель
СЧЕТЧИК ЧИСЛА ИМПУЛЬСОВ
Изобретение относится к области вычислительной техники, в частности к счетчикам импульсов.
Известны счетчики числа импульсов, в которых используются диодно-емкостные накопительные ячейки и триггеры.
Однако известные счетчики имеют невысокое быстродействие. При увеличении быстродействия за счет уменьшения времени перезаряда конденсаторов до времени переключения триггера сброса понижается надежность устройства.
С целью повышения быстродействия и надежности в предлагаемом многозвенном счетчике импульсов накопительного типа выходы каждой последующей пары накопительных ячеек подключены раздельно к соответствующим выходам каждого предыдущего триггера.
На фиг. 1 дана блок-схема предлагаемого счетчика числа импульсов; на фиг. 2 — принципиальная схема одного звена счетчика; на фиг. 3 — временные диаграммы, иллюстрирующие работу предлагаемого счетчика числа импульсов.
Счетчик импульсов содержит ряд триггеров 1, каждый из выходов 2 которых подключен ко входам накопительных ячеек 8, а каждый из выходов 4 — ко входам накопительных ячеек 5. Выходы накопительных ячеек 8 через диодные компараторы б, а накопительных ячеек 5 через диодные компараторы ( подключены соответственно ко входам 8 и 9 следующего триггера. Входы заряда накопительных ячеек 8 через диодно-резисторныс зарядные цепи 10, а входы ячеек 5 через диодно-резисторные зарядные цепи 11 подключены соответственно к выходам 2 и 4 каждого следующего триггера и конденсаторам 12, 18 накопительных ячеек 8, 5 соответст10 венно.
Временные диаграммы включают в себя: а — импульсы на выходе 2 предыдущего триггера; б — импульсы на выходе 4 предыдущего
15 триггера; в — эпюра напряжений на конденсаторе 12 накопительной ячейки 8; г — эпюра напряжений на конденсаторе 18 накопительной ячейки 5;
2р д — импульсы на выходе следующего триггера I; е — импульсы на выходе 4 следующего триггера 1.
25 Устройство работает следующим образом, В исходном состоянии, когда конденсаторы
12, 18 обеих накопительных ячеек 8, 5 заряжены до напряжения питания (+F>), на выходе 2 триггера 1 потенциал приблизительно
3р равен нулю, а на выходе 4 — напряжсшпо
111!TaH I!I (+Е,) . Вс IOIcTIIIIc BTol o JIIo;I 3 Яp>I, I— ной цепи 10 заперт, ад,иод зарядной цсп 11 открыт. Диоды компараторгнз 6 и 7 за:сргы, так как потенциалы их катодов зг ачптсдь11о выше потенциалов их анодов.
При поступлении импульсов 112 вход предыдущего триггера на его выходах 4 и 2 появляются соответственно поло3кительныс и Отрицательные перепады напряжския. Отр щательные перепады напряжения, Возникающие
HB выходе 2 предыдущего триггера, вызьгвают дискретное уменьшение напря3ксния на конденсаторе 12 накопительной s».cйки 8. IIa ко:1денсаторе 18 накопительной ячейки 5, шунгированной диодом зарядной цепи 11, iiailp231 После срабатывания диодного компаратора б прошедший через него отрицатель;!ый перепад напряжения поступает на вход 8 триггера 1. При этом последний псрс,<д о 12ется, потенциал на его выходе 2 становится приблизительно равным напряжению питания (+Е!), а потенциал на его выходе 4 сгаковится приблизительно равным нулю. В результате этого диод зарядной цепи 10 о!к!3ывается, конденсатор 2 накопительной ячсйкп 8 заряжается приблизительно до IIO;I;i :ш напряжения питания (+Е), а диод зарядной цепи 11 закрывается. При дальнейшем поступле!пп! импульсов на вход предыдущего триггера отрицательнь!е перепады напряжения, возникающие па cl o выходе 4, вызывают дискретное умсньш<кис напряжения на конденсаторе 18 и накопительной ячейки 5. После ср Ябятывапи>! д!!одного ко31Г1 2 132 o!3г! 7 прошедший через него отрицательный п.рспад напряжения поступает ка вход 9 трипсра 1, при этом триггер 1 персключасгc;I, к схема возвращается в исходное состоя !ис. Отрицательные перепады с выходов 2, 4 триггера 1 поступают на входы накопительных ячеек 8, 5 следующего звена счег- i! В предлягаез!01!ирование первой ступеньки и псреклгочс и:с 15 триггера проис <одит в разные моменты врсмени. КРОМЕ ТОГО, el
20 возмоткность улучппп ь работу предыдущ го триггера и уменьшить время керезаряда смкостей. Предмет изооретепня Счетчик числа импульсов, содержащий триггеры, д:!Одно-c;II;oc !i Lac i!ai 30 зарядные цепи — соответствсгпго с выходямп последу!Огцих т13иггсров, ог.ггг<гаюигггйгстг тем, -!то, с цслшо повышен!1>! б1>1с !130дс!!с Бия и нядежности счетчи1<2, В нем Входь! каж:Ioii 1!0следующей пары накопительных ячеек под35 ключены раздельно к соответствующи,! Выходам каждого предыдущего триггера. Гп 353357 -Т Г. фиг. 5 Составитель Л. Пронин Текред Е. Борисова Корректор 3. Тарасова Редактор Т. Морозова Заказ 3514;5 Изд. ¹ 1432 Тирани 406 По;.пи с юе ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министвов СССР Москва, Ж-35, Раушская наб., д. 4,5 Типография, пр. Сапунова. 2