Пороговой логический элел\ент
C„-5,1 л г.
Q ГГФ C А---H- Й Е
ИЗОБРЕТЕН ИЯ
34О094
1>()ea !t;(>I!n(. (1>(r
Со))калнс)и )ес((и)(Геа))облик
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Зависимое от aiгг. свидетельства ¹â€”
М. Кл. Н ОЗ 19 42
3аявлс!н) 24.X I I.I ()70 (№ 1614329/26-9) с и Исосди »си ))см 3351 Вки JUO—
Комитет ло делам изабре)еиий и отирытий ори Совете Министров
СССР
11р!н)р)пст—
Опубликовано 24.V.I972. Ьюллстсиь ¹ 17
УД1(, 681.32 I 088.8) Дата оиубликоваиия описания 11 VIII.I(972) Авторы изобретения
В. Л. Дшхунян и Б. В. Шевкопляс
Заявитель йОРОГОВОЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
1Лзобре ГС П5!е OTIIOC5!TC)I I(0()J!3CT II "..ы>11)C:1))тел! Иой тсхиики.
Р1зВсctil)>l 5)opol 0HI>)c ЛОГи !сскис элсм IITI>I>
Обл 5!д(1 !Ои<ие Оол ши м и ЛОГI I>)ñc!<>II)1)t Возмож,иост5!м!1 пo срависипо с классическими сымаыи «II», «11!111», «I II:». Ьулсвы ())уикции> ие роялпзуемые ия одном пороговом элем !ITc, реал изу!Отся сетях(и из пороГQBI>lx эл с>! !!To!3, ко»фигур(!ц»51 которы.; выбирается заранее.
Тяк, например, порогово-ко)г)юиктивиая (или 10 порОГОВО-дизь!Оиктивия>!1 кo!I(j)I» (p)1!tits! представляет сооой лвухкаскядиую сеть, входиой каскад сети состоит из обы Ill),lx порогов»)х элсмси гов, а III Ixoj! Ioll является схемой «11» или «I IЛI 1». 15
Целью изобретения является повышение логических возл!0)киостсй и быстро (сйствия элемента ия компоисптах, реализуемых в I»Iтегральиом исполнении, выполняющего функцию, реализуемую сетью из обычных пороговых элементов. Это достигается тем, что ли>исйиый сумматор, B!>I(10)IIIclll»>Ill 1)d «весовых» рсз!Icropax il управлясмьш входиыми диодами, через смещающис диоды с объсдииеииыми к)атодами присоед!)иен к «сум>мирующему» резистору и к одному из эмиттсров миогоэмит.тсрпого тряизистора, коллсктор которого подключеи к дискримииятору иа двух каскадно объедиисииых транзисторах с зазсмлеш)ыми эмиттерями, а к другим JEIII) Tcð3ì миогоэмит- 39 териого тр)1>изистор(1 ирисосдиисиы дополнитсльиые лииейиыс сумматоры с собствсииыми
«весовыми» и «суммирующими» резисторами.
I I я ф и . 1 и 3 О О р 11 Ж си (1 П p!»! I l!13 11 я Л I > I I 3 51 C X (. мя предлагаемого порогового ло!знсского элем c!!ò3; и(1 (j) IIГ. 2 э к в» Вялcl!T1 1>151 порОГОВОкоиънп!ктивиая сеть И3 пороговы)(элсмсит;!х без использов !Иия миогоэмиттсриого транзистора.
Пороговьш логический элемент объ(t! I .!5!cò по с> .с>>)с «1 1» N,ли !!(. и!! !>)х су)! »! )1 торов с «cсоВ!>1 >! !1>> I! <<())М)IРУЮIЦII)1:t>> PСЗИCTОР3М!!> !)СЛ!! Ii»»>1 )TOTOP!>IX Oi! РС)СЛ5»ОТСЯ ЭКВИВЯЛСИТИОИ порогово-коиъюиктивиой сстью. .)1»исйный сумматор (пя фиг. 1 показаны л!»!ейиые сумматоры ия четыре входа) содерж)гг попарно сосдииеииыс кремниевые д!юдь) 1 и 2, >,и 4, 6 и 6, 7 и 8. Каждая нара д!идов и точках их сосдииеиия подкл!Очсия через
«вссовыс» резисторы 9 — 12 к положительному полюсу источника 1, 5 питания. Катоды диодов 1, 5, 6 и 7 сосдиисиы со.входами, а катоды диодов 2, 4, 6 и 8 совместно подключеиы к
«суммирующему» резистору 14, соедиисш!ому с термокомпеисирующим диодом 16 в цепи отр)ц)ятс.>)ьиого ПО. Ilоса 16 исто Р!1»кя питяиия.
Об!ц«я То )1<3 К3ТО>Т03 диодов 2, 4, 6 и 8 яВляется выходом:рассматриваемого линейного сумматора, присосдииоииого к одному из эмиттсров миогоэмиттериого траизисторя 17. База
3400М этого транзистора чорез рсз>!Стор 18 подкгио IcII3 1< п0.70ж(псл Ilo:(I> з((Я<имУ 19 исто IIIHI
В иижисй части фиг. 1 изображена cxcм» Л -ного линейного сумм>(торя, идентичная, кяк и схема 1-!юго liltlclitlol сумм»гора, схеме выгпсописаииого 7иис!!ного сумматор;, .Выход которой присоединен к Л -ному эми втору транзистора 17. 1I3 фиг. 2 при(пяты слсJvIOII(IIP обозна tcIIIIH: Cl . — ОТПОСИТС1Ы!Ь!!(<<ВСС» j-ГО !>Хо,"Я !-ГО > / элемента (,i =-1,2,...,Л(,), = 1> 2, „., к, );к —. >IIIC,70 ВХОДОВ 1-ГÎ ЭЛСЗ(СIITLI; Т! — ОТIIOCfiTCЛЬIt» 3 ВОЛ II>III t!» 1(OPOI ! О Э, IС (! Сl!Т>1. Логический элемент работает следу(о!Пи>! образом. В исходном состоянии элемента диоды 1, ), б (7 и 1(иа7оги>!ИВ(с диоды остальных лиисй1(ых сумматоров проводят ток от общего исгоч)шка 18 питания. 113 Выходе имеет место уровень логического пуля. Входные сигналы форме полож.,ггсльиых перепадов ииг!ряжения запирают в любых комбинациях диоды 1, 8, (> и 7, переключая точки через «весовы » резисторы в «суммирующей» и изменяя потенция>! II» первом эмиттере транзистора 17. Когд» ия всех IV эмиттерах этого транзистора, объедиияющсго !Иисйиые сумматоры, потенциал ок 13 ы В 3 с т с я Вы LLI e 17 О р О Г а с р я О ат ы В а I (((я д и ок р им Ив»Тор 1 f f3 Tp» I13HCTÎраХ 20 H 2>, >!TO э!<Ви В (лситио Вклк>чсгиию Всех пороговых элементов,,ия Выходе ) cT3(!явлиВястся )(poBOIH> ЛОГическОЙ СД!! IIII!(Ь!. ЭкВиВЯ. 1 IITII»H п0170ГОВО-коп7 !0(!ктиВНЯЯ ccTI> реализуется иа пороговых элементах то5 Io жс типа без использов»иия миогоэмиттсриого транзистора, ооъсдиисииы:< иа Выходе, что сии>каст допустимую смкостиую нагрузку Выходя ест,(. Предлагаемая схем» по сра»feuu!о с эквивалентной сетью содержит мспгпиее ! О i<071(ЧЕСТВО I Предмет изооретсиия ПОРОГОВЬIЙ лОГ(1 (сский ). I смс! Iт, содсР>ка11(ий IHHPHIlt>lit сумматор, Выполие»(иый ия ðñзисторах, подключеltfft>fx к сигнальным пи!Иам через Входные диоды (и через смегияющис диоды с объс(ииеии!(зги катодами, присосдписиными к дискриминатору, выполненному иа двух каскадно соединенных транзисторах с заземленными эмиттсрями, коллектор первого из 2;-> КО ОРЫХ ПОДI< 7 (0>(СИ 1< ()33P t)TOPOI О ТР<11!3!!СТОра, коллектор которого является Выходом элемент», отлп (()(ои((!!!ся тем, ITo, с !(елью повыше!!ия логических возможностей и быстродсйС1 и!1и Э.7СМСИТЯ, К ОЯЗС ПСРВОГО TP»II3IICTOP3 3(! дискриминатора присоединен коллектор миогоэмиттсриого транзистора, к эмиттсрам котороГО ПОДКЛЮЧЕНЫ ДОПОЛИ1(7СГ!ЬИ! !С 7(fIIC/III! IC СУМм((т01)f>1 с соос7 Всииыми <<Вссо(>ьи !.и» и <<с ммирующими» резисторами. Составитель И. MN(((vc(èè Редактор Т. Юрчикова Тсхрсд Л. Богданова Коррск(op Л. Бадылама Заказ 3536 Изд. М 723 Тпрпвк И8 По,(иисное Щ1ИИПИ 1(от()г)с(а ио делам изо5рстсиий и о(крыл пп !(ри Сове)с Миписгров СССР Москва, )К- >5, Раун(свая паб., и. 4/5 ЗаГО))ская тигlоГ!)(и()ия