Преобразователь частоты в код с непрерывнымотсчетом
ОПИCAÍИЕ ЗЗ79ЗВ
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Союз Соеетскит
Социалистнчвскив
Республик
Зависимое от авт. свидетельства ¹
М. Кл. Н 03k 13/20
G 01r 23/02
Заявлено 23.Х1.1970 (№ 1493579/26-9) с присоединением заявки ¹
Приоритет
Опубликовано 05. т/.1972. Бюллетень № 15
Дата опубликования описания 6Х1.1972
Комитет по делаге изобретений и открытий при Совете Министров
СССР
УДК 681.32(088.8) Автор изобретения
Е. М. Кашицын
Рязанский радиотехнический институт
Заявитель
ПРЕОБРАЗОВАТЕЛЬ ЧАСТОТЫ В 1(ОД С НЕПРЕРЫВНЫМ
ОТСЧЕТОМ
Известен преобразователь частоты в код, содержащий реверсивный счетчик, двоичный умножитель с делителем частоты, вычитающее устройство.
Однако, при широком диапазоне входных частот увеличивается объем оборудования и инерционность устройства.
Цель изобретения — сокращение объема оборудования при широком диапазоне преобр азуемых частот.
Это достигается тем, что реверсивный счетчик устройства разделен на две части, выходы т младших его разрядов соединены со входами вентилей первого двоичного умножителя, выходы р старших разрядов через дешифратор соединены с входами вентилей второго двоичного умножителя, выход которого подключен к входу делителя частоты и через второе устройство синхронизации — к одному входу схемы запрета, другой вход которой соединен с нулевой выходной шиной дешифратора, а выход — со входом соорки.
На чертеже приведена блок-схема преооразователя.
Преобразователь состоит из устройства 1 синхронизации входной частоты,,вычитающего устройства 2, вентилей двоичного умножителя 8 мантиссы, (т+р)-разрядного реверсивного счетчика 4, дешифратора 5 порядка на
2 р входов и 2г выходов, вентилей двоичного умножителя б опорных частот, устройства синхронизации, схемы 8 запрета, делителя 9 частоты мантиссы, сборки 10.
5 Основной частью преобразователя является (и+р) -разрядный реверсивный счетчик 4. На вход «+» счетчика через вычитающее устройство 2 и устройство 1 синхронизации ттодключена измеряемая ча10 стота Fx. на вход « — » счетчика через вычитающее устройство 2 частота обратной связи F со сборки 10. Один вход сборки 10 соединен с выходом вентилей двоичного умножителя 8, другой вход — с выходом схемы
15 8, Потенциальные входы вентилей двоичного умножителя 8 соединены с единичными выходами пг младших разрядов реверсивного счетчика 4. Импульсные входы вентилей двоичного умножителя 3 соединены с единичными
20 выходами делителя 9 частоты, вход делителя
9 частоты с выходом вентилей двоичного умножителя 6 опорных частот. Кроме того, выход вентилей двоичного умножителя б опорных частот через устройство 7 син25 хронизации соединен с им пульсным входом схемы 8, потенциальный вход, который соединен с нулевой выходной шиной дешифратора 5 порядка; 2г выходных шины дешифратора 5 связаны с потенциальными входами
30 двоичного умножителя б опорных частот на
337938
2п импульсных входа опорные частоты от Fo до
Составитель А. Мермаи
Техред 3. Тараненко
Корректор Л. Царькова
Редактор Т. Рыбалова
Заказ 1638/8 Изд. Хо 711 Тираж 448 Подписное
ЦНИИПИ Комитета по делам изобретений и открытий ири Совете Министров СССР
Москва, Я-35, Раушская иаб., д. 4/5
Типография, пр. Сапунова, 2 которого подаются
Fo Fo .
2ар 2 2
2> входа дешифратора 5 соединены с р разрядами ревер си вного счетчика 4. На устройства 1 и 7 подаются опорные частоты, равные
Fo, но сдвинутые по фазе.
Преобразователь представляет собой следящую систему, частота обратной связи которой представляет собой сумму частот с двоичного умножителя 8 и входной частоты делителя 9 частоты (при,коде порядка, отличном от нуля). При переполнении m разрядов реверсивного счетчика 4 возникает единица переноса в старшие р ра зряды, при этом частота с двоичного умножителя 3 скачком изменяется от максимума до нуля, а опорная частота на делитель частоты 9 увеличивается вдвое, и частота F, меняется незначительно (как при изменении кода на единицу младшего разряда). Этим достигается плавность изменения частоты обратной связи и исключается колебательный характер переходного процесса.
В связи с тем, что инерционность, следящей системы, образованной из реверсивного счетчика с двоичным умножителем, обратно пропорциональна опорной частоте, с увеличением кода порядка на единицу опорная частота у величивается вдвое и быстродействие увеличивается вдвое. Благодаря этому относительная
ЛМ величина пульсаций .кода при подаче на
Аг
5 вход неравномерной импульсной последовательности остается одинаковой .по диапазону.
Предмет изобретения
Преобразователь частоты в код с непрерыв10 ным отсчетом, содержащий дешифратор, двоичные умножители, реверсивный счетчик, входы которого соединены с выходами вычитающего устройства, один вход последнего соединен с выходом одного из двух устройств син15 хронизации, а другой вход через сборку — с выходами первого двоичного умножителя, отлича ощийся тем, что, с целью сокращения объема оборудования при широком диапазоне преобразуемых частот, реверсивный счет20 чик разделен на две части, выходы т младших разрядов его соединены с входами вентилей первого двоичного умножителя, выходы р старших разрядов через дешифратор соединены с входами вентилей второго двоич25 ного у множителя,;выход кото рого под ключен к входу делителя частоты и через второе устройство синхронизации — к одному входу схемы запрета, другой вход которой соединен с нулевой выходной шиной дешифратора, а
30 выход — со входом сборки.

