Устройство для обнаружения ошибок
О П И С А Н И Е 333717
ИЗОБРЕТЕН ИЯ
Союз Ссевтскис
Сациалистическил
Рвсптблик
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Зависимое от авт. свидетельства №вЂ”
Заявлено 20.Н.1970 (№ 1450815/26-9) с присоединением заявки №вЂ”
Приоритет—
Опубликовано 21.!11,1972. Бюллетень № 11
Дата опубликования описания 21.1V.1972
М.Кл. Н 041 1/10 кемитет пс делатс иас0рртеиий и сткрытий ври Сввете Мииистрсе
СССР
УДК 681 327 4 (088 8) Авто.ры изобретения В. М. Масловский, Л. А. Зюзин, С. А. Осмоловский и В. Е. Монахов
Заявитель
УСТРОЙСТВО ДЛЯ ОБНАРУЖЕНИЯ ОШИБОК
Известны устройства для обнаружения ошибок в дуплексной системе передачи дискретных сигналов с решающей обратной связью.
Недостаток известных устройств состоит в том, что они в процессе работы снижают скорость передачи.
С целью уменьшения снижения скорости передачи в предлагаемом устройстве в передающей и приемной частях ввведены накопители поверочных символов, входы которых подклю- 1О чены к выходам поверочных ячеек рекуррентных кодеров и декодеров.
На фиг. 1 приведена блок-схема передающей части предлагаемого устройства; на фиг. 2— блок-схема приемной части устройства. 15
Передающая часть устройства содержит источник 1 информации, буферный накопитель 2, накопитель повторения 8, кодирующее устройство 4 в виде рекуррентного регистра, генератор 5 квазислучайных пачек продвигающих им- 20 пульсов, управляемый датчиком случайных чисел б, накопитель 7 поверочных символов, приемник 8 команды «запрос», счетчик 9 числа запросов и схему управления 10, выходной регистр 11 и выходное устройство 12. 25
Приемная часть .содержит входное устройство 18, рекуррентный декодер 14, генератор 15 случайных пачек им|пульсов, датчик 1б случайных чисел, накопитель 17 поверочных символов, схему сравнения 18, выходной накопи- З0 тель 19, счетчик запросов 20, устройство 21 формирования команды «запрос» и устройство управления 22.
Информация от источника 1 информации поступает в буферный накопитель 2, накопитель повторения 8 и .в r ячеек накопителя 7 поверочных символов, из которого осуществляется перезапись r пове|рочных символов, записанных при кодировании .гредыдущего блока, »а место поверочных символов в кодируемый блок. В начале работы r ячеек накопителя поверочных символов 7 находятся в состоянии нуль, и первый блок кодируется с нулевой поверочной комбинацией.
Под действием продвигающих импульсов, Iloступающих от генератора 5, производится кодирование. Образованный таким образом блок переписывается в регистр 11 и через выходное устр ой ство 12 поступ ает в кап ал.
Рекуррентный декодер 14 является зеркаль- ным по отношению к кодирующему устройству 4, поэтому при совпадении количества продвигающих импульсов, что обеспечивается обычной системой тактовой.и цикловой синхронизации датчиков случайных чисел и всей системы, происходит декодирование принятой комбинации и в последних ячейках рекуррентного декодера 14 выделяются поверочные символы, поступающие на схему сравнения 18, а часть информационных (r) — в накопитель 17 поверочных символов для осуществления проверки при приеме следующего блока. Таким образом вводится корреляция между поверочными комбинациями соседних блоков. В начале работы поверочные символы равны нулю, а затем к схеме сравнения 18 .подводятся поверочные символы, хранящиеся в накопителе 17 поверочных символов, полученные из предыдущего блока.
В случае совпадения поверочных си мволов информация поступает на выход приемного устройства (в выходной накопитель 19), а в случае несовпадения поверочных символов информация стирается и в счетчиках 9 и 20 числа запросов запоминаемся единица. По сигналу «запрос» передающая часть устройства переходит в режим повторения, а информация от источника 1 информации записывается только в буферный накопитель 2, при переполнении которого блокируется источник информации.
В случае обнаружения искажения в первой запрошенной комбинация передающая часть устройства повторяет две последних комбинации, а при третьем запросе — подряд три последоих комбинации. При четвертом и последующих зачросах продолжается повторение трех последних комбинаций до их правильного приема.
Для обеспечения логики работы устройства в блок-схему передающей части включена схема «И» 28 и схема «ИЛИ» 24, а в приемную часть — схема «И» 28 и схема «НЕ» 2б.
>0
Предмет изобретения
Устройство для обнаружения ошибок в дуплексной системе передачи дискретных сигналов с решающей обратной связью, содержащее в передающей и приемной частях соответ15 ственно рекуррентные кодер .и декодер с квазислучайным кодированием, буферные накопители, устройства запроса и повторения искаженных комбинаций, отличающееся тем, что,. с целью уменьшения снижения скорости переда20 чи, в передающей и приемной частях устройства введены накопители поверочных символов, входы которых подключены к выходам поверочных ячеек рекуррентных кодеров и декодеров.
333717
4Риг. 2
Саста,витель А. Мерман
Редактор T. Морозова
Техред T. Ускова
Кор рект о р Н. Шевченко
Изд. ¹ 429
Заказ 2272
Тцраж 448
Подписное
Областная типопра >ия Костромского управления по печати
ЦИИИПИ Комитета по делам изобретений и огкрытий при Совете Министров СССР
Москва, )К-35, Раушская наб., д. 4/5


