Способ аналого-цифрового преобразования
32570!
ОПИСАНИЕ
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Союз Советских
Социалистических
Республик
Зависимое от авт. свидетельства ¹
Заявлено 31.VII.1970 (№ 1471069/18-24) М. Кл. Н 03k 13/02 с присоединением заявки №
Приоритет
Опубликовано 07Л.1972. Бюллетень № 3
Дата опубликования описания 3. I I I.1972
Комитет по делом изобретеиий и открытий при Совете Миииотрое
СССР
УДК 681.325(088.8) Автор изобретения
В. Д. Махи а но в
Заявитель
СПОСОБ АНАЛОГО-ЦИФРОВОГО ПРЕОБРАЗОВАНИЯ
Изобретение относится к способам аналого-цифрового преобразования и может быть иолользовано в области а втоматики, вычислительной и измерительной темники.
Известны способы аналого-цифрового преобразования с промежуточным п реобразованием а налоговой величины в частоту следования импульсов, оанован ные на интегрировании аналоговой величины с последующим сра в нением с пороговой и формированием импулыса обратной связки постоянной вольтсе кундяой площади, возв ращаю щим и нтегратор в исходное состояние «1».
Для известного способа характерны малая точность и разрешающая опособ ность.
Цель изобретения — повышение точности преобразования, Это достигается тем, что интегри руюг разность преобразуемой и компенсирующей аналоговых величин, в заданные момены вреиени кратко времен но сравнивают прои нтегри рованную аналоговую величину с пороговой, при превышении пороговой величвной проинтетрированной предыдущую компе нсир ующую аналоговую величину выключают и включают следующую, соответст вущую новому разряду, цри превыше нии проинтегрированной величи ной пороговой включают след ующую компенсирующую аналоговую величи ну. Процесс ура в новешивания продолжают до отработки последней компенсирующей аналоговой величины и непрерывно сравнивают проинтегрированную и пороговую аналоговые величины, преобразуют разность преобразуемой и суммы .компенсирующих а налоговых величин в частоту следования им пульсов.
На чертеже изображена блок- схема устройства, реа.чизую щего предлагаемый способ.
Устройство содержит интегратор 1, сравпивающее устройство 2, преобразователь 8 код10 напряжение, старшие разряды выходного региcTðà 4, младшие раз ряды выходного регистра б, блок б управле ния, узел 7 обратной связи, вентили 8 и 9, блок 10 установки начальных условий.
У стройство работает следующим образом.
По команде «Запуск» в преобразователе 8 включается старшая компенсирующая анало/ 1 говая величина U„-, = — вх„„., ). Прои нтетрированная интепраторам 1 разность между преобразуемым и компе нси рующим напряжениями поступает на сравнивающее устройство. По команде с блока б через время т
25 после включения ко мпенсирую щего на пряжения производится импульсный опрос сравнивающего устройства. Если проинтегрированная раз ность к этому моменту в реме ни меньше пороговой величины U„,ð, подаянной на
30 другой вход сравнивающего устройства 2, ус325701
Составитель С. Белан
Редактор Ю. Полякова
Текред 3. Тараненко
Корректор Н. Шевченко
Заказ 433/1 Изд. № 35 Тираж 448 Подписное
ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР
Москва, )К-35, Раушская наб., д. 4(5
Типография, пр. Сапунова, 2 тано вленное компенсирующее напряжение сигналом сравни вающего устройства через открытый ве нтиль 9 (вентиль 8 в этот момент за крыт) выключается. В случае, если проинтегриро ванная разность больше пороговой величины, пер вое компе нси рующее на пряже ние остается выключенным.
После импульсного oHIpoca:произ|водится у ста1но вка интегратора в исходное cocTQHHHp. блоком 10, помысле чего,по ко манде с блока упра(вления выключается ко мпе нсирующее напря1 жение U„, — вх„„„соответствующее следующему разряду преобразователя 8. Через время т в результате импульсного опроса определяется второй разряд и т. д.
При иключении последнего раз ряда регистра 4 (noIcлед него из старших разрядOIB) работа в начальной стадии этого такта ничем не отличается от работы в предыдущих тактах.
Однако после импульсного опроса и после соопвет1ствующего включения (и выключения, е сли это;необходимо для ура вновешивания) компенсирующего напряжения, cooTIBQTствующего этом у разряду, .сигналом блока б управления производиться переключение сравнивающего усцройст ва 2;в режим непрерывного сравнения. В этом режиме проинтегрированная интегратором 1 .разность между преооразуамым и c)IìIìoé компенсирующих напряжеHiHH вклкчен ных разрядо в преобразователя 8 сравнивает ся с пороговым напряжением. В момент ра ве н ст ва устройство 2 вырабатывает им пульс, который через открьпый блоком управления вентиль 8 (вентиль 9 закрыт), запускает узел 7 обрат ной связи, формирующий имлульсы эталонной вольт-секу ндной площади, и поступает на младшие разряды выходного регистра б. Преобразование заканчивается по сигналу с блока управления, причем этот сигнал вырабатывается в соответствии с периодом помехи.
Предмет изобре гения
С пособ аналого- циф ро вого преобразования, основыванный на преобразо ва нии аналоговой
15 величины в частот у следования им пульсов путе м подачи и м п улысов обратной связи этало нной вольт-секувдной площади, отличающийся тем, что, с целью повьвшения точности, интегрируют раз ность преобразуемой и компенси20 рующей аналоговых величи н, в заданные моiIpIHTbl BpBIMciHH сравни)вают проинтегрированную аналоговую величи ну с пороговой, в случае неравенства |пороговой и прои нтегри1рованной величи н п роцесс повторяют, вычитая
25 из преобразуемой величины значение компенсир ующей аналоговой величины, соответствующее следующему .разряду, продолжают процесс уравновеши|вания до отработки компенсирующей аналоговой величины, соответству30 ющей младшему разряду, затем преобразуют разность преобразуемой и оум мы компеHcирую щих аналоговых величи н B частоту следования импуль|сов.

