Формирователь импульсов постоянной вольт-секундной площади
320928
ОПИСАНИЕ
ИЗОЬРЕт ЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Союв Советоиив
Социалистических
Республии
Зависимое от авт. свидетельства №
Заявлено 04.111.1970 (№ 1411289/18-24) с присоединением заявки №
Приоритет
Опуоликовано 04.Х1.1971. Бюллетень № 34
Дата опубликования описания 25.1.1972
МПК Н 03k 5/01
Комитет по делавт изобретеиий и отирытий при Совете тбииистров
Сй
УДК 621.373.531(088.8) Автор изобретения
Ю. И. Сокалин
Заявитель
ФОРМИРОВАТЕЛЬ ИМПУЛЬСОВ ПОСТОЯ Н НОЙ
ВОЛЬТ-СЕКУНДНОЙ ПЛОЩАДИ
Изобретение относится к области импульсной техники и может быть использовано в цифровых моделирующих устройствах, в аналого-цифровых преобразователях и в различных системах промышленной автоматики.
Известны формирователи вольт-секундной площади, содержащие ключ, элемент задержки и стабилитрон.
Предложенное устройство отличается от известных тем, что оно выполнено на лавинном транзисторе, коллектор которого подключен к базе через элемент задержки, а эмнттер соединен с выходом и общей шиной питания через параллельно включенные резистор и стабплитрон.
Это позволяет повысить стабильность вольтсекундной площади формирующего импульса.
Схема формирователя импульса постоянной вольт-секундной площади изображена на чертеже.
В предлагаемом формирователе в качестве активного формирующего элемента использован лавинным транзистор 1, что позволило сократить фронты сформированного импульса до единиц нсек. Для устранения зависимости длительности выходного импульса от длительности входного в формирователь введена схема стробпрования входного сигнала, состоящая из диодов 2, 8 и резистора 4. Элемент задержки б (линия задержки), построенный на
1 С-элементах, прп согласованной нагрузке 6 с его волновым сопротивлением обладает достаточно стабильным временем задержки проходящего через него сигнала. Стабилизация низкого уровня выходного импульса обеспечивается кремниевым стабилитроном 7 с малым температурным коэффициентом.
Импульс отрицательной полярности со входа 8 через дифференциальную цепочку 9, 10 поступает па схему стробировання входного сигнала. В исходном состояшш нли по окончании формирования предыдущего импульса транзистор 1 закрыт, и схема стробировання входного сигнала находится в открытом со15 стоянии. Прп поступлении импульса отрицательной полярности на базу транзистора 1 последш|й переходит из закрытого состояния в лавшшую область и остается в таком состоянии до прихода на базу импульса положптель20 ной полярности. Положительный перепад напряжения, получающийся в результате перехода транзистора в лавинную область, с коллектора транзистора 1 через диод 11 и дифференциальную цепочку 12, 13 подается на
25 элемент задержки. Резисторы 6 и 1т подобраны из условия согласования с волновым сопротивлением линии задержки. Через время, определяемое длительностью задержки на элементе задержки, импульс положительной
30 полярности чепез разделительный конденса320928
Составитель A. Федорова
Техред Л. Богданова Корректор Н. Рождественская
Редактор Л. Утехина
Заказ 3932/7 Изд. Ме 1579 Тираж 473 Подписное
Ш1ИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР
Москва, Ж-35, Раушская наб., д. 4!5
Типография, пр. Сапунова, 2 тор 14 поступает на базу транзистора 1 и запирает его. Лавинный режим транзистора выбирается источником питания — Е и резистором 15. Выходной импульс с резистора 1б через резистор 17 поступает на кремниевый стабилитрон, фиксирующий низкий уровень выходного импульса.
Предмет изобретения
Формирователь импульсов постоянной вольт-секундной площади, содержащий элемент задержки и стабилитрон, отличающийся тем, что, с целью повышения стабильности вольтсекундной площади формируемого импульса, он содержит лавинный транзистор, коллектор которого подключен к базе через элемент задержки, а эмиттер соединен с выходом формирователя, выходом схемы стробирования входного сигнала и через параллельно включенные резистор и стабилитрон с общей шиной
10 источника питания.

