Следящий цифровой частотомер
313l70
ОПИСЛНИЕ
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Союз Советских с
Социалистических
Республик
Зависимое от авт. свидетельства №
Заявлено 12.1.1970 (№ 1393140/18-10) с присоединением заявки №
Приоритет
Опубликовано 31.VIII.1971. Бюллетень № 26
Дата опубликования описания 25Л1.1971
МПК G 01г 23!10
Комитет по делам изобретений и открытий при Совете Министров
СССР
УДК 621.317.761 (088.8) Авторы изобретения
В. М. Шляидин, В. И. Близнин и Е. А, Ломтев
Пензенский политехнический институт
Заявитель
СЛЕДИВШИЙ Ц
Изобретение относится к области электроизмерительной техники.
Известный следящий цифровой частотомер, содержащий частотные анализаторы, шифраторы, блоки цифрового отсчета, схемы совпадения, блок эталонных частот, смесители, сборки, блок удвоения результата, делители частоты, триггеры и схемы сброса, характеризуется усложненной конструкцией и большим числом используемых узлов.
Предлагаемое устройство отличается от известных тем, что в старшем разряде первые входы входных схем совпадения соединены с входом частотного анализатора и входом устройства, .вторые входы — с выходами триггера Шмитта, а выходы — с входами смесителя .и делителя частоты, выходы которых через сборку связаны с входом частотного а нализатора младшего разряда, имеющего аналогичные соединения, причем к выходам первых каналов частотных анализаторов старшего и младшего разрядов подключены входы триггеров Шмитта, вторые выходы которых соединены с входами блока удвоения результата, выходы которого соединены с первыми входами блоков цифрового отсчета младшего и самого младшего разрядов, первые выходы которых связаны со вторыми входами блоков цифрового отсчета старшего и младшего разрядов, а третьи входы всех блоков цифрового отсчета соединены с выходом блока сброса, входы которого подключены к выходам частотного анализатора самого младшего разряда.
Такое выполнение устройства позволяет упростить его конструкцию и сократить число используемых узлов.
Блок-схема описываемого устройства приведена на чертеже.
1О Устройство состоит из частотных анализаторов 1 — 8 старшего, младшего и самого младшего разрядов, шифраторов 4 — 6, блоков 7 — 9 цифрового отсчета старшего, младшего и самого младшего разрядов, входных схем совпа1д дения 10 — 18, блока 14 эталонных частот, входных схем совпадения 15 — 84 блока эта. лонных частот, сборок 85 — 88, смесителей 89, 40, блока 41 удвоения результата, делителей
42, 48 частоты, триггеров Шмнтта 44, 45 н
20 схемы 46 сброса.
Устройство работает следующим образом.
Измеряемая частота j (напрнмер, 612,5 кгпв) поступает параллельно на все 10 каналов анализатора 1, при этом срабатывает пятый канал. В блок 7 записывается «5», что обеспечивает срабатывание схемы совпадснпя 19 н через сборку 85 на вход смесителя 89 поступает компенсирующая частота f, . =500 кгтт. С выхо30 да смесителя 89 снимается разностная частоПредмет изобретения
Составитель Ь. Е. Лившиц
Редактор С. И. Хейфиц Техред А. Л. Камыгпникова Корректор Н. С. Шевченко
Заказ 32б8/19 Изд. K 1363 Тираж 473 Подписное.
ЦНИИПИ Комитета по дезам изобретений и открытий при Совете Министров СССР
Москва, Ж-ЗЗ, Раутпская наб., д. 4/5
Типография, пр. Сапунова, 2 та fx — f„ =112,6 кг14, которая подается на вход анализатора 2. В результате срабатывает
10-й канал анализатора 2 и в блок 8 записывается «10», что соответствует переносу единицы .в старший разряд, т. е. в блоке 7 записывается «6», на смеситель 89 подается
f, =600 кгпв и с его выхода снимается разность /,— 3, =12,6 кгпв. При этом срабатывает первый канал анализатора 2. Триггер 45, вход которого подключен к выходу этого канала, 10 блокирует схему совпадения 12 и открывает схему совпадения 18, после чего частота — поступает на вход делителя 48. имеющего коэффициент деления, равный двум. При этом через сборку 88 на вход анализатора 8
Ух fK подается сигнал с частотой — 6,3 кгпв и
2 срабатывает шестой канал анализатора 8.
Одновременно с триггера 45 снимается сигнал на блок 41, в котором результат измерения арифметически удваивается, в результате чего в блоки 8 и 9 записывается «12», а общий результат измерения равен 612 кгтт.
В случае, когда fx лежит в пределах полосы частот; пропускаемых первым каналом анализатора 1, измерение производится аналогично, но с помощью узлов 44, 10, 11, 87, 42 и 41.
При изменении значения fx происходит переключение каналов анализатора 8, в результате чего схема 4б вырабатывает сигнал, сбрасывающий счетчики в блоках 7 — 9. После этого производят повторное измерение.
Следящий цифровой частотомер, содержащий частотные анализаторы, шифра —îðû,,блоки цифрового отсчета, схемы совпадения, блок эталонных частот, смесители, сборки, блок удвоения результата, делители частоты, триггеры и схемы сброса, отличающийся тем, что, с целью упрощения конструкции и сокращения числа используемых узлов, в старшем разряде первые входы входных схем совпадения соединены с входом частотного анализатора и входом устройства, вторые входы — с выходами триггера Шмитта, а выходы — с входами смесителя и делителя частоты, выходы которых через сборку связаны с входом частатного анализатора младшего разряда, имеющего аналогичные соединения, причем к выходам первых каналов частотных анализаторов старшего и младшего разрядов подключены входы триггеров Шмитта, вторые выходы которых соединены с входами блока удвоения результата, выходы которого соединены с первыми входами блоков цифрового отсчета младшего и самого младшего разрядов, первые выходы которых связаны со вторыми входами блоков цифрового отсчета старшего и младшего разрядов, а третьи входы всех блоков цифрового отсчета соединены с выходом блока сброса, входы которого подключены к выходам частотного анализатора самого младшего разряда.

