Патентно-технцчеснйябиблиотека
30I865
ОПИСАНИЕ
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Союз Советских
Социалистических
Республин
Зависимое от авт. свидетельства №
Заявлено 07.ЧН1.1969 (№ 1355049/26-9) с присоединением заявки №
Приоритет
Опубликовано 21.!Ч.1971. Бюллетень № 14
Дата опубликования описания 31 V.1971
МПК Н 041 7/04
Комитет па делам изобретений и открытий при Совете Министров
СССР
УДК 621.394.662 (088.8) Авторы изобретения
ВСЕСОЮЗНАЯ
И ЧП10 ИР ЧЩ
БИБЛИОТ1=КА
Г. А. Полиевский, В. А. Воронцов и E. М. Крутяков
Заявитель
УСТРОЙ СТВО И НТЕГРАЛ ЬНОГО ФАЗ И РОВАН ИЯ ПАРАЛЛ ЕЛ bНЫХ ПОДКАНАЛОВ СИНХРОННОЙ ДИСКРЕТНОЙ
ИНФОРМАЦИИ
Изобретение относится к области цифровых систем связи для передачи среднескоростной дискретной информации по коротковолновым радиоканалам.
Известны устройства интегрального фазирования параллельных подканалов синхронной дискретной информации, содержащие фазовый дискриминатор в каждом канале, управляемый делитель и реверсивный счетчик в групповой части.
Однако известные устройства обладают недостаточно высокой точностью фазирования и имеют сложную схему.
С целью повышения точности фазирования в предлагаемом устройстве к выходу всех фазо-амплитудных модуляторов последовательно включены нормирующий сумматор, преобразователь «аналог-число» и две схемы совпадения, входы управления которых подключены к нулевому и единичному выходам триггера.
На чертеже приведена блок-схема предлагаемого устройства.
Входная клемма 1 соединена с фазовым дискриминатором 2. Выход «+» дискриминатора 2 подключен к фазо-амплитудному импульсному модулятору опережения фазы 3, выход « — » дискриминатора 2 подключен к фазо-амплитудному импульсному модулятору отставания фазы 4. Аналогичные соединения выполнены и во втором подканале между блоками 1 и 2, 3 и 4 . Выходы всех модуляторов 3 и 3, 4 и 4 подключены ко входу нормирующего сумматора 5, выход которого соединен со входом преобразователя 6 «аналог5 число», à его выход подключен ко входам двух схем совпадения 7 и 8. Входы управления схем совпадения 7 и 8 соединены с единичным и нулевым выходами триггера 9. Выход схемы совпадения 8 через линию задерж10 ки 10 соединен со входом вычитания реверсивного счетчика 11, суммирующий вход которого подключен к выходу схемы совпадения 7.
Единичный и нулевой выходы триггера 9 соединены со входами управления модулято15 ров 3 и 3, 4 и 4 . Выходы реверсивного счетчика 11 подключены ко входам «опережения» и «отставания» управляемого делителя 12, а тактовый вход последнего подсоединен к задающему генератору 13. Выход опорных им20 пульсов управляемого делителя 12 соединен со счетным входом триггера 9 и входами управления дискриминаторов 2 и 2 .
На входы клемм 1 и 1 поступают две последовательности случайных импульсов с де25 терминированным тактовым интервалом, имеющие одинаковую частоту манипуляции и сдвинутые по фазе друг относительно друга на некоторый угол, величина которого может изменяться по случайному закону. Опорное
50 напряжение, поступающее на входы управле301865
Заказ 1363/6 Изд. И 612
Тираж 473 Подписное
ЦНИИПИ
Типография, пр. Сапунова, 2 ния дискриминаторов 2 и 2, сдвинуто по фазе относительно обоих сигналов, поступающих на клеммы 1 и 1 . Алгоритм работы устройства фазирования основан на измерении мгновенных значений фазовых сдвигов всех параллельных подканалов и вычислении по этим данным фазы опорного напряжения.
Фаза опорного напряхкения при данном интегральном методе фазирования вычисляется таким образом, что сумма фазовых сдвигов в сторону «опережения» относительно фазы опорного напряжения должна быть равна сумме фазовых сдвигов в сторону «отставания», т. е. алгебраическая сумма фазовых сдвигов фронтов всех параллельных подканалов относительно фазы опорного напряжения в установившемся режиме равняется нулю.
В зависимости от знака фазового сдвига входного сигнала относительно фазы опорного напряжения появляется импульс на выходе
«+» или « — » дискриминатора 2. Фазовое положение этого импульса относительно фазы опорного напряжения в модуляторах 8 и 4 преобразуется в амплитуду опорного импульса.
Амплитудно-модулированные импульсы с выхода модуляторов 8 и 4 сдвинуты по фазе друг относительно друга на половину периода опорного напряжения. Аналогично происходит процесс модуляции импульсов в модуляторах
8 и 4 . С выхода всех модуляторов амплитудно-модулированные импульсы поступают на сумматор б, где происходит вычисление суммы всех фазовых сдвигов в сторону «опережения» и «отставания» и одновременно среднего значения, приходящегося на один подканал. Полученные на выходе амплитудно-модулированные импульсы, сдвинугые друг относительно друга на половину тактового периода, преобразуются в преобразователе б «аналог— число» в число импульсов («пачку» импульсов).
На схемах совпадения 7 и 8 осуществляется разделение амплитудно-модулированных импульсов «опережение» и «отставание», а посредством линии задержки 10 «пачки» им10 пульсов «опережения» и «отставания» приводятся к одной фазе. На реверсивном счетчике
11 осуществляется вычисление разности в числе импульсов опережения и отставания, и эта разность интегрируется.
15 И.мпульсами с выхода реверсивного счетчика .!1 производится подстройка частоты управляемого делителя 12. Триггер 9 осуществляет деление на две частоты следования опорных импульсов.
Предмет изобретения
Устройство интегрального фазирования параллельных подканалов синхронной дискретной информации, содержащее в каждом кана25 ле фазовый дискриминатор и фазо-амплитудные модуляторы опережающей и отстающей фазы сигнала, а в групповой части— задающий генератор, управляемый делитель частоты, триггер, реверсивный счетчик и ли30 нию задержки, отличающееся тем, что, с целью повышения точности фазирования, к выходу всех фазо-амплитудных модуляторов последовательно включены нормирующий сумматор, преобразователь «аналог †чис» и
35 две схемы совпадения, входы управления которых подключены к нулевому и единичному выходам триггера.

