Аналого-цифровой преобразователь
Я. одоп;:отака МЬА 4
0 Д И (: Д Н И Е 297!25
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
0010$ Советских
Социалистически»
Республик
Зависимое от авт. свидетельства №вЂ”
Заявлено 08.XII.1968 (№ 1288518/18-24) с присоединением заявки №вЂ”
Приоритет
Опубликовано 02.III.1971. Бюллетень № 9
Дата опубликования описания 15.VI.1971
МПК Н 03k 13/16
Комитет по аелам иаобретеиий и открытий при Совете Министров
СССР
УДК 681.332.05(088.8) Авторы изобретения
A. Ф. Белов и В. М, Панкратов
Заявитель
АНАЛОГО-ЦИФРОВОЙ ПРЕОБРАЗОВАТЕЛЬ
Изобретение относится к устройствам ядерной физики, используемым при анализе энергетического распределения спектра, когда его отображением является амплитуда электрического сигнала.
При пользовании известными аналого-цифровыми преобразователями необходимо определить минимальный уровень остаточного сигнала в аналоговой форме и в короткий срок изменить ток генератора тока разряда или частоту тактового генератора.
Цель изобретения — уменьшить время преобразования и повысить стабильность устройства.
Это достигается тем, что предлагаемое устройство содержит блок, выделения интервала, преобразователь время — амплитуда, блок аналоговой стабилизации, блок опроса стабилизации, причем выход индикатора конца разряда соединен с первым входом блока выделения интервала, второй вход которого связан с генератором импульсов, первый выход блока выделения интервала соединен с управляющими входами вентилей, второй выход связан со входом, преобразователя время— амплитуда, выход последнего подсоединен к блоку заряда, выход генератора стабилизации соединен с первым входом блока опроса стабилизации, второй вход которого связан с выходом генератора импульсов, à его выход соединен с блоком заряда и блоком аналоговой стабилизации.
На чертеже представлена блок-схема устройства, где 1 — блок заряда; 2 — запоминающая емкость; 8 —; 4— блок регулировки тока разряда; 5 — схема сравнения; б — блок выделения конца заряда;
7 — индикатор конца разряда; 8 — генератор импульсов; 9 — блок выделения интервала;
10 10 — преобразователь время — амплитуда;
ll — вентили выдачи прямого и обратного кодов; 12 — счетчик; И вЂ” блок опроса стабилизации; 14 — блок аналоговой стабилизации;
15 — генератор стабилизации.
15 Импульсные сигналы поступают на блок 1 заряда, выход которого соединен с одной из обкладок запоминающей емкости 2. Другая обкладка запоминающей емкости 2 соединена с генератором 3 тока разряда, подключенным
20 к блоку регулирования тока разряда, через схему сравнения с блоком б выделения конца заряда и индикатором 7 конца разряда. Выход индикатора 7 конца разряда соединен с генератором 8,импульсов и управляющим вхо2s дом блока 9 выделения интервала. Выход последнего связан с импульсным входом преобразователя 10 время — амплитуда, выход которого соединен с блоком 1 заряда. Другие выходы блока 9 выделения интервала соеди30 иены с управляющими входами вентилей 11
297125
20 выдачи прямого и обратного кодов. Выходы генератора 8 импульсов соединены со входом счетчика 12, с импульсными входами блока 9 выделения интервала и блока 18 опроса стабилизации. Выходы счетчика 12 соединены с соответствующими входами вентилей 11 выдачи прямого и обратного кода, а один выход
его соединен с блоком 14 аналоговой стабилизации. Выход последнего соединен с управляющим входом блока 4 регулировки тока разряда. Выход генератора 15 стабилизации соединен с импульсным входом блока 18 onроса стабилизации,,потенциальный выход которого соединен с блоком 1 заряда и блоком
14 аналоговой стабилизации.
Пусть на вход блока 1 заряда приходит импульс определенной амплитуды, который с его выхода поступит на вход запоминающей емкости 2. При этом, как только амплитуда импульса достигнет максимума, сработают схема 5 сравнения и блок б выделения конца заряда, который отключает блок 1 заряда и одновременно запускает генератор 8 импульсов. Начинается разряд запоминающей емкости 2 от генератора 8 тока разряда. Величина тока разряда определяется блоком 4 регулировки тока разряда. Импульсы с выхода генератора 8,поступают на вход счетчика 12. Прекращение генерации кодовой серии производится индикатором 7 конца разряда. При этом обрывается кодовая серия, поступающая в счетчик 12, но с другого выхода генератора 8 продолжают поступать импульсы кодовой серии на вход блока 9 выделения интервала и на вход блока 18 опроса стабилизации. После появления первого импульса конца разряда он поступает через блок 9 выделения интервала на вентили 11 передачи прямого кода. Код передается в старшую группу триггеров адресного регистра. Блок 9 отрабатывает интервал между импульсом конца разряда и последним импульсом кодовой серии. Этот интервал мар†разница между полным, периодом кодовой серии Т„и импульсом конца серии:
1,= —— Tn — t
Через преобразователь to время — амплитуда сигнал поступает на блок 4 заряда и на заряд запоминающей емкости 2. Далее процесс повторяется. Отличием второго цикла являет25
Зо
50 ся то, что код через вентили 11 передается в другую труппу триггеров адресного регистра в обратном коде. Для стабилизации всего тракта, т. е. для того, чтобы время разряда всегда соответствовало заданному количеству импульсов кодовой серии, в устройство введен блок аналоговой стабилизации. Импульсы с генератора 15 стабилизации поступают на вход блока 18 опроса стабилизации, который запирает вход блока 1 заряда и подает на вход блока 9 выделения интервала импульсы от генератора 8. При этом,происходит полный заряд запоминающей емкости 2. Если количество импульсов генератора будет больше необходимого, то появится импульс переполнения счетчика 12, который опрокинет триггер в блоке 14 аналоговой стабилизации, и на блок регулирования тока разряда поступит управляющий импульс, который будет увеличивать ток разряда.
Предмет изобретения
Аналого-цифровой преобразователь, содержащий блок заряда, соединенный с одной обкладкой запоминающего конденсатора, другая обкладка которого соединена с генератором тока разряда и через схему сравнения с индикатором конца заряда и индикатором конца разряда, связанным с генератором импульсов, счетчик и вентили, отличающийся тем, что, с целью уменьшения времени преобразования и повышения стабильности устройства, он содержит блок выделения интервала, преобразователь время — амплитуда, блок аналоговой стабилизации, блок опроса стабилизации, причем выход индикатора конца разряда соединен с аервым входом блока выделения интервала, второй вход которого связан с генератором импульсов, первый выход блока выделения интервала соединен с управляющими входами вентилей, второй выход связан со входом преобразователя время— амплитуда, выход последнего подсоединен к блоку заряда, выход генератора стабилизации соединен с первым входом блока опроса стабилизации, второй вход которого связан с выходом генератора импульсов, а его выход соединен с блоком заряда и блоком аналоговой стабилизации.
Редактор Ю. Полякова
Составитель Г. Шаповал
Техред A. А. Камышникова Корректор О. С. Зайцева
Заказ 1548/11 Изд. № 661 Тираж 473 Подписное
1 НИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР
Москва, Ж-35, Раушская наб., д. 4/5
Типография, пр. Сапунова, 2


