Цифровой вольтметр
О П И С А Н И Е 288138
ИЗОБРЕТЕН ИЯ к Авщ!>скбму свидетельству
Сяоа Советски»
Сопналнстичесннх
Республик уф Ыз>
>7жЗависимое от авт. свидетельства №-Кл. 21е, 36 01
Заявлено 14,Х.1969 (№ 1368821 18-10) с присоединением заявки №вЂ”
Комитет по делам
МПК G Olr 13 02
Приоритет—
Опубликовано 03.Х11.1970. Б!оллетень ¹ 36
Дата опубликования описания I О.II. 1971 наооретвний м открытий при Совете Министров
СССР ДК 621.31т.(2э.
:621.385 (088,8) ABTOP изобретения
Г. И. Кузнецов
Томское специальное конструкторское бюро математических машин и тензометрических приборов
Заявитель
ЦИФРОВОЙ ВОЛЬТМЕТР
Изобретение относится к области электроизмерительной техники.
Известны цифровые вольтметры, содержащие источник опорного напряжения с дискретным делителем, сравнивающее устройство, триггеры памяти, синхронизирующее устройство с шипами четных и нечетных тактовых импульсов и импульсно-потенциальные схемы совпадения, включенные между единпчпымп входами триггеров памяти и тактовыми ип1пами сипхронизирующего устройства.
В предлагаемом вольтметре для его упроI!10!11 ПМПУ. 11 Clll>IC ГХОДЫ СХЕ3! СОВ>ПЯДЕПИ!!
Iioäñooäèíñl1û через диодпо-резисторпыс цепочки к единичным выходам триггеров, памяTll, потенциальшяе входы — к шинам тактовых импульсов, а выходы схем совпадения подключены через накопительные конденсаторы к единичным входам триггеров памяти и через диоды — — к общей шипе.
На чертеже представлена функциональная схема четырсхзарядпого цифрового вольтмстРЯ.
Вол ьтмс f p co lcpжпт 1!cToчннк Опорпог0 напряжения с дискретным делителем 1; сравнивающее устройство 2, триггеры 8 памяти, синхронизирующее устройство 4 с шиной 5 нечетных и шиной 6 четных тактовых импульсов; импульсно-потенциальныс схемы 7 совпадения, выходы которых через накопительные! Опдс!!Ся>тор!>! 8 соединены с сдипичпымп Вxoдами триггеров 8 памяти; диоды 9, предназначенные для ра"-ряда конденсаторов схем совпадения при сбросе триггеров памяти в исходное положение; диодпо-резистивныс цепоч1,П 1Î.
Вольтметр работает следующим образом.
Оинхронизирующее устройство 4 импульсом сброса приводит в исходное положение триггеры памяти. При этом все конденсаторы схем совпадений II накопительные кондснсатоРЫ ОКЯЗЫВ3!ОТС5I PBЗРЯ>КЕIII1Ь!М!!.
По î o;1 31!BI! импульса сброса с сипхрон зирующсг0 устройства по шине 5 поступает первый нечетный тактовьш импульс напряжеш я, закрывающий диоды нечетных схем совпадеьпш. Одновременно на импульсный вход гервой схемы 7 совпадеьптя поступает из синхронизирующего устройства 4 перепад напря>в ЖС!П1Я, КОТОРЬ111 13Cf!C;ECТВПС ТОГО, ЧTO ДПО;i, l1CPBO1l СХС.. Ы СОВ ПЯДСППЯ 3 Я КРЫТ, IIPOXOQIIT 11:1 сс выход и заря E 3of первый коп !спсатор 8.
По ol,î!!÷àïèè первого псчсп!ого тактового импульса диод первой cxc i! I совпадения открыВястся, и по ВоздсйстВ!Гем положите:IhlloГО EI»ПУЛ1 С3 НЯПРЯЖCIIIISI P3ЗРЯДЯ 11ЯКОПИТЕЛЬ— ного 1.oiiдei>caтopа первый триггер переключается В положение «I;>.
В:1омснт окончания первого нечетного
30 тактового импульс", с сппхронизиру!ощсго
288138
Предмет изооретсиия (:оставитслв Л. Рубиивик
Тскрсд А. А. Камышникова 1(орректор Н. Л, Бронская
1 сдактор Б, Федотов аказ 49 Тираж 480 Подписное
11НИИПР1 1(омитста по делам изобретений и открытий при Совете Министров СССР
Москва, >l(-35, Раугиская пао., д. 4 5
Загорская типография устройства по шине 6 поступает первый четный тактовый импульс напряжения, который закрывает диоды четных схем совпадений. Так как диод второй схемы совпадения оказывается закрытым, то перепад напряжения, поступающий с единичного выхода первого триггсра через диодио-рсзисгивную цепочку 10 иа импульсный вход этой схемы совиадсишя, проходит II 3 Выход схемы совпадения и заряжае1т второй накопительный конденсатор.
По окончании первого четного тактового импульса диод второй схемы совпадения открывается, 11 второй накопительный конденсатор подключается к единичному входу второго трн I.cpa памяти, вследствие чего последний переключается в положение «I» (под воздействием напряжения разряда второго накопительного конденсатора).
Аналогичным образом происходит включение всех остальных триггеров памяти.
При разряде с-го, накопительного конденсатора соединенный с ш1м конденсатор i-й схемы совпадения дозаряжается, если i-й триггер памяти остается в положении «I». Вследствие этого иа единичном выходе i-ro триггера памяти возникает помеха, по амплитуде равная напряжению заряда накопительного конденсатора.
В предлагаемом вольтметре между единичными выходами триггеров памяти и импульсными входами схем совпадений включены разделительные диодно-резистивные цепочки 10, которые позволяют полностью устранить помеху иа единичных выходах триггеров памяти.
Цифровой вольтметр, содержащий источник опорного напряжения с дискретным делителем, сравнивающее устройство, триггеры памяти, синхронизирующее устройство с шинами четных и нечетных тактовых импульсов и импульсно-потенциальные схемы совпадения, включенные между единичными входами триггеров памяти и тактовыми шинами, сии: роиизирующего устройства, отличагощаася тем, что, с целью упрощения вольтметра, в исм импульсные входы схем совпадения подсоединены через диодно-резистивные цепочки к единичным выходам триггеров памяти, потенциальные выходы — к шинам тактовых импульсов, а выходы схем совпадения подключены через накопительные конденсаторы к единичным входам триггеров памяти и через диоды — к общей шине.

