Устройство для измерения плотности вероятности случайной фазы квазигармонического сигнала
ОП ИСАН И Е
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
ÑÎI09 Советских
Социалистических
Республнн
Зависимое от авт. свидетельства №
Заявлено 08.V11.1969 (№ 1345998/18-10) Кл. 21е, 36/03 с присоединением заявки ¹
Приоритет
Опубликовано 19.Х1.1970. Б|оллетевь ¹ 35
Дата опубликования описания 1.П.1971
МПК G 01г 25 00
УДК 621.317.772 (088.8) Комитет по делам нзобретеннй и открытнй при Совете йтннистров
СССР
Авторы изобретения
С. М. Маевский и Г. Н. Потапова
3 аявитель
Киевский ордена Ленина политехнический институт
УСТРОЙСТВО ДЛЯ ИЗМЕРЕНИЯ ПЛОТНОСТИ ВЕРОЯТНОСТИ
СЛУЧАЙНОЙ ФАЗЫ КВАЗИГАРМОНИЧЕСКОГО СИГНАЛА
Изобретение относится к области фазоизмерительпой exkIIII и может быть использовано для измерепия одномерной плотности вероятности случай.IoII фазы квазигармонпческого сигнала, Известны устройства для измерения плотности вероятности случайной фазы квазигармонического сигнала, содержащие преобразователь частоты, фазовращатель, индикатор нулевого сдвига фаз, делитель частоты, реги,стр сдвига.
Недостатком таких устройств является последовательное осуществление а|нализа, что приводит к большои продолжительности всего цикла измерения и ограничивает возможности при исследовании случайных фаз с малым временем стацион арности.
Кроме того, эти устройства имеют относительно невысокую точность измерения, связанную с необходимостью формирования через нуль-переход прямоугольных импульсов, от формы и длительности которых зависит ширина фазового интервала.
Для повьппенпя точности измерения и быстродействия предлагаемое устройство снабжено двумя пересчетными схемами, одна из которых подключена к преобразователю частоты, а вторая — к индикатору нулевого сдвига фаз, вы <лд которого подсоединен ко входам регистраторов через схемы совпаденпй, к управляющим входам которых подключены выходы разрядов регистра, связанного через делитель частоты со входами одной из пересчетных схем.
На чертеже представлена блок-схема описываемого устройства.
Устройство содержит смеситель 1, на один вход которого поступает входной сигнал, а второй подсоединен к выходу псресчстной,схе1о мы 2 с коэффициентом пересчета на 3600. Выход смесителя 1 через избирательный фильтр
8 подсоединен ко входу смесителя 4,,второй вход которого подсоединен к источнику опорного сигнала. Выход смесителя 4 через
1s фильтр 5 нижн Ix частот и формирователь 6 подсоединен ко входу индикатора 7 нулевого сдвига фаз, второй вход которого подсоединен к выходу второй пересчетной схемы 8 с коэффициентом пересчета на 3600. Вход пересчет2о ной схемы 8 подсоединен через звено 9 задержки и делитель 10 частоты ко входу импульсного генератора 11. Выход звена 9 задержки через второй делитель 12 частоты подсоединен к входу регистра 18 сдвига, вы25 ходы разрядов которого через схемы 14 совпадений, сигнальные входы которых подсоединены:к выходу индикатора 7 нулевого сдвига фаз, подсоединены к регистраторам 15.
Принцип действия устройства основан на
ЗО уравновешивании измеряемого сдвига фаз
287191
Заказ 3951!!6 Тираж 480 Подписное
ПНИИПИ Комитета по делам изобретений и открытий прп Совете Министров СССР
Москва, )К-35, Раушская наб., д. 4/5
Типография, пр. Сапунова, 2 компенсационной измерительной схемой, включающей в себя схему переноса фазовых сдвигов на фиксированную низкую частоту.
В качестве перестраи ваемого фазовращателя использована пересчетная схема 8 с коэффициентосм пересчета на 3600.
Вторая пересчетная схема 2 .с таким же коэффициентом пересчета обеспечивает перенос измеряемого сдвига на фиксированную частоту ее выходного напряжения.
Изменение фазового сдвига выходного |напряжения пересчетной схемы 8 осуществляется равномерно — ступенчато .во времени ступенями по О, 10, для чего на ее вход подают импульсы, задержанные относительно,импульсов генератора 11 звеном задержки, отличающиеся по частоте на коэффициент деления делителя 10 частоты.
Коэффициент деления выбирается, исходя из требуемой скорости изменения компенсирующего фазового сдвига .выходного напряжения пересчетной схемой 8, что, в свою очередь, определяется, исследуемым случайным процессором. С целью получения закона плотности вероятности импульсы с выхода звена задержки подают также на вход делителя 12 частоты, изменяя коэффициент деления которого, изменяют величину фазового интервала («фазового окна»).
Выходные импульсы делителя 12 частоты подают на:вход регистра 18 сдвига, выходные напряжения разрядов которого поступают на управляющие входы схем 14 совпадения, а па сигнальные входы последних подают импульсы с выхода индикатора 7 нулевого сдвига фаз, которые формируются в момент равенства фаз исследуемого и опорного колебаний. -1исло импульсов, подсчитанное каждым из
10 регистраторов 15, подсоединенных к выходам схем 14 совпадений, соответствует ординате плотности вероятности случайной фазы.
Предмет изобретения
1S Устройство для измерения .плотности вероятности случайной фазы квазигармонического сигнала, содержащее преобразователь частоты, индикатор нулевого сдвига фаз, делитель частоты, регистр сдвига, схемы совпадений, 20 регистраторы, отличающееся тем, что, с целью павышения точности .измерения и быстродействия, устройство снабжено пересчетными схемами, одна из которых подключена к преобразователю частоты, а вторая †.к индикато25 ру нулевого сдвига фаз, .выход которого подсоединен к входам регистраторов через схемы совпадений, к управляющим входам которых подключены выходы разрядов регистра, связанного через делитель частоты со входом од30 ной из пересчетных схем.

