Патент ссср 285345
О П И С А Н И Е
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Союз Советских
Социалистических
Рвоаубаие
Зависимое от авт. свидетельства ¹
Кл. 42m3, 5/02
Заявлено 23,XI.1968 (№ 1285045/18-24) с присоединением заявки ¹ мпК с 0015/о"
УДЫ 681 325.53(088.8) Приоритет
Опубликовано 29.Х.1970. Бюллетень № 33
Дата опубликования описания 25.Х11.1970 комитет оо долее иаобретеиий и открытиЯ ори Совете Министров
СССР
Автор изобретения
Б. M. Злотник
Заявитель
УСТРОЙСТВО ДЛЯ ПРЕОБРАЗОВАНИЯ ДВОИЧНОГО
ni-РАЗРЯДНОГО КОДА С ОДИНАКОВЫМ ЧИСЛОМ
W ЕДИНИЦ В СЛОВАХ В ДВОИЧНЫИ п2-РАЗРЯДНЫ И
КОД С ОДИНАКОВЫМ ЧИСЛОМ Кх ЕДИНИЦ В СЛОВАХ
Предложение относится к области вычислительной техники и предназначено для преобразования кодов в линиях передачи дискретной информации.
Известны преобразователи одного кода с ,постоянным числом единиц в словах в другой, использующие упорядочение слов легсикографическим способом и потому характеризующиеся большой сложностью схемы.
Предложенное устройство отличается тем, что при W ) W2 нулевые выходы (ni — Wi +
+ W2) первых триггеров входного регистра соединены через элементы «И» ключевого узла со входами (n — W + W>) первых триггеров выходного регистра, причем вторые входы элементов «И» ключевого узла соединены с нулевыми выходами (W — Wq) последних триггеров входного регистра; при W> (Wz единичные выходы (n> — W2 + Wi) первых триггеров входного регистра соединены через элементы «И» ключевого узла со входами (n — W> + W>) первых триггеров выходного регистра, причем вторые входы элементов «И» ключевого узла соединены с единичными выходами (Wq — W>) последних триггеров входного регистра; входы остальных триггеров выходного регистра соединены с единичными и нулевыми выходами триггеров входного регистра через ключевой и логический узлы, Это позволяет упростить схему устройства.
На чертеже изображена схема устройства для преобразования 8-разрядного кода с четырьмя единицами в словах в 9-разрядный код с тремя единицами в словах (т. е. для
c I >t H nj — — 8, W> — — 4, nq = 9, Wq — — 3) .
Устройство содержит шины 1 входа, входной регистр 2, .выходной регистр 8, шины 4 выхода, ключевой узел 5, логический узел 6, 10 шину считывания 7; ключевой узел выполнен на элементах «И» 8 и «ИЛИ» 9, а логический узел — на элементах «И» 10 и «ИЛИ» Il.
Входной регистр выполнен на триггерах 12—
19, причем триггеры 15, 16, 17, 18, 19 имеют единичные и нулевые выходы 20 и 21, 22 и 28, 24 и 25, 26 и 27, 28 и 29 соответственно. Элементы «И» 10 логического узла имеют выходы
80 — 86. Выходной регистр выполнен на триггер ах 87 — 45.
Рассмотрим работу устройства на примере преобразования слов: 11010100 и 01110001.
При поступлении по шинам 1 первого слова переводятся в единичное состояние триггеры
12, 18, 15, 17 входного регистра 2. Импульс, поступающий по шине считывания 7, возбуждает выходные цепи соответствующих схем
«И» 8 ключевого узла 5 и переводит в единичное состояние триггеры 89, 41, 48 выходного регистра 8. На шинах выхода 4 имеем преоб30 разованное слово .001010100, 285«45 н
J! Г 2
r — — — — -
26 10 31
20 2В
25 >О 30
2/
27
2В
34 33
Z3 20
10 3
27 2В Лз!М
25
10,3В
2В
Подпиоиоа
Тира>к 480
:- àêàç 3673/7
Т и>графил, пр. Сапун ва, 2
При поступлении второго слова переводятся в единичное состояние триггеры 18, l4, 15, 19, возбуждаются выходы 20, 28, 25, 27, 28 и выходная цепь 88 соответствующей схемы «И»
10 логического узла 6, выходы соответствующих схем «И» 8 ключевого узла 5 и схем
«ИЛИ» логического узла б, триггеры 89, 42, 44 переводятся в единичное состояние. На шинах 4 имеем преобразованное слово 001001010.
Предмет изобретения
Устройство для преобразования двоичного и>-разрядного кода с одинаковым числом Фв единиц в словах в двоичный и>-разрядный код 15 с одинаковым числом Wg единиц в словах, содержащее входной и выходной триггерные регистры, а также ключевой и логический узлы, выполненные на элементах «И» и «ИЛИ», отличаюсцееся тем, что, с целью упрощения 20! ! ! ! ! ! ! ! ! !
7 ! !
I !
1 схемы, при W> ) W> нулевые выходы (>т —W> + W>) первых триггеров входного регистра соединены через элементы «И» ключевого узла со входами (n> — W + W ) первых триггеров выходного регистра, причем вторые входы элементов «И» ключевого узла соединены с нулевыми выходами (W — Wq) последних триггеров входного регистра; при
Wi (W единичные выходы (ni — Ка + Wi) первых триггеров входного регистра соединены через элементы «И» ключевого узла со входами (n< — Wz + W ) первых триггеров выходного регистра, причем вторые входы элементов «И» ключевого узла соединены с единичными выходами (Wg — Ф ) последних триггеров входного регистра; входы остальных триггеров выходного регистра соединены с единичными и нулевыми выходами триггеров входного регистра через ключевой и логичсский узлы.

