Устройство для записи и считывания последовательных кодов

 

274500

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистических

Республик

Зависимое от авт. свидетельства ¹

Кл. 42шз, 7/06

Заявлено 24 11.1969 (№ 1321059/18-24) с присоединением заявки ¹

МПК G 061 7/06

УДК 681.325.67:681. .327.2 (088.8) Приоритет

Опубликовано 24Х1.1970. Бюллетень ¹ 21

Дата опубликования описания 2.Х.1970

Комитет по делам изобретений и открытий лри Совете Министров

СССР

Автор изобретения

В. С. Собко

Заявитель

УСТРОЙСТВО ДЛЯ ЗАПИСИ И СЧИТЫВАНИЯ

ПОСЛЕДОВАТЕЛЬНЫХ КОДОВ

Изобретение относится к вычислительной технике и может быть использовано в системах автоматического контроля электрических параметров сложных систем или в системах автоматического управления, например станкамии.

Известны устройства для записи и считывания, содержащие регистры памяти, распределители и схемы совпадения. При контроле сложных систем и управлении большим количеством механических станков илп же регуляторов информации, передаваемая из регистра памяти по назначению, имеет большое количество бит. Поэтому необходим регистр на столько же разрядов, а следовательно, и распределитель должен иметь такое же количество разрядов. Аппаратура получается громоздкой, усложняется управление сдвигом распределителя, так как с увеличением количества разрядов увеличивается ток по шинам сдвига.

Предложенное устройство отличается тем, что в нем два распределителя выполнены кольцевыми и соединены последовательно, причем единичные выходы первого распределителя соединены с каждой группой схем совпадения считывания и записи, и число групп соответствует числу разрядов второго кольцевого распределителя, единичные выходы которого через силовые схемы совпадения и контакты реле записи и считывания соединены также с входамп схем совпадения записи и считывания, связанными друг с другом через триггеры регистра памяти. Это позволяет уменьшить количество разрядов распределителя и повысить надежность работы устройства.

Количество разрядов кольцевых распределителей определяется пз условия

1О Г „,.Q=K пг + и = min целое число (К вЂ” количество разрядов регистра памяти, которое известно; пг — количество разрядов

15 одного распределителя; и — количество разрядов другого распределителя), то есть: гг ill. +—

= — О. Берется такое ближайшее цеd1ll

20 лое число, чтобы К делилось на него без остатка. Например, если количество разрядов регистра памяти равно 48, то минимальные пг и п будут соответственно 6 и 8. При этом общее количество разрядов обоих распределителей равно 6+8=14 вместо 48. Эти два распределителя соединены по сдвигу последовательно так, что последний разряд первого распределителя сдвигает второй распределитель, so с единичных выходов которого поступает раз274500

20

65 решение на выходы схем совпадения записи пли считывания погрушшо. Группа состоит пз схем совпадения, количество которых равно количеству разрядов первого распределителя.

Следователш!о, первый распределитель обходит все разряды регистра погруппно, а на следующую группу переключает второй распределитель, который сдвигается, когда срабатывает последний разряд первого распределителя, и т. д.

Таким образом, общее количество разрядов распределителя уменьшается в несколько раз и упрощается управление сдвигом.

На фпг. 1 представлена функциональная схема предлагаемого устройства; на фпг. 2 —— эпюры напряжений при записи (а — тактовые импульсы генератора; б — импульсы модулятора по длительности; в †.импульсы распределителя 2; г и д — импульсы распределителя 1); на фиг. 3 — эшоры !н апря>кений при считывании (а — программные импульсы; б — им!пульсы распределителя 2; в — импульсы дискриминатора) .

Устройство состоит из триггеров Т,, Т,...,Т„ регистра памяти, схем совпадения для считывания И,„ и для записи И„, двух распреде",èòåëåé 1 и 2 с количеством разрядов соответственно m и п силовых схем совпадения Иь

И,..., И„п схемы 8 разделения.

Единичные выходы распределителя 2 соединены со входами схем совпадения для записи и считывания соответственно первый — с iiepвой, n+1, 2п+1 и т. д.; второй — со второго а+2, 2n+2 и т. д.; третий — с третьей, n+3, 2n+3 и т. д.

Вторые входы схем совпадения записи соединены с соответствующими единичными выходами триггеров регистра памяти. Выходы схем совпадения записи соединены через схему разделения с модулятором, а выходы схем совпадения считывания соединены с соответствующими единичными входами триггеров регистра памяти. Единичные выходы кольцевого распределителя 1 соединены со входами силовых схем совпадения. Вторые входы этих схем совпадения соединены с переключающимся контактом контактной группы реле, на нормально замкнутый контакт которой поступает постоянное разрешение для схем совпадения, а нормально разомкнутый соединен с дискриминатором значащих (едпничных) разрядов, Выходы силовых схем совпадения соединены индивидуально с переключающимся кон i àêòoì контактных групп реле. Нормально замкнутые контакты этих групп соединены каждый с тремя входами своей группы схем совпадеш!я записи, нормально разомкнутые— со вторыми ьходамп группы схем совпадения считывания.

В исходном состоянии контактов реле устройство работает па запись. При этом схемы совпадения считывания по входал!, соединенным с контактами реле, зак!рыты. Информация, подлежащая записи, заносится в регпстр r!ÿìÿTII. После нажатия кнопки «Пуск» модулятор автонолшо вырабатывает импульс начала отсчета (ИНО), передним фронтом которого произьодптся сброс обоих распределителей, при этом па единичных выходах распределителя 2 имеются «нули», первый выход распределителя 1 имеет «единицу», а на остальных выходах распределителя 1 — «нули». Первая группа схем совпадения записи открыта по третьему входу, так как на вторые входы силовых схем совпадения поступает разрешение, остальные входы закрыты. Задний фронт ИНО производит пуск распределителя, т. е. заносит «едпшщу» в первый его разряд и открывает первую схему совладения первой группы по первому входу. Если прп этом по второму входу, соединенному с триггером регистра памяти, поступает «единица», то на выходе этой схемы совпадения, а следовательно, и схемы разделения имеется «единица» и модулятор в зависимости от типа модуляции выдает единичное значение информации.

Задним фронтом этого импульса распределитель 2 сдвигается. Если Ilo второму входу схемы совпадения, соединенной со вторым триггером регистра памяти, поступает «нуль», то на выходе этой схемы, а следовательно, и схемы разделения будет «пуль», и модулятор выработает нулевое значение информации.

Так будет происходить до последн!его разряда распределителя 2. После этого распределитель 2 закольцовывается, а распределитель 1 сдвигается на один разряд,и выдает разрешение по второму входу следующей группе схем совпадения записи. Распределитель 2 начинает работу сначала, но опрашивает при этом триггеры, выходы которых соединены со входами следу!ощей группы схем совпадения. После закольцовки распределителя 2 во второй раз, распределитель 1 сдвигается еще раз так < на третьем его выходе имеется единичное состояние, которым подключается следуюгцая группа схем совпадения к следующей группе триггеров, и распределитель 2 опрашивает их состояние.

Последний разряд распределителя 2 и последний разряд распределителя 1 имеют «единицы»: Задним фронтом модулированног! последнего импульса распределитель 2 зак цовывается, а следовательно, закольцовывается и паспределитель 1. Прп этом первая группа схел! совпадения подключена для опроса первой группы триггеров регистра памяти. Далее вводится новая информация в регистр памяти, и нажатием кнопки «Пуск» пропесс. записи начинается сначала.

При считывании все контакты реле переключаются, и, естественно, синхропмпульсы и импульс начала отсчета поступают из программного устройства через ус,>литель считывания. Процесс сброса, пуска и сдвига рас-!!редслителей при считывании совершенно анало!.пчен процессу при загшси, но при этом передним фронтом И1-10 каждый раз сбрасы274500 вается в исходное состояние дополнительно регистр памяти. Выходы силовых схем совпадения теперь соединены со вторыми входами схем совпадения с итывання, а вторые, входы силовых схем совпадения соединены с выходом дискриминатора, который выделяет только единичные (значащие) разряды последовательного кода памяти. Так как для каждого импульса программы предназначается определенный триггер регистра памяти, то при совпадении в определенном месте программы единичного выхода первого распределителя и единичного выхода дискриминатора, а следовательно, и единичного выхода определенной силовой схемы совпадения, в этот триггер запишется единичное значение.

Когда запишется вся программа в регистр памяти, она передается по назначению, затем сбрасывается передним фронтом импульса начала отсчета, и процесс начинается сначала.

При совпадении единичных выходов распределигеля 2 и дискриминатора на выходе определенной схемы совпадения считывания получается «единица», а следовательно, триггер регистра памяти, единичный вход которого соединен с ее выходом, опрокидывается в единичное состояние.

Предмет изобретения

Устройство для записи и считывания последовательных кодов, -îäåðæ,àùåå регистр па10 мят, распределители, реле и схемы сов-.аления, отличаю1нее л тем. что. с цел ю уп:.ощснпя и повышения надежности, два рас;, .сдс нтеля выполнены кольцевыми и соединены последовательно, причем единичные . выходы

l5 первого распределителя соединены с каждой группой схем совпадения записи и считывания, а число групп соответствует чпслу разрядов второго кольцевого распределителя, единичные выходы которого через силовые схемы

20 совпадення н контакты реле записи и считывания соединены также со входамп схем совпадения записи и считывания, связанными между собой через триггеры регистра памяти.

274500

Корректоры: В. Петрова и Е. Ласточкина

Составитель И. Горелова

Редактор Громов

Заказ 2664/!! Тираж 480 Подписное

ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР

Москва, OK-35, Раушская наб., д. 4/5

Типография, пр. Сапунова. 2

Устройство для записи и считывания последовательных кодов Устройство для записи и считывания последовательных кодов Устройство для записи и считывания последовательных кодов Устройство для записи и считывания последовательных кодов 

 

Похожие патенты:

Изобретение относится к системе повторного упорядочения для повторного упорядочения элементов данных потока элементов данных, передаваемых через последовательное соединение первого коммутационного узла, буферного регистра и второго коммутационного узла

Изобретение относится к устройствам и способам обработки информации, в которых информация записывается, например, на дисковом носителе записи для однократной записи

Изобретение относится к вычислительной технике и может быть использовано для принятия решений с учетом экспертных оценок при разработке автоматизированных систем управления различными процессами и большими системами

Изобретение относится к вычислительной технике, а именно к устройствам обработки числовых массивов информации, предназначенным для перестановки строк и столбцов двумерного массива данных, представленного в виде матрицы

Изобретение относится к области вычислительной техники и может быть использовано при разработке узлов микропроцессора, в частности арифметических устройств, устройств приоритета и тому подобного

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления

Изобретение относится к области вычислительной техники, а именно к устройствам обработки числовых массивов информации, и предназначено для перестановки строк двумерного массива (матрицы), хранящейся в памяти вычислительного устройства

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления
Наверх