Устройство для парафазной передачи информации

 

27I573

Союз Советских

Социалистических

Республик

Н АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Зависимое от авт. свидетельства Хо—

Заявлено 17.I I.1969 (№ 1313498/18-24) с присоединением заявки Ме—

Hipиоритет—

Опубликовано 26.Ч.1970. Бюллетень ЛСе 18

Дата опубликования описания 9.Х.1970

Кл. 21а, 36/18

Комитет по делам

МПК Н 03k 19У08

УДК 681.325.65 (088.8) лзобретеиий и открытий при Совете Министров

СССР

Е. Г. Сталин, P. E. Глух и В. Е. Соркина

Авторы изобретения дl *.

) т1 т,„

i к

Заявитель

УСТРОЙСТВО ДЛЯ ПАРАФАЗНОЙ ПЕРЕДАт1И ИНФОРМАЦИИ

Предложенное устройство предназначено для применения в вычислительной технике.

Устройства для парафазной передачи информации в триггерный регистр, выполненные на переключателях тока, содержащие основные транзисторы переключателей, выходные и управляющие транзисторы, известны.

К недостаткам известных устройств относится большое количество элементов в схемах переключателей тока.

Предложенное устройство отличается от известных тем, что эмиттер управляющего транзистора каждого разряда соединен с эмиттерами основных транзисторов переключателей тока, коллектор соединен с источником питания, а база подключена к источнику сигнала управления.

Эмиттер одного общего выходного транзистора соединен с коллекторами всех основных транзисторов переключателей тока, осуществляющих прямую передачу информации, а эмиттер другого выходного транзистора соединен с коллекторами всех основных транзисторов переключателей, осуществляющих инверсную передачу информации.

Это отличие упрощает устройство.

Принципиальная схема одного разряда предлагаемого устройства для случая передачи информации из двух регистров в один приведена на чертеже.

Устройство содержит основные транзисторы 1 и 2 с общим эмиттерным резистором 8, управляющий транзистор 4 и выходные транзисторы 5 и б.

Устройство работает следующим образом.

Пусть на базу управляющего транзистора 4 подается запрещающий сигнал управления А (вход 7) отпирающей полярности. Этот сигнал открывает транзистор, в результате

1о чего ток последнего, протекая по общему эмиттерному резистору 8, создает на нем такое падение напряжения, которое приводит к запиранию транзисторов 1 и 2 независимо от потенциала входного информационного сигнала на базе транзистора 1, так как этот сигнал (сигнал Б на входе 8) по величине заведомо меньше сигнала А. В результате коллекторные токи транзисторов 1 и 2 отсутствуют, и создаются условия для открывания транзисторов 5 и б, что приводит к появлению на выходах 9 и 10 одинаковых потенциалов независимо от значения сигнала Б. При снятии с базы транзистора 4 сигнала и подаче на нее разрешающего сигнала управления А запирающей полярности транзистор 4 закрывается, и транзисторы 1 и 2 работают как обычный элемент схем переключения тока.

Таким образом, предлагаемое устройство

30 на выходе 9 реализует логическую функцшо

271573

Зо

В=А+ АБ, а на выходе 10 — функцию F =

=А+АБ.

Выходы 9 и 10 устройства соединены со входами триггера регистра, в который передается информация, что при наличии запрещающего сигнала А, поддерживает устойчивое состояние данного триггера. Так как для этого на входы триггера должны быть поданы сигналы запирающей полярности, а выходные транзисторы устройства (5 и б) при этом проводят ток, то проводимость этих транзисторов, а следовательно, и проводимость основных транзисторов должна быть обратна проводимости соответствующих транзисторов элементов схем переключения тока, составляющих триггер. При снятии с базы транзистора 4 сигнала А, т. е. при появлении импульса А, на входы триггера передаются сигналы Б или Б, устанавливая его в соответствующее состояние.

При разновременной парафазной передаче информация из и регистров в одно количество основных и управляющих транзисторов увеличивается в и раз, но количество выходных транзисторов 5 и б не изменяется. Действительно, так как при запрещении передачи информации коллекторные токи транзисторов

1, 2, 11, 12 отсутствуют, а сигналы разрешения передачи А (вход 7) и А1 (вход 13) кратковременные и поступают в разное время, то коллекторы транзисторов 1 и 11, осуществляющих инверсную передачу информации, и транзисторов 2 и 12, осуществляющих прямую передачу, можно объединить (связи 14 и 15) и подключить к общим коллекторным резисторам 1б,и 17 и к эмиттерам общих выходных транзисторов 5 и б. При этом при поступлении сигнала А через резистор 1б или 17 течет коллекторный ток транзистора 1 или 2, и происходит передача сигнала Б (!инверсная передача) или сигнала Б (прямая передача), а при поступлении сигнала А> через резистор 1б или

17 течет коллекторный ток транзистора 11 и 12 и передается сигнал Б1 или Б (вход 18).

Следовательно, общее количество транзисторов, необходимых для передачи одного разряда информации из п регистров в один, составляет (3n+2).

Таким образом, благодаря подключению к общим выходным транзисторам нескольких переключателей тока сокращается количество транзисторов.

Предмет изобретения

Устройство для парафазной передачи информации в триггерный регистр, выполненное на переключателях тока, содержащее основные транзисторы переключателей, выходные и управляющие транзисторы, отличающееся тем, что, с целью упрощения, эмиттер управляющего транзистора каждого разряда соединен с эмиттерами основных транзисторов переключателей тока, коллектор соединен с источником питания, а база подключена к источнику сигнала у правления, эмиттер одного общего .выходного транзистора соединен с коллектора ми всех основных транзисторов переключателей тока, осуществляющих прямую передачу информации, а эмиттер другого выходного транзистора соединен с коллекторами всех основных транзисторов переключателей, осуществляющих инверсную передачу информ ации.

271573

Составитель Д. А. Гречинскнй

Техред 3. Н. Тараненко Корректор Г. С. Мухина

Гедактор Б. Федотов

Загорская типография

Заказ 4050 Тираж 480 экз. Подписиое

ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР

Москва, K-35, Раушская наб., д. 4/5

Устройство для парафазной передачи информации Устройство для парафазной передачи информации Устройство для парафазной передачи информации 

 

Похожие патенты:

Изобретение относится к радиотехнике и может быть использовано в радиоэлектронных устройствах различного назначения, в частности, в усилительных устройствах, импульсных устройствах, автогенераторах

Изобретение относится к электронным интегральным схемам типа, содержащего способные образовывать логические схемные структуры

Изобретение относится к микроэлектронике и может быть использовано при создании конструкций логических комбинированных Би-КМОП сверхбольших интегральных схем (СБИС) со сверхмалым потреблением мощности

Изобретение относится к микроэлектронике и может быть использовано при создании конструкций логических сверхбольших интегральных схем (СБИС) со сверхмалым потреблением мощности

 // 272369

 // 275123
Наверх