Стабилизатор напряжения
E О П
ИЗОБРЕТЕНИЯ
270830 бова Советских
Социалистических
Республик
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Зависимое от авт. свидетельства ¹
Кл. 21а, 35/14
Заявлено 25.111.1969 (№ 1313984/26-9) с присоединением заявки X
Приоритет
МПК Н 02m 3/02
УДК 621.316.722.1 (088.8) Комитет по делам иаобретеиий и открытий при Совете Мииистрсв
СССР
Опубликовано 12Х.1970. Бюллетень № 17
Дата опубликования описания 20.Л11.1970
Авторы изобретения
Ж. А, Мкртчян, Л. Г. Карташян и И. Г. Восканян
Заявитель
СТАБИЛ ИЗАТОР НАПРЯЖЕН ИЯ
При понижении выходного напряжения стабилизатора в переходном режиме транзистор
1 полностью запирается, транзистор 2 и 4 отпирается и происходит включение дополнительного нестабплпзированного источника 5 (U„,„) U,„,), что предотвращает появление отрицательного выброса на выходе стабилизатора. Одновременно выходной сигнал транзистора 2 приводит к отпирангпо регулирующего его органа 3 и, следовательно, увеличению выходного напряжения. По истечении времени переходного процесса устанавливается выходное напряжение стабилизатора, и транзистор
4 снова запирается. Таким образом, транзи15 стор 4 работает только при переходных режимах и рассеиваемая мощность незначительна.
Стабилизатор напряжения, содержащий усилитель обратной связи и каскад подавления отрицательных выбросов выходного напряжения, от тича ощийся тем, что, с целью повыше25 ния коэффициента стабилизации п уменьшения выбросов выходного напряжения, один из транзисторов усилителя обратной связи подсоединен коллектором одновременно к базе транзистора каскада подавлення непосредст.
30 венно и к отрицательному полюсу своего ис.
Известны полупроводниковые стабилизаторы напряжения, у которых осуществляется подавление отрицательных выбросов выходного напряжения.
Предлагаемое устройство отличается от известных тем, что один из транзисторов усилителя обратной связи стабилизатора подсоединен коллектором одновременно к базе транзистора каскада подавления отрицательных выбросов выходного напряжения и к отрицательному полюсу своего источника питания — через резистивный делитель, между резисторами которого включена база другого транзистора усилителя обратной связи, при этом эмиттеры двух последних транзисторов нагружены непосредственно на сопротивление нагрузки стабилизатора, в результате чего уменьшается величина выбросов напряжения на выходе стабилизатора и повышается коэффициент стабилизации.
На чертеже изображена принципиальная схема предлагаемого стабилизатора.
Работа устройства происходит следующим образом. Б статическом режиме работы стабилизатора транзисторы 1 и 2 находятся в режиме усиления. Фаза выходного сигнала от транзистора 2 выбрана с таким расчетом, что при уменыиении выходного напряжения стабилизатора она отпирает регулирующий орган
8 стабилизатора, Предмет изобретения
270830
Составитель Э. Гилинская
Редактор T. И. Морозова Техред А. А. Камышникова Корректор Н. С, Сударенкова
Заказ 2242/5 Тираж 480 Подписное
ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР
Москва, Ж-35, Раушская наб., д. 4/5
Типография, пр. Сапунова, 2 точника питания — через резистивный делитель, между резисторами которого включена база другого транзистора усилителя обратной связи, при этом эмиттеры двух последних транзисторов нагружены непосредственно на сопротивление нагрузки стабилизатора.

