Цифровая вычислительная машина
Оп ИСАНИЕ
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Союз Советскик
Социалистических
Республик ()259489 (6I ) Дополнительное к авт. саид-ву— (,й) Заявлено 29.04.68 (2l ) 1237211/18-24 с присоединением заявки М (23) Приоритет—
Опубликовано 28.02.81. Бюллетень Рй 8
Дата опубликования описания 03.03.81 (51)М. Кл.
Я 06 F 15/50
Веударетееквьй квинтет
CCCP
Io лелем взебретеник и еткрытнв (53) УД К681.3:656. .13.052 (088.8) (72) Авторы изобретения
А. В. Аникеев, В. Q. Кошарский, B. Г. Криштапь, В. Г. Легостаев, В. С. Митрофанов, A. Э. Свердлова и М. С. Скоробогатов (71) Заявитель
Украинский заочный политехнический институт
t (54) ЦИФРОВАЯ ВЫЧИСЛИТЕЛЬНАЯ МАШИНА
Изобретение относится к области при. менения вычислительной техники в системах оперативного управления мнагообъектными комппексами, состоящими из объектов погрузки, разгрузки и безрельсовых транспортных средств.
Известна специализированная цифровая вычи утительная машина дпя выбора оптимальных адресов следования безрепьсовьк транспортных средств, содержащая
10 арифметическое устройство, логическое устройство, устройство ввода (вывода), устройство управпения, долговременное и оперативное запоминающие устройства.
Недостатком известных машин являеl5 тся их дорогсвизна и сложность.
Liens изобретения — упрощение конструкции.
В логическом устройстве выходы ре- . гистра организационно-технического состояния управляемой системы подключены ко входам логических схем формирования критериев оптимальности, выходы которых подключены к потенциальным входам вентилей записи и отбора. Импульсные входы вентилей записи соединены с пер-выми выходами распределителей решения и вентилями возобновления отбора, импульсные входы вентилей отбора связаны с выходами вентилей продолжения отбора и возобновления отбора. Выходы венти-лей записи отбора соединены соответственно с единичными и нулевыми входами триггеров регистра оптимальных адресов, а выходы триггеров оптимальных адресов связаны через схему анализа количества выделенных-,адресов с потенциальными входами вентипьных схем возобновления отбора, продолжения отбора, выдачи оптимапьного адреса, выделения минимума из ряда дискретных величин формирования неосновных решений. Первый выход схемы формирования управляющих импульсов соединен со входом запуска основного распределителя логического устройства, вход запрета которого соединен с выходом схемы запрета формирования управляющих импульсов основного реше259489 ния, входы которой подключены к выходам вентилей выдачи оптимального адреса и вьщепения минимума ряда дискретных вепичин. Вторые входы основного и доп1шнитепьного распределителей подсоединены к импульсным входам вентилей формирования неосновных решений, выходы которых соединены со входами дополнительных распределителей, входы запрета которых связаны со схемами формирования неуправляющих импульсов неосновного решения, входы схем формирования подключены к выходам вентилей выдачи оптимального адреса и выделения минимума ряда дискретных величин, остальные выходы основного и дополнительных распределителей соединены с импульсными входами схем возобновления отбора, продолжения отбора, выдачи оптимального адреса, выделения минимума ряда дискретных величин. Выход триггера знака сумматора арифметического устройст
Bs подключен к потенциальному входу вентиля сброса, импульсный вход которого соединен с одним из выходов схемы формирования управляющих импульсов устройства управления, а выход вентиля сброса соединен с нулевыми входами всех триггеров сумматора. В устройстве ввоца-вывоца выходы регистра номеров транспортных срецств соецинены со вхоцами схемы формирования импульса начала цикла, выход которой .соединен со входами запуска распределителя импульсов корректировки, причем первый выход последнего связан с импульсными входами вентилей занесенияя, потенциальные входы которых подсоединены к выходам опрашиваемого адреса, a выходы вентилей схемы занесения соединены с единичными входами триггеров младших разрядов сумматора; второй выход распределителя импульсов корректировки подсоединен к кодовой части регистра команд устройства управления и к импульсным входам первых вентилей формирования адресной части команды, потенциальные BxogbI которых соединены с выходами регистра номеров транспортных средств, а выходы — с адресной частью регистра команд. Третий выход распределителя импульсов корректировки связан с импульсным входом вентипя, потенциапьный вход которого соединен со схемой анализа сумматора на ноль, а его выход подключен ко входу запуска распределитепя. Первый выход распределитепя подсоединен к регистру команд устройства упрюпения и к импульсным входам второй вентипьной схемы формирсвания ад10
4О
5С
55 ресной части команд, потенциальные входы которой соединены со входами входного регистра арифметического устройства, причем выходы вентилей формирования адресной части команд с."Ьединены со входами адресной части регистра команд устройств управпения; второй выход распределитепя связан со счетными входами. всех триггеров сумматора;. третий выход распределителя подключен ко входам кодовой части регистра команд устройства упрюления; четвертый выход — к регист ру команд устройства управления и к импульсному входу третьих вентилей формирования адресной части команд, потенциальные входы которых соединены с выходами регистра опрашиваемого адреса, а выходы — со входами адресной части регистра команд устройства управления; пятый выход подкпючен к счетному входу триггера младшего разряда сумматора, поспедний выход распределителя соединен со входом кодовой части регистра команд устройства упрюления. Выход схемы формирования импульса запуска распределителя записи ответа устройства ввода-вывода подсоединен ко входу распределителя записи ответа, выход которого соединен со входом кодовой части регистра команд устройства упрюления, с импульсным входом вентилей запоминания оптимального адреса и с импульсными входами схемы формирования адресной части команд устройства ввода-вывода. Потенциальные входы схемы запоминания оптимального адреса подключены ко входам регистра оптимального ответа, а ее выходы связаны со схемой записи запоминающего устройства; пс тенциапьные входы схемы формирования адресной части команд подключены ко входам буферного регистра номеров транспортных средств, а ее выходы соединены с адресной частью регистра команд устройств а упрюл ения.
Кроме того, с целью контроля возникающих неисправностей в арифметическом и логическом устройствах при выделении минимальной иэ ряда величин, схема логического контроля содержит вентиль контроля, потенциальный вход которого связан с одним-из выходов схемы анализа количества выделенных адресов, а импульсный вход - с одним из выходов схемы формирования управляющих импульсов устройства управления. Выход вентиля контропя соединен со входом запуска основ1 ного распределителя логического устройñõóà, со схемой сигнализации неисправ259489 6
В(а}-И +о)=, 45
SO
5 ности и счетчиком повторений, последняя разрядная ячейка которого подключена к схеме сигнализации и к схеме запрета формирования управляющих импульсов основного решения.
На фиг. 1 представлена блок-схема цифровой вычислительной машины для выбора оптимальнык адресов следования безрельсовых транспортнык средств; нв фиг. 2 — схема логического устройства; на фиг. 3 — функциональная схема . нахождения значения функции двузначного предиквта; на фиг. 4 - функциональная схема корректировки выбора оптимального адреса и контроля выполнения команд управления транспортными средствами.
Предлагаемая машина состоит из арифметического устройства 1 (фиг. 1), оперативного запоминающего устройства 2, устройства 3 управления, долговременного запоминающего устройства 4, логичecкого устройства 5 и устройства 6 вводавывода. Основные операции выбора оптимального адреса осуществляются в логическом устройстве, которое состоит из регистра 7, хранящего в форме логических значений информацию об организационно- техническом состоянии управляемой системы1 схемы 8, предназначенной для формирования критериев отбора; регистра 9, состоящего из триггеров, единичное состояние которык определяет оптимальность адреса; схемы 10 анализа количества оптимальных адресов схемы 11 управления логического устройства и схемы 12 выдачи оптимального адреса.
В ячейки 13 памяти (фиг. 2) регистра 7 записываются логические значения общих параметров управляемой системы, в в ячейки 14 памяти - значения параметров каждого адреса управляемой системы. Схема 8 состоит из логических схем 15 формирования критериев оптимальности, которые выдают разрешающий потенциал на вентилъные схемы 16 и 17 записи и вентильные схемы 18 отбора при удовлетворении параметров адресов соочветственно критериям записи и отбора. Анализ количества оптимальных адресов в логической схеме 19 сводится к определению числа триеров 20 в регистре 9, находящихся в состоянии е диница . Количество триггеров равно числу адресов управляемой системы.
Схема 11 управления состоит из вентипьнык схем 21-26, основного распределителя 27, дополнительных распределителей 28 и схем 29 и 30 запрета
ЗЮ, 33 формирования управляющих импульсов соУ ответсяьенно основного и дополнительных распределителей. Логическая схема 19 имеет четыре выхода. Выход 31 соединен с вентильной схемой 21 формирования неосновных решений, вентильной схемой
22 возобновления отбора и вентилем 23 контроля неисправностей; выход 32 — с вентильной схемой 24 продолжения отбора, выход 33 — с вентильной схемой 24 продолжения отбора и вентильной схемой
25 выделения минимального значения из ряда дискретных величин, а выход 34с вентильной схемой 26 выдачи оптималь"ного адреса. Нв выходе 31 логической схемы появляется разрушающий потенциап, если на данном этапе отбора не оказалось оптимальных адресов; нв выходе
32 — оптимальные адреса; нв выходе
33 — несколько оптимальнык адресов; на выходе 34 —: только один оптимальный адрес.
Для контроля возникающих неисправностей в арифметическом и логическом устройствах при выделении минимума из рада дискретных величин импульсный вкод вентиля 23 соединен с соответствующими выходами схемы 35 формирования управляющих импульсов устройства
3 управления, а выход вентиля 23 - со входом запуска основного распределителя 27, входом счетчика 36 числа повторений решений и входам схемы 37 сигнализации. Последний разряд счетчика 36 соединен с входом схемы 29 запрета формирования управляющих импульсов основного решения и входом схемы 37 сигнализации.
В арорметическом устройстве 1, кроме выполнения известных операций, определяется значение функции двузначного предиката по формуле: где — предикат ЬИ) связан с ивестной функцией е ср g по формупе:
6(.Ц=-(1+Фщй пои К а
М
Для выполнения операции-нахождения значения функции двузначного предиката в арифметическом устройстве 1 предус матрен специальный вентиль 38 сброса (фиг. 3), импульсный вход 39 которого соединен с выходам схемы 35 формирования управляющих импульсов устройст250489 ва 3 управления, потенциальный вход
40 соединен с выходом 41 ячейки зна кового разряда сумматора 42, а выход
- с нулевыми входами разрядов сумматора 42.
Операция корректировки выбора опти» мвпьного адреса и контроля выполнения команд управления транспортными средствами ocymec òânnåòñn импульсами распределителя 43 корректировки (фиг. 4) и распределителя 44, а запись ответа— импульсами распределителя 45 записи оаэета, соединенной со схемой 46 фор, мирования импульса запуска распределителя. В устройстве 6 ввода-вывода выходы регистра 47 номеров транспорт-. ных средств соединены со входами схе. мы 48 формирования импульса начала цикла и со входами вентильной схемы
49 формирования адресной части команды, а выкоды регистра 50 опрашиваемого адреса соединены со входами вентильной схемы 51 занесения и с входами вентнльной схемы 52 формирования адресной части команды. Выходы регистра
53 оптимального ответа и буферного регистра 54 соединены со входами соответ ственно схемы 55 запоминания оптимального адреса и схемы 56 формирования адресной части команд.
В арифметическом устройстве схема
57 анализа сумматора на нуль соединена с сумматором 58, состоящим из ячеек старших и младших разрядов, и с вентилем 59. Входной регистр 60 арифметического устройства соединен с вентильной схемой 61 формирования адресной части команд.
Работа 11BN начинается с того, что с центрального диспетчерского пункта в устройство 6 ввода -вывода поступает информация в двоичном коде об организационно-техническом состоянии всех адресов управляемой системы, общих параметрах системы и номера транспортных средств, для которых необходимо определить оптимальный адрес следования. Ин- формация об организационно-текническом состоянии.адресов и общих параметрах управляемой системы записывается в ячейки памяти регистра 7. Код очеред-. ного номера транспортного средства записывается в регистр 47, и на выходе схемы 48 появляется импупьс,, апусквющий распределитель 43 корректировки.
С первого выхода 62 распределителя
43 корректировки импульс поступает на . вентильную схему 51 занесения, при этом код опрашиваемого адреса записымвтора единицы . !
4O .
Импульс с выкода 66 распределителя
44 формирует в регистре команд устройства управления операцию засылки в ячейку запоминающего устройства, номер которой определен ранее. Импульс с вы45 хода 67 распределителя считывает через вентильную схему 52 формирования адресной части команды код опрашиваемого адреса из регистра 50 и формирует в устройстве управления операцию засылки нв сумматор, таким образом считывается. в сумматор количество.транспортных средств, посланных к опрашиваемому адресу. Импульс с выхода 68 распределителя 44 досыпает единицу . в сумматор через вход схемы .63 сборки. Имцульс с выхода 69 распределителя формирует в устройстве управления операцию засылки в запоминающее уст30
35 и
Зо
3S веется в младшие разряды сумматора 58 через вентили 63. Импульс со второго выхода 64 распределителя 43 формирует в регистре команд устройства управления операцию сложения по модулю 2, при этом номер ячейки регистра 47 считывается в адресную часть регистра команд через вентильную схему 49 форми»-. рования адресной части команд. Через время, необходимое для выполнения команд, во входной регистр 60 иэ запоминающего устройства поступает код адре»са объекта, к которому было направлено данное транспортное cpencmo, В результате выполнения сложения по модулю 2 схемой 57 анализа сумматора на нуль формируется разрешающий потенциал, если адреса опрашиваемого объекта и объекта, куда было направлено транспортное средство, не сов» падают. В этом случае импульс с выхода распределителя 43 корректировки запускает распределитель 44. Импульс с выхода 64 распределителя 44 формирует в регистре команд устройства управления операцию засылки на сумматор н считыванием содержимого входного регистра 60 в.запоминающее устройство через вентильную схему 61 определяет адресную часть команды адреса объекта, к. которому было направлено данное транспортное средство. В сумматор записывается общее количество транспортных средств, посланных по данному адресу.
Импульс с выхода 65 распределителя 44 поступает на счетные входы всех трит геров сумматора 58, т.е. выполняется операция вычитания иэ содержимого сум9 259489 родство, и получеыное на сумматоре д число считывается в ячейку запоминаю- с щего устройстиа, номер которой сформи- с рован импульсом с выхода 67 распреде- ст лителя. ю
Из арифметического . устройства 1 оперативные параметры в числовой форме направляются в запоминающее устройство, а в форме логических значений— в регистр 7 логического устройства 5.
В логическом устройстве осуществляетсяя определение оптимального адреса методом поэтапного отбора по заданному ряду критериев по одному из нескольких вариантов решения. Отличие этих вариантов заключается в различных весовых. соотношениях критериев отбора..После определении значений всех pasрядов регистра 7 управление передаеч» ся схеме ll управления логического устройства 5. В устройстве 3 управлении вырабатываетси импульс, поступающий с выхода схемы 35 формировании управляющих импульсов íà вход запуска основного распределителя 27 логического устройства 5. Сформированный первый импульс распределителя поступает на единичные входы триггеров 20 через соответствующие вентильные схемы 16 и 17, если они открыты схемой 15. Со второго выхода распределителя 27 импульс поступает на входы вентильиых схем 21, 24 и 26. Если открыта вентильнвя схема 26, то с ее выхода по ступает импульс на.вход схемы 12 выдачи оптимального адреса, содержимое регистра 9 в последовательном двоичном коде считывается в устройство 6 ввода-вывода. Если открыта вентильная схема 24, то импульс с ее выхода поступает на вентильную схему отбора 18 и переводит в состоиние О, т.е. иэ триггеров 20, которые соответствуют адресам с параметрами, удовлетворяющими критериям отбора. Если открыта вентильная схема 21, импульсом с ее выхода запускается один иэ дополнительных распределителей 28 неосновного . решения. С его первого выхода импульс поступает на единичные входы триггеров
20 если соответствующие вентильные схемы 16 и 17 открыты логической схемой 15, т.е. осуществляется запись ад. реосв, удовлетворяющих критерию записи неосновного решения. После проведения операции корректировки начинается реализация алгоритма, хранящегося в
$$
И
3$
10 олговременном запоминающем устройтве 4. Команды выбираются иэ устойтва 4 в порядке, определяемом устройвом 3 управления. Числа из эапоминащегося устройства 2 поступают в арифметическое устройство согласно адресной части команды, шаг операции определается кодом команды.
Прн выполнении операции нахождения. значения функции двузначного предиката
S(f), как в виде самостоятельной операции, так и в виде модификации, со-,. гласно коду команды вырабатывается импульс выполнения $ -операции, поступающей с выхода схемы 35 формировании управляющих импульсов устройства
3 управления на импульсный вкод 39 вентиля 38 сброса сумматора в арифметическом устройстве 1. На потенциальном входе 40 вентиля 38 сброса, подключенном к выходу ячейки 41 энаксвого разряда сумматора 42, разрешающий потенциал будет в случае, если в сумматоре записано отрицательное число. Возникающий в этом случае на выходе вентиля 38 сброса импульс устанавливает сумматор в ноль". Поступающий со второго выхода дополнительных распределителей импульс осуществляет те же операции, что и импульс со второго выхода оси<юного распределители. Импульс вт<ърого выхода последнего дополнительного распределителя поступает на входы вентильных схем 24 и 26 и на вентиль (не показан). В том случае, если этот вентиль открыт по потенциальному выходу 31 схемой 19, то импульс проходит на схему запрета 30, дополнительнык распределителей, и работа логического устройства прекращается. Импульсы со всех остальных выходов распределителей 27 и 28 поступают на входы вентильных схем 22, 24 и 26.
На одном из этапов отбора импульс с выхода вентильной схемы 25 поступает в устройство управления и настраивает его на выделение минимума иэ ряда дискретных величин. Из запоминающего устройства в устройство 1 поступают компоненты операций Р-конъюнкции, которые корректируются согласно результату предыдущего этапа отбора.
Результат а. -конъюнкции учитывается в логическом устройстве. Импульсы возникающие на выкоде схем 25 и 26, поступают на входы схем запрета 30 и 29, Работа логического устройства прекра11 259 щается. После учета результатов операции R -конъюнкции вновь на выходе схе-. мы 35 формирования управляющих импульсов в зависимости от этапа отбора формируется импульс, поступающий на входы схем 25 и 26 или 24.
С цепью контроля возникакнпих неисправностей в арирметическом и логическом устройствах при выделении минимума из ряда дискретных величин с одного из выходов схемы 35 формирования управляющих импульсов, в зависимости от того, под какими группами оперативных параметров производилось действие, п ступает импульс на вход вентильной схемы 23. Если после операции R -конъюнкции и выделения адреса с учетом результата этой операции оптимального адреса не оказалось, то импульс с вентиля 24 поступает на вход запуска основного распределителя 27, схему сигнализации
37 и на вход счетчика 36 числа повтс рений решений. Если снова возникает неисправность, то показание счетчика увеличивается на единицу. Счет, чйспа неисправностей производится до затем с выхода последнего разряда счетчика 36 поступает импульс на схему сигнализации „СЬтанов решений и на схему 29 запрета формирования управляющих импульсов основного распредепителя 27, т.е. прекращается дальнейшее решение.
489 12 долговременное и оперативное запоминаю щие устройства, о т и и ч а ю щ а яс я тем, что, с целью ее упрощения, в логическом устройстве выхода регистра организационнэ-технического состояния управляемой системы подключены ко входам логических схем формирования критериев оптимальности, выходы которых подключены к потенциальным входам вентилей записи и отбора импульсные входы вентилей записи соединены с первыми выходами распределителей решения и вентилями возобновления отбора, импульсные входы вентилей отбора связаны с выходами вентилей продолжения отбора и возобновления отбора; выходы ю вентилей записи отбора соединены сооч ветственно с единичными и нулевыми входами триггеров регистра оптимащ,ных адресов выходы триггеров оптимальных
1 адресов связаны через схему анализа
25 количества выделенных адресов с потенциальными входами вентильных схем возобновления отбора, продолжения отбора, выдачи оптима тьного адреса, выделения минимума из ряда дискретных величин формирования неосновных решений; перЗо вый выход схемы формирования управляющих импульсов соединен со входом запуска основного распределителя логического устройства, вход запрета которого
45
Формула изобретения
1. Бифровая вычислительная машина для выбора оптимальных адресов следования ния безпельсовых транспортных средств, При получении ответа решения задачи выбора оптимального адреса в устройстве 6 ввода-вывода на выходе. схема 46 формируется импупьс запуска распределителя 45 записи ответа. Импульс с выхода 70 этого распределителя считывает номер транспортного средства, дпя кото рого решается задача (в том случае, если в одном цикпе работы машины решается задача для нескольких машин, необходим буферный регистр). С регистра 58 оптимального ответа номер транспортного средства записывается схемой .записи в ячейку ответа в запоминающем устройстве. Этот же импульс поступает на схему 56, с помощью которой формируется адресная часть команд в устройстве управлении. содержащая арифметическое устройство, логическое устройство, устройство ввода (вывода), устройство управления, соединен с выходом схемы запрета формирования управпяющих импульсов Основного решайия,:входы которой подключены
1 к выходам вентилей. выдачи оптимащ.ного адреса и выделения минимума ряда дискретных величин; вторые входы основного и дополнительных расжредепителей подсоединены к импупьсным входам вентилей формирования неосновных решений, выходы которых соединены со входами дополнительных распределителей, входы запрета которых связаны со схемами формирования неуправпяющих импупьсов неосновного решения, входы схем фор- . мирования подключены к выходам вентилей выдачи оптимального адреса и выде пения минимума ряда дискретных величин, остальные выходы основного и дополнительных распредепитепей соединены с импульсными входами схем возобновления отбора, продолжения отбора, выдачи оптимального адреса, выделения минимума ряда дискретных вепичин; выход триггера знака сумматора арифметического усз ройства подключен к потенциальному
28/489
14 входу вентиля сброса, импульсный вход которого соединен с одним из выходов схемы формирования управляющих импульсов устройства управпения, а выход вентиля сброса соединен с нулевыми входами всех триггеров сумматора; в устройстве ввода-вывода выходы регистра номеров транспортных средств соединены со входами схемы формирования импульса начала никла, выход которой соединен со входами запуска распределителя импульсов корректировки, причем первый выход последнего связан с импульсными входами вентилей занесения, потенпиальные входы которых подсоединены к выходам опрашиваемого адреса, а выходы вентильной схемы занесения соединены с единичными входами триггеров младших разрядов сумматора; второй выход распределитепя импугп:аов корректировки подсоединен к кодовой части регистра команд устройства управпения и к импупьсным входам первых вентилей формирования адресной части команды, потенциальные входы которых соединены с выходами регистра номеров транспортных средств, а выходы - с адресной частью регистра команд; третий выход распределителя импульсов корректировки связан с импульсным входом вентиля, потенциальный вход которого соединен со схемой анализа сумматора на нуль, а его выход подкпючен ко входу зайуска распрецепитепя: первый выкоц распрецепитепя поцсоецинен к регистру команц устройства управпения и к импупьсным входам второй вентипьной схемы формирования адресной части команд, потенциальные вхоцы которой соецинены со вхоцами входного регистра арифметического устройства, причем выходы вентилей формирования адресной части команд соединены со входами адресной части регистра команд устройс1 ва управления; второй выход распредепитепя связан со счетными входами всех триггерсв сумматора; третий выход распределителя подключен ко входам кодовой части регистра команд устройства управления; четвертый выход.— к регистру команд устройства управления и к импульсному входу третьих вентилей формирования адресной части команд, потенциальные входы которых соединены с выходами регистра опрашиваемого адреса, а выходы — со входами адресной части регистра команд устройства управпения; пятый выход подключен к счетному входу триггера младшего разряда сумматора, последний выход распределителя соединен со входом кодовой части регистра команд устройства управления выход схемы формирования импульса запуска распределителя записи ответа устройства ввода-вывода подсоединен ко
10 вой части регистра команд устройства управления, с импупьсным входом вентилей запоминания оптнманьного адреса и с импульсными входами схемы, формирования адресной части команд устройства ввода-вывода, потенциальные входы схемы запоминания оптимального адреса подключены ко входам регистра оптимального ответа, а ее выходы связаны со схемой записи запоминающего устройся ва; потенциальные входы схемы формирования адресной части команд подключены ко входам буферного регистра номеров транспортных средств, а ее выходы сого
25 единены с адресной частью регистра команд устройства управпения.
2. цифровая вычислительная машина по и. 1, о т л и ч а ю m а я с я тем, что, с целью контроля возникающих неисправностей в арифметическом и логическом устройствах при выдепении минимальной из ряда величин, схема логического контроля содержит вентиль контроля, потенциальный вход которого связан с одним из выходов схемы анализа, колизо
45 чества выделенных адресов, а импульсный вход — с одним иэ выходов схемы формирсв ания управпяющих импульсов устройства управления; выход вентиля контропя соединен со входом запуска основного распределителя погического устрой. ства, со схемой сигналиэапии неисправности и счетчиком повторений, последняя разрядная ячейка которого подключена к схеме сигнализапии и к схеме запрета
50 формирования управпяющих импульсов основного решения. входу распределителя записи ответа, вы15. ход которого соединен со входом кодо259489
Сост авитепь B Богатырев
Техред Т.Маточка Корректор H. Бабинеп
Редактор Г. Прусова филиал ППП Патент", r. Ужгород, ул. Проектная, 4
Заказ 545/6 Тираж 756 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
l13035, Москва, Ж-35, Раушская наб., д. 4/5









