Устройство компенсации помех для приемников широкополосных сигналов
Изобретение относится к радиотехнике и может применяться в приемниках широкополосных сигналов. В устройстве обеспечивается формирование оценки помех за счет режекции из входной смеси полезного широкополосного сигнала, при этом полоса режекции свернутого полезного широкополосного сигнала не увеличивается в каналах с многолучевостью. В устройстве на входах ветвей компенсации включены соответствующие ограничители, что обеспечивает полную корреляцию сигналов на входах третьего перемножителя. Технический результат - постоянная степень подавления помех как при отсутствии многолучевости канала, так и при ее наличии. 2 ил.
Изобретение относится к области радиотехники и может быть использовано в системах связи с широкополосными сигналами.
Известны устройства подавления помех для приемников широкополосных сигналов, описанные в патентах РФ 200669, H 04 B 1/10, 2000659, H 04 B 1/10, 2143781, H 04 B 1/10, недостатком которых является малая степень подавления помех в условиях многолучевости. Наиболее близким к предлагаемому является устройство по патенту РФ 2157049, структурная схема которого приведена на фиг.1, где обозначено: 1, 3, 7, 9 - первый, второй, третий и четвертый перемножители; 2 - полосовой фильтр; 4 - генератор псевдослучайной последовательности; 5 - ограничитель; 6, 12, 13, 14 - первый, второй, третий и четвертый элементы задержки; 8 - режекторный фильтр; 10 - аттенюатор; 11 - вычитатель. Устройство-прототип содержит последовательно соединенные первый перемножитель 1, полосовой фильтр 2, второй перемножитель 3, ограничитель 5, выход которого соединен с опорным входом третьего перемножителя 7 и через четвертый элемент задержки 14 с опорным входом четвертого перемножителя 9. Входы первого перемножителя 1, первого 6 и второго 12 элементов задержки объединены и являются входом устройства. Выход первого элемента задержки 6 через последовательно соединенные третий перемножитель 7, режекторный фильтр 8, четвертый перемножитель 9 и аттенюатор 10 соединен со вторым входом вычитателя 11, выход которого является выходом устройства. Первый вход зычитателя 11 соединен с выходом второго элемента задержки. Выход генератора псевдослучайной последовательности соединен с опорным входом первого перемножителя 1 и через третий элемент задержки 13 - с опорным входом второго перемножителя 3. Устройство-прототип работает следующим образом. Входной широкополосный сигнал и узкополосная помеха поступают на сигнальный вход блока 1, на опорный вход которого подается опорная псевдослучайная последовательность полезного сигнала с выхода блока 4, синхронная с входным широкополосным сигналом. За счет перемножения входного и опорного широкополосных сигналов, широкополосный сигнал сворачивается в блоке 1 в узкополосный сигнал, который фильтруется блоком 2 и подается с выхода блока 2 на сигнальный вход блока 3. В блоке 1 на узкополосную помеху накладывается манипуляция широкополосным опорным сигналом блока 4, которая затем снимается в блоке 3 за счет перемножения с тем же самым опорным сигналом. Часть спектра широкополосной помехи, сформировавшейся из узкополосной помехи в блоке 1, попадает в полосу пропускания блока 2, после чего подается на сигнальный вход блока 3, на опорный вход которого поступает опорная псевдослучайная последовательность с выхода блока 4 через блок 13. Таким образом, на сигнальный вход блока 3 подается смесь свернутого узкополосного сигнала и узкая часть спектра широкополосной помехи, сформировавшейся из узкополосной. Эта смесь в блоке 3 перемножается с опорной псевдослучайной последовательностью полезного сигнала, в результате чего на выходе блока 3 выделяется смесь широкополосного сигнала и широкополосной помехи, коррелированной с широкополосным полезным сигналом (имеющей ту же несущую и тот же закон манипуляции и отличающейся от полезного сигнала только начальной фазой). Эта широкополосная смесь после ограничения в блоке 5, обеспечивающего постоянство ее уровня при изменениях уровней сигнала и помех на входе устройства, поступает на опорный вход блока 7 и через блок 14 - на опорный вход блока 9. На сигнальный вход блока 7 через блок 6 подается входная смесь, которая в блоке 7 перемножается с опорной широкополосной смесью, коррелированной с полезным сигналом. В блоке 7 осуществляется свертка широкополосного входного сигнала в узкополосный сигнал, который режектируется в блоке 8 и поэтому не проходит на второй вход блока 11. В то же время узкополосная помеха в блоке 7 за счет перемножения с широкополосным опорным сигналом становится широкополосной, часть спектра широкополосной помехи режектируется в блоке 8. Остальная часть широкополосной помехи подается на сигнальный вход блока 9, где перемножается с тем же опорным сигналом. За счет этого широкополосная помеха сворачивается в узкополосную помеху, которая через блок 16 подается на второй вход блока 11, где компенсирует помеху во входной смеси, поступающей со входа устройства на первый вход блока 11 через блок 12. Блоки 6, 13, 14 обеспечивают синхронность перемножаемых напряжений с учетом задержек сигналов (помех) в аппаратуре. Блок 12 обеспечивает выравнивание по времени помехи и ее оценки на входах блока 11 с учетом затрат времени в аппаратуре при формировании оценки помехи. Блок 10 обеспечивает выранивание по амплитуде помехи и ее оценки. Недостатком прототипа является малая степень подавления помех в условиях многолучевости. Для устранения указанного недостатка в устройство, содержащее последовательно соединенные первый элемент задержки, третий перзмножитель, режекторный фильтр и четвертый перемножитель, последовательно соединенные первый перемножитель, полосовой фильтр, второй перемножитель и первый ограничитель, выход которого соединен с опорным входом четвертого перемножителя и через четвертый элемент задержки - с опорным входом четвертого перемножителя, кроме того, выход генератора ПСП соединен с опорным входом первого перемножителя и через третий элемент задержки - с опорным входом второго перемножителя, входы первого перемножителя и первого элемента задержки соединены, вход второго элемента задержки является входом устройства, а выход второго элемента задержки соединен с первым входом вычитателя, выход которого является выходом устройства, введены второй ограничитель и последовательно соединенные синхронно-фазовый фильтр, регулируемый усилитель, пятый перемножитель и интегратор. При этом выход интегратора соединен с управляющим входом регулируемого усилителя, выход которого соединен со вторым входом вычитателя, выход которого соединен со вторым входом пятого перемножителя, причем выход второго элемента задержки соединен с входом синхронно-фазового фильтра, опорный вход которого соединен с выходом четвертого перемножителя. Вход второго ограничителя соединен с входом второго элемента задержки, выход второго ограничителя соединен с входом первого элемента задержки. Структурная схема заявляемого устройства приведена на фиг.2, где обозначено: 1, 3, 7, 9, 17 - первый, второй, третий, четвертый и пятый перемножители;2 - полосовой фильтр;
4 - генератор псевдослучайной последовательности (ПСП);
5, 15 - первый и второй ограничитель;
6, 12, 13, 14 - первый, второй, третий и четвертый элементы задержки;
8 - режекторный фильтр;
10 - регулируемый усилитель;
11 - вычитатель;
16 - синхронно-фазовый фильтр;
18 - интегратор. Предлагаемое устройство содержит последовательно соединенные первый перемножитель 1, полосовой фильтр 2, второй перемножитель 3 и первый ограничитель 5, последовательно соединенные второй ограничитель 15, первый элемент задержки 6, третий перемножитель 7, режекторный фильтр 8, четвертый перемножитель 9, синхронно-фазовый фильтр 16, регулируемый усилитель 10 и пятый перемножитель 17. При этом входы второго ограничителя 15 и второго элемента задержки 12 соединены и являются входом устройства. Вход первого элемента задержки 6 соединен с входом первого перемножителя 1, опорный вход которого соединен с выходом генератора ПСП 4 и через третий элемент задержки 13 - с опорным входом второго перемножителя 3. Выход первого ограничителя 5 соединен с опорным входом третьего перемножителя 7 и через четвертый элемент задержки 14 - с опорным входом четвертого перемножителя 9. Выход второго элемента задержки 12 соединен с входом синхронно-фазового фильтра 16 и первым входом вычитателя 11, второй вход которого соединен с выходом регулируемого усилителя 10. Выход вычитателя 11 соединен со вторым входом пятого перемножителя 17 и является выходом устройства. Выход пятого перемножителя 17 через интегратор 18 соединен с управляющим входом регулируемого усилителя 10. Предлагаемое устройство работает следующим образом. Входная смесь, состоящая из полезного широкополосного сигнала и помехи (например, узкополосной), со входа устройства через блок 15, осуществляющий ее жесткое ограничение, и блок 6 поступает на вход первого перемножителя 1, на опорный вход которого с выхода блока 4 подается опорная псевдослучайная последовательность (ПСП) полезного широкополосного сигнала, синхронная с полезным широкополосным сигналом во входной смеси. За счет перемножения входного полезного широкополосного сигнала и его опорной ПСП широкополосный полезный сигнал в блоке 1 сворачивается в узкополосный сигнал, который фильтруется в блоке 2, после чего подается на вход блока 3. Узкополосная помеха в блоке 1 превращается в широкополосную помеху за счет ее перемножения (манипуляции по фазе на (0;


Формула изобретения
РИСУНКИ
Рисунок 1, Рисунок 2