Устройство фазовой автоподстройки частоты
Изобретение относится к электронике, может использоваться для точной настройки управляемого генератора на частоту внешнего сигнала в условиях пропусков синхроимпульсов. Устройство фазовой автоподстройки частоты содержит фазовый детектор, цифроаналоговый преобразователь, генератор, управляемый напряжением, делитель частоты, реверсивный счетчик с модулем счета N, три ключевых элемента, логический элемент ИЛИ, параллельный регистр и блок сравнения частот. Достигаемый технический результат - обеспечение точной настройки контура фазовой автоподстройки частоты на частоту входного сигнала в широком диапазоне частот, достижение высокого быстродействия и устойчивости. 5 ил.
Изобретение относится к электронике, в частности к системам фазовой автоподстройки частоты с цифровыми детекторами, предназначено для точной настройки управляемого генератора на частоту внешнего сигнала в условиях пропусков синхроимпульсов в широком диапазоне частот и может найти применение в приборостроении, телевидении, электросвязи.
Известно устройство для фазовой автоподстройки частоты (ФАПЧ) [1], включающее в себя фазовый детектор на основе одновибратора, четырех ключей и двух D-триггеров, реверсивный счетчик, цифроаналоговый преобразователь (ЦАП), управляемый генератор и делитель частоты. В указанном устройстве точная настройка на заданную частоту обеспечивается тем, что одновибратор фазового детектора, разрешающий поступление сигналов на входы триггеров, запускается импульсами входного сигнала, благодаря чему фазовая ошибка при пропуске этих импульсов не вычисляется. Однако такое устройство имеет узкий диапазон перестройки по частоте, поскольку длительность импульсов входящего в состав фазового детектора одновибратора должна равняться половине периода входного сигнала. Кроме того, включение в контур ФАПЧ интегрального регулятора (счетчика) еще более сужает диапазон частот, в котором обеспечивается сходимость процесса настройки. Известно также устройство ФАПЧ [2], включающее в себя фазовый детектор, состоящий из двух счетчиков и D-триггера, два дешифратора, реверсивный счетчик, ЦАП и управляемый генератор, причем детектор работает в релейном режиме. Устройство обеспечивает точную настройку генератора в условиях пропусков импульсов входного сигнала, поскольку эти импульсы являются тактовыми для фазового детектора и реверсивного счетчика. При отсутствии сигнала на входе контура ФАПЧ величина фазовой ошибки, занесенная в реверсивный счетчик, не меняется. Однако подобное устройство обладает узким рабочим диапазоном, поскольку при резком изменении частоты входного сигнала контур ФАПЧ может настраиваться на частоты, кратные заданной. Кроме того, включение в контур ФАПЧ интегрального регулятора (счетчика) существенно ухудшает динамические характеристики устройства. Наиболее близким техническим решением является устройство ФАПЧ [3], включающее в себя фазовый детектор, усреднитель, цифровой ПИ-регулятор, ЦАП и управляемый генератор, а также блок коррекции ошибки по частоте при переполнении усреднителя. Рассматриваемое устройство ФАПЧ обеспечивает точную настройку генератора в широком диапазоне частот, в том числе при пропуске импульсов входного сигнала, благодаря применению интегрального блока коррекции ошибки. Недостатком данного устройства является выход системы из режима фазовой синхронизации при переполнении регистров ПИ-регулятора и блока коррекции. Кроме того, введение дополнительного контура коррекции ошибки ухудшает динамические характеристики системы ФАПЧ в режиме "захвата" частоты. Технический результат изобретения состоит в обеспечении точной настройки контура ФАПЧ на частоту входного сигнала, в том числе при пропуске части его импульсов, возможности настройки в широком диапазоне частот, а также достижении высокого быстродействия и устойчивости системы. Для достижения технического результата в контур ФАПЧ, состоящий из последовательно соединенных фазового детектора (ФД), ЦАП, фильтра нижних частот (ФНЧ), генератора, управляемого напряжением (ГУН), и делителя частоты с коэффициентом передачи 1/N, вводятся реверсивный счетчик (PC) по модулю N с возможностью установки в заданное состояние, параллельный регистр, три ключевых элемента, логический элемент "ИЛИ" и блок сравнения частот (БСЧ). Первый вход БСЧ соединен с входом контура ФАПЧ, второй вход - с выходом ДЧ, а выход БСЧ подключен к управляющим входам первого и второго ключевых элементов. Входы PC +1 и -1 соединены с выходами ошибки ФД, тактовый вход PC через третий ключевой элемент соединен с выходом ГУН, выход переполнения PC через первый и второй ключевые элементы соединен с входом управления третьего ключевого элемента и входом элемента "ИЛИ", выход которого соединен с входом установки PC, на входы данных которого подается двоичный код числа N/2 (011. . . 1). Выходы данных PC соединены с соответствующими входами регистра, тактовый вход которого соединен с выходом обнуления ФД и с другим входом логического элемента "ИЛИ". Сопоставительный анализ с прототипом показал, что предлагаемое устройство ФАПЧ отличается наличием PC, параллельного регистра, блока сравнения частот (БСЧ), элемента "ИЛИ", первого, второго и третьего ключевых элементов, а также функциональными связями между ними. Блок сравнения частот осуществляет переключение режимов работы устройства ФАПЧ в зависимости от величины ошибки по частоте. Если эта ошибка не превышает заданного уровня, устройство работает в режиме фазовой синхронизации, если превышает - в режиме "захвата" частоты. Применение PC обеспечивает преобразование ШИМ сигнала фазовой ошибки в двоичный код путем счета импульсов ГУН по модулю N. Пределы изменения кода от 00. ..0 до 11...1 соответствуют изменению фазовой ошибки от - 2





Формула изобретения
Устройство фазовой автоподстройки частоты, состоящее из фазового детектора (ФД) и последовательно соединенных цифроаналогового преобразователя (ЦАП), фильтра нижних частот, генератора, управляемого напряжением (ГУН) и делителя частоты, причем один вход ФД является входом устройства, а другой соединен с выходом делителя частоты, отличающееся тем, что в него введены реверсивный счетчик с модулем счета N (РС), первый, второй и третий ключевые элементы, логический элемент ИЛИ, параллельный регистр и блок сравнения частот, причем входы +1 и -1 РС соединены с соответствующими выходами фазовой ошибки ФД, тактовый вход РС через третий ключевой элемент соединен с выходом ГУН, выход переполнения РС через первый ключевой элемент соединен с входом элемента ИЛИ и через второй ключевой элемент - с входом управления третьего ключевого элемента, выход элемента ИЛИ соединен с входом установки РС, на входы данных которого подается двоичный код числа N/2, выходы данных РС соединены с соответствующими входами параллельного регистра, тактовый вход которого соединен с выходом обнуления ФД и с другим входом элемента ИЛИ, выходы данных параллельного регистра соединены с соответствующими входами ЦАП, первый вход блока сравнения частот соединен с входом устройства, второй вход - с выходом делителя частоты, выход блока сравнения частот соединен с управляющими входами первого и второго ключевых элементов.РИСУНКИ
Рисунок 1, Рисунок 2, Рисунок 3, Рисунок 4, Рисунок 5