Многомерный статистический анализатор выбросов и провалов нестационарного напряжения
Изобретение относится к области информационно-измерительной и вычислительной техники, предназначено для одновременного получения семейств функций распределения длительности превышения уровней анализа выбросами и провалами напряжения при различных значениях отклонений напряжения и может быть использовано в электроэнергетике для контроля качества электроэнергии при нестационарном напряжении в промышленных электрических сетях и оценки его влияния на различное электрооборудование. Техническим результатом является расширение функциональных возможностей устройства за счет возможности исследования нестационарных случайных процессов. Технический результат достигается за счет того, что анализатор содержит входную клемму, преобразователь переменного напряжения в постоянное, фильтры верхних и нижних частот, формирователи модуля, нуль-органы, регистр, аналого-цифровой преобразователь, n (где n - число уровней анализа амплитуды выброса или глубины провала напряжения) аналоговых компараторов, n+1 двоичных счетчиков, многоканальный коммутатор, цифровые блоки памяти, цифровой компаратор, элемент И, элемент НЕ, триггер, распределитель уровней, генераторы прямоугольных импульсов, двоично-десятичный счетчик, одновибраторы. 1 з.п.ф-лы, 3 ил.
Изобретение относится к области информационно-измерительной и вычислительной техники, предназначено для одновременного получения семейств функций распределения длительности превышения уровней анализа выбросами и провалами напряжения при различных значениях отклонений напряжения и может быть использовано в электроэнергетике для контроля качества электроэнергии при стационарном и нестационарном (относительно среднего значения) напряжении в промышленных электрических сетях и оценки его влияния на различное электрооборудование.
Известен многоуровневый статистический анализатор длительности выбросов и провалов напряжения /1/, содержащий одновибраторы, блоки памяти, счетчики, генератор прямоугольных импульсов, элементы И, ИЛИ, НЕ, И-НЕ, ключ, триггеры, дешифратор, компаратор, двухпозиционный переключатель, аналого-цифровой преобразователь. Недостатком аналога являются узкие функциональные возможности - он предназначен для исследования только стационарных случайных процессов изменения напряжения и накапливает ложные результаты при анализе нестационарных случайных процессов. Наиболее близким техническим решением к предлагаемому является анализатор длительности выбросов и провалов напряжения /2/, содержащий выпрямительный элемент, нуль-орган, формирователь модуля, компараторы, счетчики, блоки памяти, элемент И, элемент НЕ, одновибратор, регистр, триггер и распределитель уровней. Недостатком прототипа также являются узкие функциональные возможности - он предназначен для исследования только стационарных случайных процессов изменения напряжения и накапливает ложные результаты при анализе нестационарных случайных процессов. Техническая задача, решаемая изобретением - расширение функциональных возможностей устройства за счет возможности исследования нестационарных случайных процессов. Указанные технические задачи решаются благодаря тому, что в анализатор длительности выбросов и провалов напряжения, содержащий первый нуль-орган, первый формирователь модуля, n (где n - число уровней анализа амплитуды выброса или глубины провала напряжения) аналоговых компараторов, n+1 двоичных счетчиков, многоканальный коммутатор, первый и второй цифровые блоки памяти, двоично-десятичный счетчик, распределитель уровней, регистр, цифровой компаратор, триггер, генератор прямоугольных импульсов, первый и второй одновибраторы, элемент И, элемент НЕ, преобразователь переменного напряжения в постоянное, вход которого соединен со входной клеммой анализатора, прямой выход первого нуль-органа соединен со старшим разрядом второй группы разрядов информационного входа регистра и первым управляющим входом первого формирователя модуля, второй управляющий вход которого подключен к инверсному выходу первого нуль-органа, а выход соединен с объединенными входами n аналоговых компараторов, инверсные выходы каждого из которых соединены соответственно со входами установки нуля n двоичных счетчиков, выходы которых соединены соответственно с информационными входами многоканального коммутатора, выход которого соединен с информационным входом первого цифрового блока памяти, с первой группой разрядов информационного входа регистра и первым входом цифрового компаратора, выход которого соединен с первым входом элемента И, выход которого соединен с входом управления записью регистра и через элемент НЕ - с входом установки единицы триггера, инверсный выход которого соединен со входом установки нуля распределителя уровней, тактовый вход которого подключен к выходу второго генератора прямоугольных импульсов, выходы которого соединены соответственно первый - со входом управления записью двоично-десятичного счетчика, второй - с тактовым входом двоично-десятичного счетчика, третий - с входом управления записью второго цифрового блока памяти, четвертый - с входом установки нуля триггера, выход первого генератора прямоугольных импульсов соединен с объединенными тактовыми входами n+1 двоичных счетчиков и с прямым входом первого одновибратора, прямой выход которого соединен с вторым входом элемента И и инверсным входом второго одновибратора, инверсный выход которого соединен с входом управления записью первого цифрового блока памяти, выход которого соединен с вторым входом цифрового компаратора, выход (n+1)-го двоичного счетчика соединен с управляющим входом многоканального коммутатора, адресным входом первого цифрового блока памяти и младшими разрядами второй группы разрядов информационного входа регистра, выход которого соединен с адресным входом второго цифрового блока памяти, выход которого соединен с информационным входом двоично-десятичного счетчика, выход которого соединен с информационным входом второго цифрового блока памяти, дополнительно введены аналого-цифровой преобразователь, второй формирователь модуля, второй нуль-орган, фильтр нижних частот и фильтр верхних частот, вход которого объединен с входом фильтра нижних частот и подключен к выходу преобразователя переменного напряжения в постоянное, а выход соединен с объединенными входом первого нуль-органа и информационным входом первого формирователя модуля, выход фильтра нижних частот соединен с объединенными входом второго нуль-органа и информационным входом второго формирователя модуля, первый управляющий вход которого объединен с старшим разрядом третьей группы разрядов информационного входа регистра и подключен к прямому выходу второго нуль-органа, инверсный выход которого соединен со вторым управляющим входом второго формирователя модуля, выход которого соединен с информационным входом аналого-цифрового преобразователя, информационный выход которого соединен с младшими разрядами третьей группы разрядов информационного входа регистра; формирователь модуля содержит первый и второй коммутаторы и инвертор, вход которого объединен с информационным входом первого коммутатора и подключен к информационному входу формирователя модуля, первый управляющий вход которого соединен с управляющим входом первого коммутатора, выход которого объединен с выходом второго коммутатора и соединен с выходом формирователя модуля, второй управляющий вход которого соединен с управляющим входом второго коммутатора, информационный вход которого подключен к выходу инвертора. Существенными отличиями предлагаемого анализатора являются введение аналого-цифрового преобразователя, второго формирователя модуля, второго нуль-органа и фильтров нижних и верхних частот, а также новая организация связей между элементами анализатора. Совокупность элементов и связей между ними обеспечивают достижение положительного эффекта - расширение функциональных возможностей анализатора за счет возможности исследования нестационарных случайных процессов. На фиг.1 представлена схема анализатора, на фиг.2 - схема формирователя модуля, на фиг. 3 показаны процессы изменения напряжения на выходах преобразователя переменного напряжения в постоянное и фильтров нижних и верхних частот. Анализатор (фиг.1) содержит входную клемму 1, соединенную со входом преобразователя 2 переменного напряжения в постоянное (ППНП), выход которого соединен с объединенными входами фильтра верхних частот (ФВЧ) 3 и фильтра нижних частот (ФНЧ) 4, выход которого соединен с объединенными информационным входом второго формирователя 5 модуля (ФМ) и входом второго нуль-органа (НО) 6, прямой выход которого соединен с старшим разрядом третьей группы разрядов информационного входа регистра 7 и первым управляющим входом второго ФМ 5, второй управляющий вход которого подключен к инверсному выходу второго НО 6, а выход соединен с информационным входом аналого-цифрового преобразователя (АЦП) 8, информационный выход которого соединен с младшими разрядами третьей группы разрядов информационного входа регистра 7, старший разряд второй группы разрядов которого объединен с первым управляющим входом первого ФМ 9 и подключен к прямому выходу первого НО 10, вход которого объединен с информационным входом первого ФМ 9 и подключен к выходу ФВЧ 3, а инверсный выход соединен со вторым управляющим входом первого ФМ 9, выход которого соединен с объединенными входами n (где n - число уровней анализа амплитуды выброса или глубины провала напряжения) аналоговых компараторов (АК) 11-12, инверсные выходы каждого из которых соединены соответственно со входами установки нуля n двоичных счетчиков 13-14, выходы которых соединены соответственно с информационными входами многоканального коммутатора 15, выход которого соединен с информационным входом первого цифрового блока 16 памяти (ЦБП), с первой группой разрядов информационного входа регистра 7 и первым входом цифрового компаратора (ЦК) 17, выход которого соединен с первым входом элемента И 18, выход которого соединен с входом управления записью регистра 7 и через элемент НЕ 19 - с входом установки единицы триггера 20, инверсный выход которого соединен со входом установки нуля распределителя 21 уровней (РУ), тактовый вход которого подключен к выходу второго генератора 22 прямоугольных импульсов (ГПИ), выходы которого соединены соответственно первый - со входом управления записью двоично-десятичного счетчика 23, второй - с тактовым входом двоично-десятичного счетчика 23, третий - с входом управления записью второго ЦБП 24, четвертый - с входом установки нуля триггера 20, выход первого ГПИ 25 соединен с объединенными тактовыми входами n+1 двоичных счетчиков 11-12, 26 и с прямым входом первого одновибратора 27, прямой выход которого соединен с вторым входом элемента И 18 и инверсным входом второго одновибратора 28, инверсный выход которого соединен с входом управления записью первого ЦБП 16, выход которого соединен с вторым входом ЦК 17, выход (n+1)-го двоичного счетчика 26 соединен с управляющим входом многоканального коммутатора 15, адресным входом первого ЦК 16 и младшими разрядами второй группы разрядов информационного входа регистра 7, выход которого соединен с адресным входом второго ЦБП 24, выход которого соединен с информационным входом двоично-десятичного счетчика 23, выход которого соединен с информационным входом второго ЦБП 24. Формирователи модуля 5 и 9 идентичны, ФМ 5 (фиг.2) содержит первый 29 и второй 30 коммутаторы и инвертор 31, вход которого объединен с информационным входом первого коммутатора 29 и подключен к информационному входу ФМ 5, первый управляющий вход которого соединен с управляющим входом первого коммутатора 29, выход которого объединен с выходом второго коммутатора 30 и соединен с выходом ФМ 5, второй управляющий вход которого соединен с управляющим входом второго коммутатора 30, информационный вход которого подключен к выходу инвертора 31. Анализатор выполнен многоканальным. Диапазон изменения низкочастотной медленно изменяющейся нестационарной составляющей отклонений напряжения равномерно разбивается границами разрядов АЦП 8. Уровни срабатывания АК 11-12 равномерно разбивают диапазон изменения амплитуды выбросов и провалов напряжения, квантователями длительности выбросов и провалов напряжения выше различных уровней анализа являются двоичные счетчики 13-14. Далее в качестве примера рассматривается 16384-канальный анализатор, имеющий одинаковое число квантов отклонений (как выше, так и ниже номинального уровня Uн), а также амплитуды и длительности выбросов и провалов напряжения n=16. Число каналов определяется по формуле: 2





Формула изобретения
1. Многомерный статистический анализатор выбросов и провалов напряжения, содержащий первый нуль-орган, первый формирователь модуля, n (где n - число уровней анализа амплитуды выброса или глубины провала напряжения) аналоговых компараторов, n+1 двоичных счетчиков, многоканальный коммутатор, первый и второй цифровые блоки памяти, двоично-десятичный счетчик, распределитель уровней, регистр, цифровой компаратор, триггер, первый и второй генераторы прямоугольных импульсов, первый и второй одновибраторы, элемент И, элемент НЕ, преобразователь переменного напряжения в постоянное, вход которого соединен с входной клеммой анализатора, прямой выход первого нуль-органа соединен со старшим разрядом второй группы разрядов информационного входа регистра и первым управляющим входом первого формирователя модуля, второй управляющий вход которого подключен к инверсному выходу первого нуль-органа, а выход соединен с объединенными входами n аналоговых компараторов, инверсные выходы каждого из которых соединены со входами установки нуля с первого по n-й двоичных счетчиков, соответственно, выходы которых соединены соответственно с информационными входами многоканального коммутатора, выход которого соединен с информационным входом первого цифрового блока памяти, с первой группой разрядов информационного входа регистра и первым входом цифрового компаратора, выход которого соединен с первым входом элемента И, выход которого соединен с входом управления записью регистра и через элемент НЕ - с входом установки единицы триггера, инверсный выход которого соединен со входом установки нуля распределителя уровней, тактовый вход которого подключен к выходу второго генератора прямоугольных импульсов, а выходы распределителя уровней соединены соответственно первый - со входом управления записью двоично-десятичного счетчика, второй - с тактовым входом двоично-десятичного счетчика, третий - с входом управления записью второго цифрового блока памяти, четвертый - с входом установки нуля триггера, выход первого генератора прямоугольных импульсов соединен с объединенными тактовыми входами n+1 двоичных счетчиков и с прямым входом первого одновибратора, прямой выход которого соединен с вторым входом элемента И и инверсным входом второго одновибратора, инверсный выход которого соединен с входом управления записью первого цифрового блока памяти, выход которого соединен со вторым входом цифрового компаратора, выход (n+1)-го двоичного счетчика соединен с управляющим входом многоканального коммутатора, адресным входом первого цифрового блока памяти и младшими разрядами второй группы разрядов информационного входа регистра, выход которого соединен с адресным входом второго цифрового блока памяти, выход которого соединен с информационным входом двоично-десятичного счетчика, выход которого соединен с информационным входом второго цифрового блока памяти, отличающийся тем, что в него дополнительно введены аналого-цифровой преобразователь, второй формирователь модуля, второй нуль-орган, фильтр нижних частот и фильтр верхних частот, вход которого объединен с входом фильтра нижних частот и подключен к выходу преобразователя переменного напряжения в постоянное, а выход соединен с объединенными входом первого нуль-органа и информационным входом первого формирователя модуля, выход фильтра нижних частот соединен с объединенными входом второго нуль-органа и информационным входом второго формирователя модуля, первый управляющий вход которого объединен с старшим разрядом третьей группы разрядов информационного входа регистра и подключен к прямому выходу второго нуль-органа, инверсный выход которого соединен со вторым управляющим входом второго формирователя модуля, выход которого соединен с информационным входом аналого-цифрового преобразователя, информационный выход которого соединен с младшими разрядами третьей группы разрядов информационного входа регистра. 2. Анализатор по п. 1, отличающийся тем, что каждый из формирователей модуля содержит первый и второй коммутаторы и инвертор, вход которого объединен с информационным входом первого коммутатора и подключен к информационному входу соответствующего формирователя модуля, первый управляющий вход которого соединен с управляющим входом первого коммутатора, выход которого объединен с выходом второго коммутатора и соединен с выходом соответствующего формирователя модуля, второй управляющий вход которого соединен с управляющим входом второго коммутатора, информационный вход которого подключен к выходу инвертора.РИСУНКИ
Рисунок 1, Рисунок 2, Рисунок 3