Реляторный процессор для идентификации информационного сигнала по признаку его принадлежности к субмедианному или супрамедианному подмножествам массива аналоговых сигналов
Изобретение относится к области автоматики и может использоваться для ранжирования и сортировки информации. Техническим результатом является упрощение устройства. Устройство содержит входной демультиплексор и выходной мультиплексор, при этом демультиплексор и мультиплексор содержат реляторы, каждый из которых содержит компаратор и переключательные каналы, состоящие из замыкающих и размыкающих ключей. 4 ил.
Изобретение относится к автоматикe и аналоговой вычислительной техникe и может быть использовано для идентификации и селекции одного из сигналов, принадлежащего заданному множеству аналоговых сигналов, для допускового контроля информационного сигнала по признаку его принадлежности к субмедианной или супрамедианной группам ранговых переменных и др.
Известны реляторные ранжирующие (сортирующие) устройства, которые при четном числе n задающих аналоговых сигналов x1, x2,..., xn при объединении их выходов в виде группы (субмедианной и супрамедианной) воспроизводят по этим двум выходам операцию идентификации одного из входных сигналов по признаку его принадлежности к субмедианной или супрамедианной группам сигналов (см., например, а.с. СССР 13650995). Недостатком известных устройств при его использовании в качестве субмедианного-супрамедианного идентификатора является аппаратурная избыточность по количеству используемых аналоговых ключей. Наиболее близким по совокупности признаков к предлагаемому решению является реляторный многопороговый функциональный преобразователь (а.с. СССР 1621054, G 06 G 7/25, фиг. 3), который при объединении его выходов в две группы (субмедианный выход и супрамедианный выход) воспроизводит идентификации информационного сигнала по признаку его принадлежности к субмедианной или супрамедианной подгруппам заданного множества аналоговых сигналов. В прототипе используется минимально возможное число реляторов и меньшее число ключей по сравнению с известными устройствами, но сохраняется при его работе в режиме субмедианной-супрамедианной идентификации избыточность по количеству использованных ключей. Сущность изобретения заключается в уменьшении аппаратурных затрат за счет использования минимально необходимого числа аналоговых ключей. Указанный технический результат при осуществлении изобретения достигается тем, что в прототипе при четном числе n задающих сигналов используется n-1 реляторов, каждый релятор содержит 2i (i = 1, 2, ..., n-1) переключательных каналов, инвертирующие входы всех компараторов реляторов объединены и образуют информационный вход устройства, на который подается один из сигналов задающего множества аналоговых сигналов (информационный сигнал), а на его неинвертирующие входы в произвольном порядке подаются остальные сигналы задающего множества, выходы каждого предыдущего релятора соединены соответственно с переключательными входами последующего релятора, выходы последнего релятора являются выходами устройства, а объединенные входы переключательного канала первого релятора являются идентифицирующим входом устройства. Технический результат при осуществлении изобретения достигается тем, что (0,5n+1)-й входной релятор мультиплексора содержит i-1 переключательных каналов, и в каждом последующем реляторе число каналов уменьшается на единицу до достижения в выходном реляторе мультиплексора одного переключательного канала, в срединных выходах каждого i-го релятора мультиплексора четные выходы предыдущего (j-1)-го переключательного канала соединены с нечетными выходами последующего j-го переключательного канала релятора, каждый (j-1)-й срединные выходы выходного релятора демультиплексора соединен соответственно с j-м переключательным входом первого релятора мультиплексора (i=0,5n+1), первые выходы всех реляторов мультиплексора (i=0,5n+1, 0,5n+2,...,n-1) и выходного релятора демультиплексора (i=0,5n) соединены и образуют субмедианный выход реляторного процессора, последние выходы всех реляторов мультиплексора и выходного релятора демультиплексора соединены и образуют супрамедианный выход реляторного процессора, а в демультиплексоре переключательные входы первого релятора (i=1) объединены и образуют идентифицирующий переключательный вход реляторного процессора. Электрические схемы реляторных процессоров при четном числе задающих сигналов x1, x2,..., xl,..., xn при выборе одного из них (xl = x) в качестве информационного изображены на фиг. 2 (n=4), фиг. 3 (n=6) и фиг. 4 (n=8). Реляторные процессоры построены на n-1 реляторах 1,2,..., i,...,n логических элементах, воспроизводящих элементарные операции предикатной алгебры выбора. Каждый релятор (фиг. 1) содержит компаратор K и группу замыкающих Sj и размыкающих






Формула изобретения
Реляторный процессор для идентификации информационного сигнала по признаку его принадлежности к субмедианному и супрамедианному подмножествам задающих аналоговых сигналов, содержащий последовательно соединенные входной демультиплексор и выходной мультиплексор ранговой обработки четного числа задающих сигналов, при этом демультиплексор и мультиплексор содержат реляторы, каждый из которых содержит компаратор, выход которого соединен с управляющими входами переключательных каналов этого же релятора, все инвертирующие входы всех компараторов объединены и образуют информационный вход реляторного процессора, предназначенный для одного из задающих сигналов, неинвертирующие входы всех компараторов предназначены для остальных задающих сигналов, переключательные каналы каждого релятора демультиплексора состоят из замыкающего и размыкающего ключей, входные и выходные выводы которых являются входами и выходами этих каналов, в каждом реляторе демультиплексора входы каждого переключательного канала объединены и образуют переключательные входы реляторов, в демультиплексоре в реляторах с первого по предпоследний четный выход предыдущего канала соединен с нечетным выходом последующего канала своего релятора, первый и последний выходы каждого предыдущего с первого по предпоследний релятора демультиплексора соединены соответственно с первым и последним входами последующего релятора, отличающийся тем, что в мультиплексоре в каждом последующем реляторе число каналов уменьшается на единицу до достижения в выходном реляторе мультиплексора одного переключательного канала, в мультиплексоре, начиная со второго по предпоследний, четные выходы предыдущего переключательного канала соединены с нечетными выходами последующего переключательного канала этого релятора, выходы выходного демультиплексора соединены с одноименными переключательными входами первого релятора мультиплексора, первый выход последнего релятора демультиплексора и первые выходы всех реляторов мультиплексора присоединены к субмедианному выходу реляторного процессора, последний выход последнего релятора демультиплексора и последние выходы всех реляторов мультиплексора присоединены к супрамедианному выходу реляторного процессора.РИСУНКИ
Рисунок 1, Рисунок 2, Рисунок 3, Рисунок 4