Устройство управления передачей данных по радиоканалу
Изобретение относится к вычислительной технике и может использоваться в узлах коммутации сообщений (пакетов) сети передачи данных автоматизированной системы управления. Целью изобретения является разработка устройства управления передачей данных по радиоканалу, для обеспечения возможности его работы в неполносвязном канале множественного доступа, имеющем быстроменяющуюся динамическую структуру. Устройство управления передачей данных по радиоканалу включает синхронизатор 1, элементы И 2, 4, 17 и 18, триггеры 3 и 16, формирователь импульсов 5, генератор интервалов анализа 6, блок определения интенсивности входного потока 7, блок сравнения 8, элементы ИЛИ 9, 12 и 15 , дешифратор 10, блоки опознавания адреса 111-11N, блок коммутации 13, блок выделения адреса 14, элемент задержки 19. При такой схеме анализ интенсивности входного потока осуществляется в предыдущем и текущем интервалах анализа, на основании чего, а также на основании анализа адресов абонентов отправителей принимается решение о доступности или недоступности адресата. 5 ил.
Изобретение относится к вычислительной технике и может использоваться в узлах коммутации сообщений (пакетов) сети передачи данных (сети ПД) автоматизированной системы управления (АСУ) при управлении передачей данных по широковещательному многоточечному радиоканалу, имеющему динамическую неполносвязнную структуру.
Известно устройство для управления передачей данных по радиоканалу (А.С. СССР N 1162058, кл. H 04 L 7/00, 1985), содержащее последовательно соединенные синхронизатор и первый элемент И, а также элемент задержки, элемент ИЛИ и последовательно соединенные счетчик и триггер цикла передачи, последовательно соединенные генератор случайных чисел, блок сравнения и триггер разрешения передачи, а также последовательно соединенные второй элемент И и формирователь импульсов, что позволяет увеличить степень использования пропускной способности канала. Однако данное устройство обладает недостаточной скоростью передачи по радиоканалу. Наиболее близким по технической сущности и выполняемым функциям к заявленному является устройство для управления передачей данных по радиоканалу (А.С. СССР N 1319298, кл. H 04 L 7/00, 1990), содержащее генератор случайных чисел и синхронизатор, первый, второй, третий и четвертый элементы И, счетчик, блок сравнения, триггер цикла передачи, триггер разрешения передачи, два формирователя импульсов, элемент ИЛИ, два элемента задержки, причем выход синхронизатора связан с первым входом первого элемента И и вторым входом второго элемента И, вход запроса передачи является третьим входом второго элемента И и связан с первым входом триггера разрешения передачи, выход которого связан со вторым входом элемента ИЛИ, входом элемента задержки и является выходом разрешения передачи, выход элемента задержки подключен к четвертому входу первого элемента И, третий вход которого связан с выходом триггера цикла передачи и первым входом второго элемента И, выход второго элемента И связан со входом формирователя импульсов и входом генератора случайных чисел, выход которого соединен с первым входом блока сравнения, второй вход которого подключен к первому выходу счетчика, выход формирователя импульсов связан с первым входом элемента ИЛИ, второй выход счетчика соединен со вторым входом триггера цикла передач, а вход счетчика подключен к выходу первого элемента И, выход блока сравнения подключен ко входу дополнительного формирователя импульсов, выход которого соединен со входом дополнительного элемента задержки и третьим входом элемента ИЛИ, а выход элемента ИЛИ является выходом "Включение передатчика", выход дополнительного элемента задержки связан с первыми входами третьего и четвертого элементов И, второй вход третьего элемента И соединен с выходом четвертого элемента И и является выходом сигнала "Столкновение", причем выход третьего элемента И связан со вторым входом триггера разрешения передачи, а второй вход четвертого элемента И подключен ко второму входу первого элемента И и первому входу триггера цикла передачи и является входом "Сигнал несущей". При такой совокупности описанных элементов и связей достигается увеличение пропускной способности по радиоканалу. Однако устройство-прототип имеет недостаток не обеспечивает функционирования устройства в канале множественного доступа, имеющем динамическую неполносвязную структуру. Целью изобретения является разработка устройства управления передачей данных по радиоканалу для обеспечения возможности его работы в неполносвязном канале множественного доступа, имеющем быстроменяющуюся динамическую структуру. Поставленная цель достигается тем, что в известное устройство управления передачей данных по радиоканалу, содержащее триггер цикла передачи и триггер разрешения передачи, первый, второй, третий и четвертый элементы И, элемент ИЛИ, синхронизатор, блок сравнения, формирователь импульсов, элемент задержки, причем синхронизатор связан с первым входом первого элемента И, а его выход подключен к первому входу второго элемента И, вход "Запрос передачи" подключен к третьему входу второго элемента И и первому входу триггера разрешения передачи, второй вход которого связан с выходом третьего элемента И, а выход триггера разрешения передачи соединен со вторым входом элемента ИЛИ, выход которого является выходом "Включение передатчика", выход элемента задержки связан с первыми входами третьего и четвертого элементов И, а выход четвертого элемента И подключен ко второму входу третьего элемента И и является выходом "Столкновение", дополнительно введены блоки определения интенсивности входного потока, выделения адреса, коммутации, опознавания адреса, два элемента ИЛИ, генератор интервала анализа, дешифратор. Причем вход "Сигнал несущей" подключен одновременно к первому и второму входу триггера цикла передачи, а выход триггера цикла передачи связан со вторым входом первого элемента И, входом формирователя импульсов и вторым входом блока выделения адреса. Выход формирователя импульсов связан с первым входом блока определения интенсивности входного потока, а второй вход блока определения интенсивности входного потока подключен к выходу генератора интервалов анализа и первым входам блоков опознавания адреса. Выходы блока определения интенсивности входного потока связаны со входами блока сравнения. При этом первый и второй выходы блока сравнения подключены к первому и второму входам первого введенного элемента ИЛИ, а третий выход блока сравнения соединен с первым входом блока коммутации. Выход первого введенного элемента ИЛИ связан со вторым входом блока коммутации, а третий вход блока коммутации подключен к выходу введенного элемента ИЛИ. Четвертый вход блока коммутации соединен со входом "Запрос передачи", третьим входом второго элемента И и первым входом триггера разрешения передачи. Первый выход блока коммутации является выходом "Разрешение передачи на частоте доступа к ретранслятору", а второй выход подключен ко второму входу второго элемента И. Выход второго элемента И связан с первым входом элемента ИЛИ с входом элемента задержки, а выход триггера разрешения передачи соединен со вторым входом элемента ИЛИ, и является выходом "Разрешение передачи на частоте основного канала". Выход канала множественного доступа подключен к первому входу блока выделения адреса и второму входу четвертого элемента И, а выходы блока выделения адреса связаны с группой входов блоков опознавания адреса. Входы дешифратора являются группой входов "Код адреса устройства", а соответствующие 1-N выходов дешифратора подключены к третьим входам 1-N блоков опознавания адреса, при этом выходы 1-N блоков опознавания адреса связаны с соответствующими 1-N входами второго введенного элемента ИЛИ. При такой совокупности существенных признаков достигается то, что на основании анализа интенсивности входного потока сообщений, адресов абонентов-отправителей, выделенных из заголовков сообщений в предыдущем и текущем интервалах анализа, принимается решение о доступности (или недоступности) адресата. А на основании этого решения абонент осуществляют передачу сообщения либо в основной полосе частот канала, либо осуществит обмен данными на частоте доступа к ретранслятору соответственно, тем самым повышая интенсивность использования пропускной способности канала множественного доступа, и обеспечивая эффективную работу в канале, имеющем динамическую неполносвязную структуру. На фиг. 1 показана функциональная схема устройства управления передачей данных по радиоканалу; на фиг. 2 схема блока определения интенсивного входного потока; на фиг. 3 схема блока опознавания адреса; на фиг. 4 - функциональная схема блока выделения адреса; на фиг. 5 схема блока коммутации. Заявленное устройство управления передачей данных по радиоканалу, показанное на фиг. 1, состоит из: синхронизатора 1, первого элемента И 2, триггера цикла передачи 3, второго элемента И 4, формирователя импульсов 5, генератора интервалов анализа 6, блока определения интенсивности входного потока 7, блока сравнения 8, первого элемента ИЛИ 9, дешифратора 10, N блоков опознавания адреса 111-11N, второго элемента ИЛИ 12, блока коммутации 13, блока выделения адреса 14, третьего элемента ИЛИ 15, триггера разрешения передачи 16, третьего элемента И 17, четвертого элемента И 18, элемента задержки 19. Причем, вход "Сигнал несущей" 20 является первым и вторым входом триггера цикла передачи 3. Выход триггера цикла передачи 3 связан со вторым входом первого элемента И 2, формирователем импульсов 5 и вторым входом 142 блока выделения адреса 14. При этом первый вход первого элемента И 2 соединен с выходом синхронизатора 1, а выход первого элемента И 2 подключен к первому входу второго элемента И 4. Второй вход второго элемента И 4 связан со вторым 136 выходом блока коммутации 13, а его третий вход соединен с первым входом триггера разрешения передачи 16, четвертым входом 134 блока коммутации 13 и является входом "Запрос передачи" 22. Выход второго элемента И 4 связан с первым входом третьего элемента ИЛИ 15 и входом элемента задержки 19. Выход элемента задержки 19 соединен с первым входом третьего 17 и первым входом четвертого 18 элементов И, причем выход четвертого элемента И 18 подключен ко второму входу третьего элемента И 17, и является выходом "Столкновение". Выход третьего элемента И 17 связан со вторым входом триггера разрешения передачи 16. Выход триггера разрешения передачи 16 подключен ко второму входу третьего элемента ИЛИ 15 и является выходом "Разрешение передачи в полосе основного канала" 25. Выход третьего элемента ИЛИ 15 является выходом "Включение передатчика" 26. Первый вход 141 блока выделения адреса 14 соединен со вторым входом четвертого элемента И 18 и является выходом канала множественного доступа 21. Выход формирователя импульсов 5 связан с первым 71 входом блока определения интенсивности входного потока 7, а второй вход 72 блока определения интенсивности входного потока 7 подключен к E1-EN первым входам блоков опознавания адреса 111-11N и выходу генератора интервалов анализа 6. Выходы С1-СN блока определения интенсивности входного потока 7 подключены к соответствующим входам блока сравнения 8. Причем первый 81 и второй 82 выходы блока сравнения 8 связаны с первым и вторым входом первого элемента ИЛИ 9, а выход первого элемента ИЛИ 9 соединен со вторым 132 входом блока коммутации 13. Третий выход 83 блока сравнения 8 подключен к первому входу 131 блока коммутации 13. Третий 133 вход блока коммутации 13 соединен с выходом второго элемента ИЛИ 12, а первый выход 135 блока коммутации 13 является выходом "Разрешение передачи на частоте доступа к ретранслятору" 24. Группа входов S1-SN "Код адреса" 23 является входами дешифратора 10, причем выходы L1-LN дешифратора 10 подключены к соответствующим R1-RN третьим входам N блоков опознавания адреса 111-11N. Группа F1-FN вторых входов N блоков опознавания адреса 111-11N соединена с K1-KN группой выходов блока выделения адреса 14, а выходы D1-DN блоков опознавания адреса 111-11N соединены с соответствующими входами второго элемента ИЛИ 12. Заявляемое устройство реализуется следующим образом. Синхронизатор 1 представляет собой генератор тактовых импульсов и может быть реализован на интегральных микросхемах (ИМС) серий 511, 176 и описан Микросхемы и их применение: Справ.пособие. /В.А.Батушев, В.Н.Вениаминов, В.Г.Ковалев и др. - М. Радио и связь, 1984, с.213, рис.7.6. Триггер цикла передачи 3 и триггер разрешения передачи 16 могут быть реализованы на ИМС серий 133 и 564, описаны Микросхемы и их применение: Справ. пособие. /В. А.Батушев, В.Н.Вениаминов, В.Г.Ковалев и др. М. Радио и связь, 1984, с.118, рис.4.12. Логические элементы И 2, 4, 17, 18 и логические элементы ИЛИ 9, 12, 15 могут быть реализованы на ИМС 133 и 564 и описаны Основы цифровой техники. /Л.А.Мальцева, Э.М.Фромберг. М. Радио и связь, 1986, с.20-24, рис.9, 11. Формирователь импульсов 5 может быть реализован на ИМС серий 155, 176 и описан Основы цифровой техники. /Л.А.Мальцева, Э.М.Фромберг, В.С.Ямпольский. М. Радио и связь, 1986, с.30-31, рис.22. Генератор интервалов анализа 6 представляет собой генератор импульсов с достаточно широким диапазоном изменения частоты генерируемых импульсов. Генератор интервалов анализа 6 может быть реализован на ИМС серий 155, 176 и описан Основы цифровой техники. /Л.А.Мальцева. М. Радио и связь, 1986, с. 28-29, рис.18, 19. Блок сравнения 8 может быть реализован на ИМС серий 133, 564 и описан - Импульсные цифровые устройства. /И.О.Лебедев, А.М. Сидоров. Л. BAC, 1980, с. 51-53, рис.2.33, 2.34. Дешифратор 10 может быть реализован на ИМС серий 176, 155 и описан - Микросхемы и их применение. Справочное пособие. /В.А.Батушев, В.Н.Вениаминов, В.Г.Ковалев и др. М. Радио и связь, 1984, с.130, рис.4.29. Линия задержки 19 может быть реализована в виде формирователя импульсов на ИМС серий 155 и 176 схема которого приведена и описана Основы цифровой техники. /Л.А.Мальцева. М. Радио и связь, 1986, с.30-31, рис.22. Одним из вариантов реализации блока определения интенсивности входного потока 7 может быть схема, показанная на фиг. 2 которая включает в себя элементы И 28, 29, 34, 35, 40, счетчики 30, 36 и 37, М элементов ИЛИ 311-31М, формирователи импульсов 32 и 38, инвертор 33, триггер 39. Причем первый 71 вход блока определения интенсивности входного потока 7 связан с первыми входами элементов И 28 и 34. Второй вход элемента И 34 связан со вторым входом элемента И 28, первым выходом триггера 39, входом формирователя импульсов 38 и входом инвертора 33. Второй вход 72 блока определения интенсивности входного потока 7 подключен к первым входам элементов И 29 и 35, входу счетчика 37 и второму триггера 39. Первый вход триггера 39 связан со своим вторым выходом. Выходы счетчика 37 связаны соответственно с первым и вторым входом элемента И 40. Выход элемента И 40 подключен ко вторым входам элементов И 29 и 35, а также ко второму входу счетчика 37. Выход формирователя импульсов 38 соединен с третьим входом элемента И 35. Выход элемента И 29 связан со вторым входом счетчика 30, а выход элемента И 28 с первым входом счетчика 30. Выход инвертора 33 последовательно через формирователь импульсов 32 подключен к третьему входу элемента И 29. Выход элемента И 34 соединен с первым входом счетчика 36, а выход элемента И 35 со вторым входом счетчика 36. Соответствующие выходы 1-М счетчика 30 подключены к первым входам соответствующих элементов ИЛИ 3121-31М, а соответствующие выходы 1-М счетчика 36 ко вторым входам соответствующих элементов ИЛИ 311-31М. При этом выход соответствующего элемента ИЛИ 311-31М является соответствующим С1-СN выходом блока определения интенсивности входного потока 7. Логические элементы И 28, 29, 34, 35, 40, инвертор 33 и элементы ИЛИ 311-31М могут быть реализованы на ИМС серий 133, 564 и описаны - Основы цифровой техники. /Л.А.Мальцева, Э.М.Фромберг, В.С.Ямпольский. М. Радио и связь, 1986, с.20-24, рис.9,11. Формирователи импульсов 32 и 38 могут быть реализованы на ИМС серий 155, 176 и описаны Основы цифровой техники. /Л.А.Мальцева, Э.М.Фромберг, В.С.Ямпольский. М. Радио и связь, 1986, с.30-31, рис.22. Счетчики 30, 36, 37 могут быть реализованы на ИМС серий 133, 564 и описаны Микросхемы и их применение: Справ.пособие. /В.А.Батушев, В.Н.Вениаминов, В.Г.Ковалев и др. М. Радио и связь, 1984, с.139, рис.4.38. Триггер 39 может быть реализован на ИМС серий 133, 564 и описан - Микросхемы и их применение: Справ.пособие. /В.А.Батушев, В.Н.Вениаминов, В.Г.Ковалев и др. М. Радио и связь, 1984, с.122, рис.4.16. Одним из вариантов реализации блока опознавания адреса 11 может быть схема представлена на фиг. 3, которая состоит из: триггеров 56, 59 и 67, n элементов И 571-57n, n элементов И 651-65n, дешифраторов 58 и 66, элементов И 60 и 68, формирователей импульсов 61 и 64, элемента ИЛИ 62, инвертора 63. Причем группа входов комбинации адреса F1-FN связана с соответствующими первыми входами n элементов И 571-57n и соответствующими первыми входами n элементов И 651-65n. Вход E (от генератора интервалов анализа 6) соединен со вторым входом триггера 56. Первый вход триггера 56 подключен к своему второму выходу. Первый выход триггера 56 связан со вторыми входами элементов И 571-57n, вторыми входами элементов И 651-65n, а также входом формирователя импульсов 61 и входом инвертора 63. Выходы n элементов 571-57n соединены с соответствующими 1-n входами дешифратора 58. Выход дешифратора 58 подключен к первому входу триггера 59. Второй вход триггера 59 связан с выходом формирователя импульсов 61. Выходы n элементов И 651-65n соединены с соответствующими 1-n входами дешифратора 66. Выход дешифратора 66 подключен к первому входу триггера 67. Выход инвертора 63 связан со входом формирователя импульсов 64, а выход формирователя импульсов 64 со вторым входом триггера 67. Вход R сигнала разрешения соединен со вторыми входами элементов И 60 и 68. Первый вход элемента И 60 подключен к выходу триггера 59, а первый вход элемента И 68 к выходу триггера 67. Выходы элементов И 60 и 68 связаны соответственно с первым и вторым входами элемента ИЛИ 62. Выход элемента ИЛИ 62 является выходом D блока опознавания адреса 11. Логические элементы И 571-57n, 60 и 68, И 651-65n, инвертор 63, элемент ИЛИ 62 могут быть реализованы на ИМС серий 133, 564 и описаны Основы цифровой техники. /Л.А.Мальцева, Э.М.Фромберг, В.С.Ямпольский. -М. Радио и связь, 1986, с.20-24, рис.9,11. Формирователи импульсов 61 и 64 могут быть реализованы на ИМС серий 155 и описаны Основы цифровой техники. /Л.А.Мальцева, Э.М.Фромберг, В.С.Ямпольский. М. Радио и связь, 1986, с.30-31, рис.22. Триггеры 59 и 67 могут быть реализованы на ИМС серий 133, 564 и описаны Микросхемы и их применение Справ.пособие. /В.А.Батушев, В.В.Вениаминов, В. Г.Ковалев и др. М. Радио и связь, 1984, с.118, рис.4.12. Триггер 56 может быть реализован на ИМС серий 133, 564 и описан - Микросхемы и их применение Справ.пособие. /В.А.Батушев, В.В.Вениаминов, В.Г. Ковалев и др. М. Радио и связь, 1984, с.122, рис. 4.16. Дешифраторы 58 и 66 могут быть реализованы на ИМС серий 176, 155 и описаны Микросхемы и их применение: Справ.пособие. /В.А.Батушев, В.В.Вениаминов, В.Г.Ковалев и др. М. Радио и связь, 1984, с.130, рис.4.29, причем у дешифраторов используется только один выход, который настроен на необходимую кодовую комбинацию адреса. Одним из вариантов реализации блока выделения адреса 14 может быть схема, показанная на фиг. 4 которая состоит из: триггеров 73, 76, 78 и 90, элементов И 74, 77, 79, 87, 88 и 91, счетчиков 75 и 80, регистра сдвига 84, элемента ИЛИ 85, генератора тактовых импульсов 86 и формирователя импульсов 89. Причем первый вход 141 блока выделения адреса 14 подключен ко второму входу элемента И 77, а второй вход 142 блока выделения адреса 14 связан со входом формирователя импульсов 89. Выход формирователя импульсов 89 соединен с первыми входами триггеров 73 и 78. Выход генератора тактовых импульсов 86 подключен ко вторым входам элементов И 74, 79 и 91. Выход триггера 73 связан с первым входом элемента И 74, а выход элемента И 74 соединен с первым входом счетчика 75. Выходы счетчика 75 подключены к соответствующим входам элемента И 87. Выход элемента И 87 связан с первыми входами триггеров 76 и 90 и вторыми входами триггера 73 и счетчика 75. Выход триггера 76 подключен к первому входу элемента И 77. Выход элемента И 77 соединен с первым входом регистра сдвига 84. Выход триггера 78 связан с первым входом элемента И 79. Выход элемента И 79 подключен к первому входу счетчика 80. Выходы счетчика 80 связаны с соответствующими входами элемента И 88. Выход элемента И 88 соединен со вторыми входами триггеров 76, 78, 90 и счетчика 80. Выход триггера 90 подключен к первому входу элемента И 91, а выход элемента И 91 ко второму входу регистра сдвига 84. Выходы 1-N регистра сдвига 84 связаны с соответствующими входами элемента ИЛИ 85 и являются соответственно К1-КN выходами блока выделения адреса 14. Выход элемента ИЛИ 85 соединен с третьим входом регистра сдвига 84. Логические элементы И 74, 77, 79, 87, 88, 91 и ИЛИ 85 могут быть реализованы на ИМС серий 133, 564 и описаны Основы цифровой техники. /Л.А.Мальцева, Э.М.Фромберг, В.С.Ямпольский. М. Радио и связь, 1986, с.20-24, рис.9,11. Триггеры 73, 76, 78 и 90 могут быть реализованы на ИМС серий 133, 564 и описаны Микросхемы и их применение: Справ.пособие. /В.А.Батушев, В.В.Вениаминов, В.Г.Ковалев и др. М. Радио и связь, 1984, с.118, рис.4.12. Счетчики 75 и 80 могут быть реализованы на ИМС серий 133, 564 и описаны Микросхемы и их применение: Справ.пособие. /В.А.Батушев, В.В.Вениаминов, В. Г.Ковалев и др. М. Радио и связь, 1984, с.139, рис.4.37. Регистр сдвига 84 и может быть реализован на ИМС серий 134 и 531 и описан Микросхемы и их применение Справ.пособие. /В.А.Батушев, В.В.Вениаминов, В.Г.Ковалев и др. М. Радио и связь, 1984, с.135, рис.4.35. Генератор тактовых импульсов 86 может быть реализован на ИМС серий 176 и 511 и описан Микросхемы и их применение: Справ.пособие. /В.А.Батушев, В.В. Вениаминов, В.Г.Ковалев и др. М. Радио и связь, 1984, с.213, рис.7.6. Формирователь импульсов 89 может быть реализован на ИМС серий 155, 176 и описан Основы цифровой техники. /Л.А.Мальцева, Э.М.Фромберг, В.С.Ямпольский. М. Радио и связь, 1986, с.30-31, рис.22. Одним из вариантов реализации блока коммутации 13 может быть схема, показанная на фиг. 5 и состоящая из элементов И 42, 43, 44, 45, 46 и 47, а также элемента ИЛИ 48. Причем первый вход 131 блока коммутации 13 подключен к первому входу элемента И 42. Второй вход 132 блока коммутации 13 связан с первым входом элемента И 47. Третий вход 133 блока коммутации 13 соединен со вторыми входами элементов И 43, 44, 45 и 46. Четвертый вход 134 блока коммутации 13 подключен ко вторым входам элементов И 42 и 47. Выход элемента И 42 соединен с первыми входами элементов И 43 и 44. Выход элемента И 47 связан с первыми входами элементов И 45 и 46. Выходы элементов И 44, 45 и 46 подключены соответственно к первому, второму и третьему входам элемента ИЛИ 48, а выход элемента ИЛИ 48 является первым выходом 135 блока коммутации 13. Выход элемента И 43 является вторым выходом 136 блока коммутации 13. Логические элементы И 42, 43, 44, 45, 46 и 47, а также элемент ИЛИ 48 могут быть реализованы на ИМС серий 133, 564 и описаны Основы цифровой техники. /Л.А.Мальцева, Э.М.Фромберг, В.С.Ямпольский. М. Радио и связь, 1986, с. 20-24, рис.9, 11. Заявляемое устройство работает следующим образом. Очевидно, что при организации каналов множественного доступа может иметь место ситуация, когда удаление отдельных абонентов или рельеф местности будут приводить к нарушению полносвязной конфигурации канала множественного доступа. Наиболее динамичной будет структура, в которой абоненты являются мобильными. Восстановление связности в таких условиях будет осуществляться с применением ретранслятора на летно-подъемных средствах. Абоненты, имеющие непосредственную связь в течение определенного интервала времени, осуществляют обмен данными в основной полосе частот канала (на частоте fн). Если абонент имеет сообщение, которое должен довести до другого абонента, не имеющего прямой связи с ним, то он осуществляет передачу данного сообщения на частоте доступа к ретранслятору (fд), который в широковещательном режиме передает данное сообщение с признаком передачи с борта ретранслятора ко всем включенным в канал абонентам на частоте fн (поскольку высота подъема ретранслятора обеспечивает его доступность всем абонентам канала множественного доступа). Решение о доступности (или недоступности) адресата каждый абонент принимает на основе информации, получаемой им в течение предыдущего и текущего интервалов анализа (путем прослушивания канала множественного доступа на частоте fн), выделения из заголовков сообщений, проходящих по каналу (без учета сообщений, имеющих признак передачи с борта ретранслятора), адресов абонентов-отправителей и запоминания их на время, равное длительности интервала анализа, необходимое для повторного набора статистики). Кроме того, в каждом интервале анализа определяется также и максимальная достигнутая интенсивность входного потока сообщений



















Формула изобретения
Устройство управления передачей данных по радиоканалу, содержащее синхронизатор, выход которого соединен с прямым входом первого элемента И, инверсный вход которого соединен с прямым выходом триггера цикла передачи, первый вход второго элемента И и инверсный вход триггера разрешения передачи соединены между собой и являются входом сигнала "Запрос передачи" устройства, входом сигнала несущей которого является первый вход триггера цикла передачи, прямой выход триггера разрешения передачи соединен с первым входом первого элемента ИЛИ и является входом "Разрешение передачи", второй вход первого элемента ИЛИ через элемент задержки соединен с первым входом третьего элемента И и с первым входом четвертого элемента И, выход которого соединен с инверсным входом третьего элемента И, выход которого соединен с прямым входом триггера разрешения передачи, выход первого элемента ИЛИ и выход четвертого элемента И являются соответственно выходами "Включение передатчика" и "Столкновения" устройства, а также блок сравнения и формирователь импульсов, отличающееся тем, что дополнительно введены блок определения интенсивности входного потока сообщений, блок выделения адреса, блок коммутации, N блоков опознавания адреса, второй и третий элементы ИЛИ, генератор интервала анализа и дешифратор, при этом первый и второй входы триггера цикла передачи соединены между собой, а выход триггера цикла передачи соединен с первым входом блока выделения адреса и с входом формирователя импульсов, выход которого соединен с первым входом блока определения интенсивности входного потока сообщений, второй вход которого соединен с выходом генератора интервала анализа и с первыми входами N блоков опознавания адреса, выходы блока определения интенсивности входного потока сообщений соединены с соответствующими входами блока сравнения, первый и второй выходы которого через второй элемент ИЛИ соединены с первым управляющим входом блока коммутации, к второму управляющему входу которого подключен третий выход блока сравнения, выходы N блоков опознавания адреса через третий элемент ИЛИ соединены с адресным входом блока коммутации, вход исходного состояния которого соединен с инверсным входом триггера разрешения передачи, первый выход блока коммутации является выходом "Разрешения передачи на частоте доступа к ретранслятору" устройства, а второй выход блока коммутации соединен с вторым входом второго элемента И, третий вход которого соединен с выходом первого элемента И, выход второго элемента И соединен с вторым входом первого элемента ИЛИ, второй вход четвертого элемента И и второй вход блока выделения адреса соединены между собой и являются входом канала множественного доступа, выходы блока выделения адреса соединены с соответствующими входами N блоков опознавания адреса, к управляющим входам которых подключены соответствующие выходы дешифратора, входы которого являются входами "Код адреса" устройства.РИСУНКИ
Рисунок 1, Рисунок 2, Рисунок 3, Рисунок 4, Рисунок 5