Селектор импульсных последовательностей
Изобретение относится к радиотехнике и может быть использовано для селекции импульсных последовательностей с периодом следования импульсов, кратных заданной величине. Предлагаемое устройство позволяет определять количество импульсных последовательностей с заданными временными параметрами. Взаимная дискриминация названных последовательностей осуществляется по фазе следования информационных импульсов. Дополнительное введение в устройство измерителя фазы следования импульсов 7, блока управления 8, блока памяти 9 и блока сравнения 10 позволяет определять количество импульсных последовательностей с заданными временными параметрами в определенный интервал времени, а следовательно решить поставленную задачу. 2 ил.
Изобретение относится к радиотехнике и может быть использовано для селекции импульсных последовательностей с периодом следования импульсов, кратных заданной величине.
Известно устройство обнаружения импульсного сигнала с заданными временными характеристиками /1/. Оно содержит селектор импульсов по длительности, селектор паузы по длительности, счетчик, элементы ИЛИ и И, элемент задержки, два формирователя импульсов и одновибратор. Недостатком данного устройства является низкая помехоустойчивость, обусловленная повышенными требованиями к стабильности временных параметров входящих в него элементов и нестабильностью передачи входных импульсов на выход без искажения их длительности. Известен селектор импульсных последовательностей /2/, содержащий генератор импульсов, первый счетчик, первый блок памяти, Т-триггер, второй блок памяти, второй и третий счетчики, элемент ИЛИ, RS-триггер, первый и второй одновибраторы и элемент И. Недостатком данного устройства является отсутствие у него возможности выделения полезных импульсных сигналов, следующих с интервалами, кратными заданной величине. Наиболее близким к заявляемому устройству по техническому решению является селектор импульсных последовательностей /3/. Он содержит первый счетчик импульсов, счетный вход которого соединен с выходом элемента И, первый вход которого соединен с выходом первого элемента НЕ, второй и третий счетчики импульсов, причем счетный вход третьего счетчика импульсов соединен с тактовой шиной, первый и второй регистры, информационную, тактовую и выходную шины, шину установки кода, второй элемент НЕ, блок вычитания, коммутатор, блок памяти, первый и второй дешифраторы, причем вход второго дешифратора соединен с выходной шиной, а информационные входы поразрядно с выходом второго счетчика импульсов, счетный вход которого соединен с выходом блока памяти, информационный вход которого соединен с информационной шиной и входами сброса первого и второго счетчиков импульсов, причем выходы первого счетчика импульсов поразрядно соединены с информационными входами первого дешифратора, выход которого соединен с выходом первого элемента НЕ, входом управления коммутатора и входом управления блока памяти, адресные входы которого поразрядно соединены с выходами коммутатора и также поразрядно с информационными входами первого регистра, вход записи которого соединен с выходом второго элемента НЕ, а выходы поразрядно с информационными входами второго регистра, вход записи которого соединен с вторым входом элемента И, входом второго элемента НЕ и тактовой шиной, а выходы поразрядно с входами группы входов уменьшаемого блока вычитания, входы группы входов вычитаемого которого образуют шину установки кода, а выходы поразрядно с входами первой группы входов коммутатора, входы второй группы входов которого поразрядно соединены с выходами третьего счетчика импульсов. Недостатком данного устройства состоит в том, что в нем не предусмотрена возможность определения общего числа импульсных последовательностей с периодами следования импульсов, кратных заданной величине. Данный параметр является весьма полезным при анализе загрузки диапазона частот излучениями различных радиоэлектронных средств. Кроме того, он позволяет косвенно судить о сигнально-помеховой обстановке в анализируемой полосе частот. Целью настоящего изобретения является расширение функциональных возможностей селектора импульсных последовательностей путем обеспечения возможности определения общего числа импульсных последовательностей с периодом следования импульсов, кратных заданной величине. Поставленная цель достигается тем, что в известный селектор импульсных последовательностей, содержащий первый счетчик импульсов, счетный вход которого соединен с выходом первого элемента И, первый вход которого соединен в выходом первого элемента НЕ, второй и третий счетчик импульсов, причем счетный вход третьего счетчик импульсов соединен с тактовой шиной, первый и второй регистры, информационную, тактовую, первую выходную шины, шину установки кода, первый блок памяти, первый и второй дешифраторы, причем выход второго дешифратора соединен с первой выходной шиной, а информационные входы поразрядно с выходами второго счетчика импульсов, счетный вход которого соединен с выходом первого блока памяти, информационный вход которого соединен с информационной шиной и входами сброса первого и второго счетчиков импульсов, причем выходы первого счетчика импульсов поразрядно соединены с информационными входами первого дешифратора, выход которого соединен с входом первого элемента НЕ, входом управления первого блока памяти, коммутатор, вход управления которого соединен с входом первого элемента НЕ, а выходы поразрядно соединены с адресными входами первого блока памяти и также поразрядно с информационными входами первого регистра, вход записи которого соединен с выходом второго элемента НЕ, а выходы поразрядно с информационными входами второго регистра, вход записи которого соединен с вторым входом первого элемента И, входом второго элемента НЕ и тактовой шиной, блок вычитания, группа входов уменьшаемого которого поразрядно соединена с выходами второго регистра, а входы группы входов вычитаемого образуют шину установки кода, а выходы поразрядно с входом первой группы входов коммутатора, входы второй группы входов которого поразрядно соединены с выходами третьего счетчика импульсов, дополнительно введены четвертый, пятый и шестой счетчики импульсов, делитель импульсов, первый, второй и третий триггеры, второй блок памяти, второй элемент И, третий регистр, блок сравнения, шина обнуления и группа выходов второй выходной шины, причем вход делителя импульсов соединен с тактовой шиной, а выход с R-входом первого триггера, S-вход которого соединен с информационной шиной, а выход с управляющим входом четвертого счетчика импульсов, счетный вход которого соединен с тактовой шиной, первым входом второго элемента И и вычитающим входом пятого счетчика импульсов, управляющий вход которого соединен с информационной шиной, счетный вход шестого счетчика импульсов соединен с входом управления второго блока памяти и выходом второго элемента И, второй вход которого соединен с выходом второго триггера, D-вход которого соединен с плюсом источника питания, R-вход с выходом третьего триггера, а С-вход с выходом обнуления пятого счетчика импульсов, информационная группа входов которого поразрядно соединена с группой выходов второй выходной шины и также поразрядно с выходами шестого счетчика импульсов, вход сброса которого соединен с шиной обнуления, информационные входы третьего регистра поразрядно соединены с выходами четвертого счетчика импульсов, управляющий вход объединен с первой выходной шиной, а выходы поразрядно с первой группой входов блока сравнения и поразрядно с информационными входами второго блока памяти, адресная группа входов которого поразрядно соединена с выходами первого счетчика импульсов, а группа выходов поразрядно с второй группой входов блока сравнения, выход которого соединен с информационной шиной. Сущность изобретения заключается в расширении функциональных возможностей устройства-прототипа, а именно в реализации возможности определения общего количества импульсных последовательностей с периодом следования импульсов, кратных заданной величине. В результате удара расширить область применения селектора импульсных последовательностей, а следовательно увеличить и число их потребителей. При этом следует отметить, что рассматриваемая проблема технического решения до настоящего времени не имела. Предлагаемое устройство поясняется чертежами, на которых: на фиг. 1 представлена структурная схема селектора импульсных последовательностей в соответствии с изобретением; на фиг.2 иллюстрируются эпюры напряжений, поясняющие работу устройства. Заявляемое устройство, показанное на фиг.1, содержит информационную шину 2, первую выходную шину 3, вторую выходную шину 30, шину установки кода 17, шину обнуления 29, первый счетчик импульсов 4, первый дешифратор 5, первый элемент И 6, первый элемент НЕ 7, второй счетчик импульсов 8, коммутатор 9, первый блок памяти 10, третий счетчик импульсов 11, блок вычитания 12, второй дешифратор 13, первый регистр 14, второй элемент НЕ 15, второй регистр 16, делитель импульсов 18, первый триггер 19, четвертый счетчик импульсов 20, третий регистр 21, пятый счетчик импульсов 22, второй элемент И 23, второй блок памяти 24, блок сравнения 25, шестой счетчик импульсов 26, второй триггер 27 и третий триггер 28. При этом счетный вход первого счетчика импульсов 4 соединен с выходом первого элемента И 6, первый вход которого соединен с выходом первого элемента НЕ 7, счетный вход третьего счетчика импульсов 11 соединен с тактовой шиной 2, выход второго дешифратора 13 соединен с первой выходной шиной 3, а информационные входы поразрядно с выходом второго счетчика импульсов 8, счетный вход которого соединен с выходом первого блока памяти 10, информационный вход которого соединен с информационной шиной 1 и входами сброса первого 4 и второго 8 счетчиков импульсов, причем выходы первого счетчика импульсов 4 поразрядно соединены с информационными входами первого дешифратора 5, выход которого соединен с входом первого элемента НЕ 7, входом управления первого блока памяти 10, вход управления коммутатора 9 соединен с входом первого элемента НЕ 7, а выходы поразрядно соединены с адресными входами первого блока памяти 10 и также поразрядно с информационными входами первого регистра 14, вход записи которого соединен с выходом второго элемента НЕ 15, а выходы поразрядно с информационными входами второго регистра 16, вход которого соединен с вторым входом первого элемента И 6, входом второго элемента НЕ 15 и тактовой шиной 2, группа входов уменьшаемого блока вычитания 12 поразрядно соединена с выходом второго регистра 16, а входы группы входов вычитаемого образуют шину установки кода, выхода-поразрядно с входами первой группы входов коммутатора 9, входы второй группы входов которого поразрядно соединены с выходами третьего счетчика импульсов 11, вход делителя 18 соединен с тактовой шиной 2, а выход с R-входом первого триггера 19, S-вход которого соединен с информационной шиной 1, а выход с управляющим входом четвертого счетчика импульсов 20, счетный вход которого соединен с тактовой шиной 2, первым входом второго элемента И 23 и вычитающим входом пятого счетчика импульсов 22, управляющий вход которого соединен с информационной шиной 1, счетный вход шестого счетчика импульсов соединен с входом управления второго блока памяти 24 и выходом второго элемента И 23, второй вход которого соединен с выходом второго триггера 27, D-вход которого соединен с полюсом источника питания, R-вход с выходом третьего триггера 28, а C-вход с выходом обнуления пятого счетчика импульсов 22, информационная группа входов которого поразрядно соединена с группой выходов второй выходной шины 30 и также поразрядно с выходами шестого счетчика импульсов 26, вход сброса которого соединен с шиной обнуления 29, информационные входы третьего регистра 21 поразрядно соединены с выходами четвертого счетчика импульсов 20, управляющий вход объединен с первой входной шиной 3, а выходы поразрядно с первой группой входов блока сравнения 25 и поразрядно с информационными входами второго блока памяти 24, адресная группа входов которого поразрядно соединена с выходами первого счетчика импульсов 11, а группа выходов - поразрядно с второй группой входов блока сравнения 25, выход которого соединен с R-входом третьего триггера 28, S-вход которого соединен с информационной шиной 1. Реализация первого 4, второго 8 и третьего 11 счетчиков, первого 5 и второго 13 дешифраторов, первого элемента И 6, первого 7 и второго 15 элементов НЕ, коммутатора 9, первого блока памяти 10, блока вычитания 12, первого 14 и второго 16 регистров аналогична соответствующим блокам прототипа. Реализация делителя импульсов 18 зависит от коэффициента деления n, требуемого быстродействия и в общем случае может быть осуществлена, например, в соответствии с /4, стр.640-644/. В простейшем случае блок 18 может представлять из себя счетчик импульсов на n, в качестве выходного сигнала которого используется импульс переполнения. Первый 19 и третий 28 триггеры представляют из себя RS-триггеры, реализуемые на элементах И-НЕ или ИЛИ-НЕ (микросхемы 155 серии ЛАЗ, ЛА8, ЛР1). Счетчики импульсов 20 и 26 реализуются аналогично блокам 4, 8 и 11 прототипа. Третий регистр 21 реализуется аналогично регистрам 14 и 16 прототипа. Реверсивный счетчик 22 может быть реализован на микросхемах 155 серии ИЕ7.Второй элемент И 23 реализуется аналогично блоку 6 прототипа. Второй блок памяти реализуется на микросхема132 РУ6. Блок сравнения 25 реализуется на микросхемах 155 серии СП1. Второй триггер 27 представляет из себя D-триггер и реализуется на микросхеме 155 ТМ2. Селектор импульсных последовательностей работает следующим образом. В исходном состоянии при включении питания на выходе блока 5 формируется уровень логического нуля, так как содержимое счетчика 4 не соответствует кодовой комбинации дешифратора 5. Элемент И 6 открыт по одному из входов сигналом уровня логической "1" с выхода элемента НЕ 7. Счетчик 26 обнуляется с помощью шины обнуления 29. Тактовые импульсы с шины 2 (см. фиг.2) поступают на счетный вход счетчика 11 и через элемент И 6 на счетчик 4. Заполнение счетчика 4 осуществляется до совпадения с кодом числа K, определенным дешифратором 5. В результате этого на выходе дешифратора 5 формируется сигнал логической единицы, которой через элемент НЕ 7 закрывает элемент И 6 для прохождения таковых импульсов, разрешает прохождение через коммутатор 9 кодовой комбинации с выхода счетчика 11 на адресный вход блока 10 памяти и одновременно переводит его по входу управления в режим записи. Кроме того, содержимое счетчика 11 поступает на информационные входы регистра 14. При отсутствии такового импульса на шине 2 устройства на выходе элемента НЕ 15 формируется сигнал с уровнем логической единицы, разрешающий запись в регистр 14 содержимого счетчика 11. При прохождении очередного тактового импульса содержимое регистра 14 переписывается в регистр 16. Изменение содержимого регистра 14 при этом происходит, так как на его управляющем входе отсутствует сигнал разрешения записи, чем исключается сбойная ситуация при выполнении операции перезаписи. Код числа выхода регистра 16 поступает на вход уменьшаемого блока 12, на вход вычитаемого которого поступает код числа n с шины 17. значение n определяется из априорно известной кратности периодов следования информационных импульсов. На выходе блока 12 формируется код разности




















Формула изобретения
Селектор импульсных последовательностей, содержащий первый счетчик импульсов, счетный вход которого соединен с выходом первого элемента И, первый вход которого соединен с выходом первого элемента НЕ, второй и третий счетчики импульсов, причем счетный вход третьего счетчика импульсов соединен с тактовой шиной, первый и второй регистры, информационную, первую выходную шины, шину установки кода, первый блок памяти, первый и второй дешифраторы, причем выход второго дешифратора соединен с первой выходной шиной, а информационные входы - поразрядно с выходами второго счетчика импульсов, счетный вход которого соединен с выходом первого блока памяти, информационный вход которого соединен с информационной шиной и входами сброса первого и второго счетчиков импульсов, причем выходы первого счетчика импульсов поразрядно соединены с информационными входами первого дешифратора, выход которого соединен с входом первого элемента НЕ, входом управления первого блока памяти, коммутатор, вход управления которого соединен с входом первого элемента НЕ, а выходы поразрядно соединены с адресными входами первого блока памяти и также поразрядно с информационными входами первого регистра, вход записи которого соединен с выходом второго элемента НЕ, а выходы поразрядно с информационными входами второго регистра, вход записи которого соединен с вторым входом первого элемента И, входом второго элемента НЕ и тактовой шиной, блок вычитания, группа входов уменьшаемого которого поразрядно соединена с выходами второго регистра, входы группы входов вычитаемого соединены с шиной установки кода, а выходы поразрядно с входами первой группы входов коммутатора, входы второй группы входов которого поразрядно соединены с входами третьего счетчика импульсов, отличающийся тем, что дополнительно введены четвертый, пятый и шестой счетчики импульсов, делитель частоты импульсов, первый, второй и третий триггера, второй блок памяти, второй элемент И, третий регистр, блок сравнения, шина обнуления и группа выходов второй выходной шины, причем вход делителя частоты импульсов соединен с тактовой шиной, а выход с R-входом первого триггера, S-вход которого соединен с информационной шиной, а выход с управляющим входом четвертого счетчика импульсов, счетный вход которого соединен с тактовой шиной, первым входом второго элемента И и вычитающим входом пятого счетчика импульсов, управляющий вход которого соединен с информационной шиной, счетный вход шестого счетчика импульсов соединен с входом управления второго блока памяти и выходом второго элемента И, второй вход которого соединен с выходом второго триггера, D-вход которого соединен с плюсом источника питания, R-вход с выходом третьего триггера, а C-вход с выходом обнуления пятого счетчика импульсов, информационная группа входов которого поразрядно соединена с группой выходов второй выходной шины и поразрядно с выходами шестого счетчика импульсов, вход сброса которого соединен с шиной обнуления, информационные входы третьего регистра поразрядно соединены с выходами четвертого счетчика импульсов, управляющий вход объединен с первой выходной шиной, а выходы поразрядно с первой группой входов блока сравнения и поразрядно с информационными входами второго блока памяти, адресная группа выходов которого поразрядно соединена с выходами первого счетчика импульсов, а группа выходов поразрядно с второй группой входов блока сравнения, выход которого соединен с R-входом третьего триггера, S-вход которого соединен с информационной шиной.РИСУНКИ
Рисунок 1, Рисунок 2