Устройство для регенерации информации динамической памяти
Изобретение относится к вычислительной технике и может быть использовано в запоминающих устройствах микропроцессорных систем. Устройство содержит счетчик 1, инвертор 2, элемент задержки 3, два триггера 4, 9, два мультиплексора 6, 8, два формирователя 5, 6, элемент ИЛИ 13. 2 ил.
Изобретение относится к вычислительной технике и может быть использовано в запоминающем устройстве микропроцессорных систем.
Известны динамические ОЗУ, содержащие банк памяти, формирователи сигналов управления модулем ОЗУ, мультиплексор адреса, узел формирования адресного кода регенерации и буферный регистр (см. например [1]). Недостатками известных устройств являются низкое быстродействие, большое количество сигналов управления, а также необходимость применения счетчиков адреса регенерации, что усложняет устройство. Наиболее близким техническим решением к изобретению является устройство для регенерации информации динамической памяти [2] Устройство содержит первый триггер, блок анализа приоритетов, вход обращения которого соединен с выходом первого триггера, первый формирователь синхроимпульса, вход обращения и вход регенерации которого соединены с первым и вторым выходами блока анализа приоритетов, первый, второй и третий выходы первого формирователя синхросигналов являются соответственно выходами выборки строки, разрешения записи и выборки столбца устройства, четвертый выход первого формирователя синхросигнала соединен с входом сброса первого триггера, счетчик адреса регенерации, мультиплексор, первый и второй адресные входы которого соединены соответственно с выходом счетчика адреса регенерации, первым выходом блока анализа приоритетов и с выходом счетчика адреса регенерации, адресный вход и выход мультиплексора являются адресным входом и адресным выходом устройства, счетчик регенерации, вход которого является тактовым входом устройства, элемент И, второй формирователь синхросигналов, вход обращения которого является входом обращения устройства, первый выход первого формирователя синхросигналов является тактовым выходом устройства, вход установки и вход сброса которого соединены соответственно с третьим выходом и входом обращения второго формирователя синхросигналов, выход второго триггера соединен с первым входом элемента И, третий триггер, входы установки и сброса которого соединены соответственно с выходом счетчика регенерации и пятым выходом второго формирователя синхросигналов, выход третьего триггера соединен с вторым входом элемента И, вход счетчика адреса регенерации соединен с пятым выходом второго формирователя синхросигналов, вход обращения блока анализа приоритета соединен с выходом элемента И. Известное устройство позволяет повысить быстродействие контроллера, но оно не учитывает специфики новых модификаций микросхем ОЗУ, таких как К565РУ7, в которых счетчик адреса регенерации входит в состав микросхемы и регенерация памяти может быть осуществлена в режиме





















Формула изобретения
УСТРОЙСТВО ДЛЯ РЕГЕНЕРАЦИИ ИНФОРМАЦИИ ДИНАМИЧЕСКОЙ ПАМЯТИ, содержащее первый формирователь импульсов, первый мультиплексор, входы которого являются адресными входами устройства для связи с ЭВМ, а выходы являются выходами устройства для связи с динамической памятью, элемент ИЛИ, первый вход которого является первым управляющим входом устройства для связи с ЭВМ и выходом устройства для связи с динамической памятью, второй вход вторым управляющим входом для связи с ЭВМ и выходом устройства для связки с динамической памятью, а выход подключен к первому управляющему входу первого мультиплексора и первому входу первого триггера, второй вход которого соединен с третьим выходом второго формирователя импульсов, четвертый вход которого подключен к первому входу второго триггера, а первый вход к входу счетчика и является тактовым входом устройства, отличающееся тем, что в него введены элемент задержки, второй мультиплексор и инвертор, вход которого соединен с выходом счетчика, третьим входом первого триггера и входом первого формирователя, выход которого соединен с первым входом второго мультиплексора, выход первого триггера подключен к второму входу второго формирователя, второму входу второго мультиплексора и является третьим управляющим выходом устройства для связи с динамической памятью, третий вход второго мультиплексора соединен с вторым выходом второго формирователя, а выход является выходом выборки столбца устройства, выход инвертора через элемент выдержки является выходом выборки строки устройства, второй вход второго триггера подключен к выходу элемента ИЛИ, третий вход является входом логической единицы устройства, первый выход является управляющим выходом устройства для связи с ЭВМ, а второй выход подключен к третьему входу второго формирователя, первый выход которого соединен с вторым управляющим входом первого мультиплексора.РИСУНКИ
Рисунок 1, Рисунок 2
Похожие патенты:
Элемент памяти // 2032945
Изобретение относится к вычислительной технике, а точнее к элементам памяти и наиболее эффективно может быть использовано при создании статических запоминающих устройств большой информационной емкости
Элемент памяти // 2032944
Изобретение относится к вычислительной технике, а именно к элементам памяти, и наиболее эффективно может быть использовано в запоминающих устройствах большой информационной емкости
Изобретение относится к вычислительной технике и может быть использовано для создания интегральных динамических оперативных запоминающих устройств (ДОЗУ) с произвольной выборкой
Изобретение относится к запоминающим устройствам, запись и считывание информации в которых осуществляется с помощью зонда сканирующего туннельного микроскопа
Динамическая ячейка памяти // 2029393
Изобретение относится к микроэлектронике и может быть использовано в полупроводниковых ИС в качестве ячейки памяти
Накопитель информации // 2020614
Изобретение относится к запоминающим устройствам на биполярных транзисторах
Запоминающее устройство // 2018979
Изобретение относится к запоминающим устройствам на биполярных транзисторах Цель-повышение быстродействия и помехоустойчивости запоминающего устройства - достигается с помощью изменений связей транзисторов, что позволяет повысить логические перепады в режиме считывания и исключить влияние переходных процессов на задержку выборки элементов памяти
Способ изготовления мдп-элемента памяти // 2006966
Изобретение относится к способам изготовления полупроводниковых приборов и может быть использовано для изготовления электрически непрограммируемых МДП-элементов памяти с большим числом циклов переключения
Изобретение относится к микроэлектронике и может быть использовано в полупроводниковых ИС в качестве элемента памяти
Запоминающее устройство // 1815674
Изобретение относится к полупроводниковой электронике и вычислительной технике и может быть использовано в разработках запоминающих устройств сверхбольшой емкости
Способ изготовления моноп-ячейки памяти, ячейка памяти и матричный накопитель на ее основе // 2105383
Изобретение относится к микроэлектронике и может быть использовано для создания ЭРПЗУ с повышенной информационной плотностью на основе МОНОП-транзисторов, в частности, перепрограммируемых инжекцией горячих носителей заряда
Накопитель запоминающего устройства // 2106022
Изобретение относится к вычислительной технике и может быть использовано для создания постоянных (ПЗУ) и репрограммируемых (РПЗУ) запоминающих устройств повышенной информационной емкости на основе МДП-структур
Изобретение относится к полупроводниковому запоминающему устройству и, в частности, к цепи усиления напряжения (употребляемый здесь термин "цепь усиления напряжения" имеет тот же смысл, что и "усилительная схема", "цепь выработки усиленного напряжения", "однокаскадная усилительная схема с компенсационной обратной связью" и т.д.) для усиления подаваемого от системы питающего напряжения до желательного уровня усиления напряжения
Динамическая ячейка памяти // 2147772
Изобретение относится к вычислительной цифровой технике, конкретно к конструкции ячейки памяти с вертикально расположенными друг над другом пересечениями
Изобретение относится к способу регенерации ячеек памяти в динамическом запоминающем устройстве с произвольным доступом и, в частности, к способу, который уменьшает помехи регенерации на напряжении стока динамического запоминающего устройства с произвольным доступом, имеющего КМОП-структуру
Изобретение относится к устройству полупроводниковой памяти
Изобретение относится к электронной технике
Запоминающая ячейка статического зупв // 2188465
Изобретение относится к запоминающей ячейке статического ЗУПВ
Изобретение относится к схемному устройству с некоторым числом электронных схемных компонентов, состояние которых может переводится в исходное состояние