Устройство для мажоритарного выбора сигналов
Изобретение относится к автоматике и вычислительной технике и может быть использовано для работы в резервированных устройствах. Целью изобретения является повышение достоверности формирования выходных сигналов. Устройство для мажоритарного выбора сигналов содержит три n-разрядных входных регистра, соединенных с входами группы из n мажоритарных элементов и соответствующими входами трех групп из n элементов РАВНОЗНАЧНОСТЬ, выходы каждой из которых соединены с соответствующими входами элементов И. Выходы элементов И соединены с входами элемента ИЛИ, выход которого подключен к управляющему входу n-канального коммутатора, входы которого подключены к соответствующим выходам группы мажоритарных элементов. 1 ил., 2 табл.
Изобретение относится к автоматике и вычислительной технике и может быть использовано для работы в резервированных устройствах.
Известно устройство для мажоритарного выбора сигналов, содержащее в каждом канале первый мажоритарный элемент, информационные входы которого подключены к выходам регистров, а выход к исполнительным механизмам, причем информационные входы устройства соединены с информационными D-входами регистров, контрольные R-входы которых подключены к входам контроля устройства, элементы ИЛИ, второй мажоритарный элемент, информационные входы которого подключены к соответствующим контрольным R-входам регистров, а выход соединен с первыми входами двух элементов ИЛИ, другие входы которых подключены соответственно к первому и третьему входам второго мажоритарного элемента, а выходы к дополнительным управляющим входам первого мажоритарного элемента. Недостатком известного устройства является невысокая достоверность формирования выходных сигналов. Целью изобретения является повышение достоверности формирования выходных сигналов. Цель достигается тем, что в устpойство для мажоритарного выбора сигналов, содержащее элемент ИЛИ, первый, второй и третий n-разрядные входные регистры выходы которых подключены к соответствующим входам группы из n мажоритарных элементов, введены первая, вторая и третья группы из n элементов РАВНОЗНАЧНОСТЬ каждая, первый, второй и третий элементы И на n входов каждой и n-канальный коммутатор, при этом соответствующие выходы первого, второго и третьего входных регистров соединены с соответствующими парами входов элементов РАВНОЗНАЧНОСТЬ первой, второй и третей групп, выходы каждой из которых соединены с соответствующими входами первого, второго и третьего элементов И соответственно, выходы которых подключены к входам элемента ИЛИ, выход которого соединен с управляющим входом n-канального коммутатора, входы которого подключены к соответствующим выходам группы из n мажоритарных элементов. На чеpтеже представлена схема устройства для мажоритарного выбора сигналов. Устройство состоит из первого 1, второго 2 и третьего 3 регистров, соединенных с соответствующими входами группы 4 из n мажоритаpных элементов и соответствующими входами первой 5, второй 6 и третьей 7 групп из n элементов РАВНОЗНАЧНОСТЬ, выходы каждой из которых соединены с соответствующими входами первого 8, второго 9 и третьего 10 элементов И на n входов соответственно, выходы которых подключены к входам элемента ИЛИ 11 соединенного выходом с управляющим входом n-канального коммутатора 12, входы которого соединены с соответствующими выходами группы 4 мажоритарных элементов. Устройство для мажоритарного выбора сигналов работает следующим образом. Пусть на вход первого регистра 1 поступает управляющее слово Sк1 с элементами кода S1j (j=1,2.n), на вход второго регистра 2 управляющее слово Sк2 с элементами кода S2j и на вход третьего регистра 3 управляющее слово Sк3 с элементами кода S3j. Выходной сигнал Рj на выходе любого мажоритарного элемента из группы 4 формируется согласно табл.1. Т а б л и ц а 1 S1j 0 1 0 0 1 1 0 1 S2j 0 0 1 0 1 0 1 1 S3j 0 0 0 1 0 1 1 1 Pj 0 0 0 0 1 1 1 1 Выходной сигнал r1j (r2j и r3j) любого элемента РАВНОЗНАЧНОСТЬ первой 5 (второй 6 или третьей 7) группы формируется согласно табл.2. Т а б л и ц а 2. S1j 0 0 1 1 S2j 0 1 0 1 r1j 1 0 0 1 Выходной сигнал r1 первого элемента И 8 на n входов равен "1", если S1j= S2j. Выходной сигнал r2 второго элемента И 9 на n входов раве н "1", если S2j= S3j. Выходной сигнал r3 третьего элемента И 10 на n входов равен "1", если S3j= S1j. Сигналы r1, r2 и r3 равны нулю, если указанные равенства не выполняются хотя бы при одном значении j. r1=1, если S1j=S2j, j=1,2,n; (1) r1= 0, если S1j





Pп=


Вероятность ложного сигнала предлагаемого устройства
Pл= Pк-Pп=


Достоверность d формирования выходного сигнала Кi определим в виде
d 1 Pл= 1


Например, при n=3 d=0,69.
Формула изобретения
РИСУНКИ
Рисунок 1