Устройство для преобразования числа в квадратические остатки
Авторы патента:
Изобретение относится к вычислительной технике и может быть использовано для сопряжения вычислительных устройств, функционирующих в системе остаточных классов, а также в составе средств передачи, использующих модулярные коды. Устройство для преобразования числа в квадратические остатки содержит два преобразователя 1, 2 по модулю, сумматор 5 и вычитатель 6, соединенные между собой функционально. 2 ил.
Изобретение относится к вычислительной технике и может быть использовано для сопряжения вычислительных устройств, функционирующих в системе остаточных классов, а также в составе средств передачи, использующих модулярные коды.
Известно устройство для вычисления остатка по модулю, содержащее входной регистр, блок умножения на константу по модулю, регистры, сумматор по модулю, коммутаторы и блоки свертки по модулю. Недостатком известного устройства является невозможность работы с комплексными данными. В основу предлагаемого устройства положено следующее. Известно, что для предоставления чисел в виде квадратических остатков необходимо произвести следующие операции: Z = xi + jyi; (1) Z = (W, W*), (1.1) где W = (xi +

















Формула изобретения
УСТРОЙСТВО ДЛЯ ПРЕОБРАЗОВАНИЯ ЧИСЛА В КВАДРАТИЧЕСКИЕ ОСТАТКИ, содержащее первый блок преобразования числа по модулю, в состав которого входят входной и выходной регистры и накапливающий сумматор по модулю, выход которого соединен с информационным входом выходного регистра, а первый вход разрешения сдвига информации входного регистра и вход разрешения записи выходного регистра первого блока преобразования числа по модулю являются соответственно первым и вторым тактовыми входами устройства, отличающееся тем, что в него введены второй блок преобразования числа по модулю, сумматор по модулю и вычитатель по модулю, причем в каждый блок преобразования числа по модулю введен преобразователь прямого кода в дополнительный, с первого по n-й выходные разряды входного регистра блока преобразования числа по модулю соединены с первым входом накапливающего сумматора по модулю, второй вход которого соединен с выходом преобразователя прямого кода в дополнительный, вход которого соединен с (n+1)-го по 2 n-й выходными разрядами входного регистра, второй вход разрешения сдвига информации которого является третьим тактовым входом устройства, четвертый и пятый тактовые входы которого соединены соответственно с входом разрешения записи выходного регистра и первым входом разрешения сдвига информации входного регистра второго блока преобразования числа по модулю, выходы выходных регистров первого и второго блоков преобразования числа по модулю соединены с третьими входами соответствующих накапливающих сумматоров по модулю и являются выходами первого и второго блоков преобразования числа по модулю, выход первого преобразователя числа по модулю соединен с первыми входами сумматора по модулю и вычитателя по модулю, выход второго преобразователя числа по модулю соединен с вторыми входами сумматора по модулю и вычитателя по модулю , выходы которых являются выходами устройства.РИСУНКИ
Рисунок 1, Рисунок 2
Похожие патенты:
Изобретение относится к вычислительной технике и может быть использовано в устройствах для формирования элементов конечных полей, в устройствах, функционирующих в СОК, а также в устройствах для формирования кодовых последовательностей, построение которых основывается на теории конечных полей
Изобретение относится к вычислительной технике и предназначено для использования в цифровых вычислительных устройствах, а также в устройствах для формирования конечных полей
Вычислительное устройство // 2025897
Изобретение относится к вычислительной технике и может быть использовано в устройствах для формирования элементов конечных полей, в устройствах для формирования кодовых последовательностей, построение которых основывается на теории конечных полей, а также в арифметических устройствах, функционирующих в СОК и в арифметических сопроцессорах
Изобретение относится к вычислительной технике и может быть использовано в цифровых вычислительных устройствах, а также в устройствах для формирования элементов конечных полей
Изобретение относится к вычислительной технике и может быть использовано в устройствах для формирования элементов конечных полей, в устройствах для формирования кодовых последовательностей, построение которых основывается на теории конечных полей, а также в устройствах, функционирующих в СОК
Изобретение относится к вычислительной технике и может быть использовано в специализированных системах для обработки информации, представленной в непозиционных кодах
Изобретение относится к вычислительной технике и может быть использовано для сопряжения вычислительных устройств, функционирующих в системе остаточных классов, а также требующих работы с комплексными данными
Изобретение относится к вычислительной технике
Изобретение относится к прикладной вычислительной технике и может быть использовано в специализированных вычислительных устройствах и микропроцессорах для формирования и исследования свойств элементов конечных полей в системах связи с шумоподобными широкополосными сигналами в качестве устройств формирования дискретных сигналов
Изобретение относится к вычислительной технике и может быть использовано в устройствах для формирования элементов конечных полей, в устройствах для формирования кодовых последовательностей, построение которых основывается на теории конечных полей, а также в вычислительных устройствах, функционирующих в СОК
Изобретение относится к вычислительной технике и предназначено для использования в цифровых вычислительных устройствах, а также в устройствах для формирования конечных полей
Изобретение относится к вычислительной технике и предназначено для использования в цифровых вычислительных машинах
Устройство для преобразования чисел из кода системы остаточных классов в полиадический код // 2187886
Изобретение относится к вычислительной технике и может быть использовано в цифровых вычислительных устройствах для перевода чисел из кода системы остаточных классов (СОК) в код полиадической системы счисления (ПСС)
Изобретение относится к вычислительной технике и может быть использовано в цифровых вычислительных устройствах, а также в устройствах для формирования конечных полей
Изобретение относится к вычислительной технике и предназначено для использования в цифровых вычислительных устройствах, а также в устройствах для формирования конечных полей
Изобретение относится к автоматике и вычислительной технике и может быть использовано при проектировании устройств преобразования цифрового кода числа А в системе остаточных классов (СОК) в напряжение в блоках сопряжения разнотипных элементов вычислительных и информационно-измерительных систем
Изобретение относится к вычислительной технике и предназначено для использования в вычислительных устройствах, функционирующих в системе остаточных классов (СОК), а также технике связи для передачи информации кодами СОК
Изобретение относится к вычислительной технике, предназначено для деления числа в модулярной системе счисления (МСС) на одно из ее оснований и может быть использовано в цифровых вычислительных устройствах
Изобретение относится к вычислительной технике и может быть использовано в цифровых вычислительных устройствах, а также в устройствах для формирования конечных полей
Изобретение относится к области вычислительной техники и может быть использовано в модулярных нейрокомпьютерах