Устройство формирования видеосигнала
Использование: в телевизионной технике для формирования видеосигнала изображения "кадр в кадре". Сущность изобретения: устройство формирования видеосигнала содержит источник 1 основного видеосигнала, коммутатор 2 видеосигнала, селектор 3 синхроимпульсов основного видеосигнала, формирователь 4 адреса считывания, источник 5 дополнительного видеосигнала, АЦП 6, селектор 7 синхроимпульсов дополнительного видеосигнала, формирователь 8 адреса записи, контролер 9 записи-считывания, первый, второй коммутаторы 10,12 адреса записи-считывания запоминающие устройства 11,13, блок 14 управления, кнопку 15 включения устройства, ЦАП 16, телевизионный приемник 17. Устройство формирует составной видеосигнал изображения "кадр в кадре", 1 з.п. ф-лы, 6 ил.
Изобретение относится к телевизионной (ТВ) технике и может быть ипользовано для создания спецэффектов на экране ТВ-приемника, в частности для формования видеосигнала изображения "кадр в кадре".
Модернизация функций и технических характеристик средств ТВ-техники предусматривает такое преобразование видеосигнала, которое обеспечивает создание спецэффектов в ТВ-изображении типа вращательных и двухординатных перемещений по экрану, "кадр в кадре", "стоп-кадр", врезания в одно изображение островков другого, размеры и форма которых изменяются во времени, замещения и наложения отдельных зон нескольких изображений и т.п. При этом создание ряда спецэффектов возможно как на ТВ-центре с последующей передачей и воспроизведением их на экране ТВ-приемника, так и непосредственно в ТВ-приемнике благодаря включению в его схему соответствующих устройств. В последнем случае один из широко применяемых спецэффектов - изображение "кадр в кадре" - позволяет выводить на экране телевизора два ТВ-изображения, одно из которых принимается по основному ТВ-каналу и воспроизводится в нормальном масштабе на весь экран (основной видеосигнал), а другое принимается по дополнительному ТВ-каналу и воспроизводится в уменьшенном масштабе в одном из квадрантов экрана телевизора (дополнительный видеосигнал). Сжатие дополнительного изображения может производиться в любое желаемое число раз (n) путем записи в память из каждого кадра дополнительного изображения каждого n-го элемента разложения по видеостроке и каждой n-й строке в поле. Наиболее часто используют значения n =3,4, при которых сжатое дополнительное изображение является достаточно четким и информативным. В патенте США N 4811103, кл. H 04 N 5/262, описано устройство получения изображения "кадр в кадре" с корректором переключения чересстрочности, которое содержит источник основного и дополнительного видеосигналов, формирователи выборок основного и дополнительного видеосигналов, запоминающее устройство (ЗУ), куда записывается видеосигнал дополнительного изображения, цепь управления записью, включающую селектор синхроимпульсов дополнительного видеосигнала и формирователь адреса записи, цепь управления считыванием, включающую селектор синхроимпульсов основного видеосигнала и формирователь адреса считывания, детектор инверсии чересстрочности, цепь получения составного видеосигнала, который выводится на экран ТВ-приемника. Процесс получения изображения "кадр в кадре" производится над основным и дополнительным видеосигнлами в аналоговой форме и протекает так, что изображение от источника дополнительного видеосигнала сжимается (n=3) и построчно записывается в ЗУ синхронно с частотой дополнительного видеосигнала, а считывается из ЗУ синхронно с частотой основного видеосигнала, заменяя участок основного изображения в заранее определенном фиксированном месте. Поскольку фазовые соотношения синхроимпульсов основного и дополнительного видеосигналов произвольные, во избежание искажений в составном видеосигнале корректор обеспечивает добавление видеосигналов нечетных полей дополнительного изображения только в нечетные поля основного путем изменения при необходимости адреса считывания из ЗУ по сигналу от детектора инверсии чересстрочности. Однако алгоритм работы данного устройства реализуется только благодаря использованию в его схеме специализированного ЗУ большой емкости с самоустановкой последовательности, микросхема которого (НМ 53031В) разработана японской фирмой Хитати. В указанной микросхеме задается лишь начальный адрес строки для записи последовательльности данных. Наиболее близкой по технической сущности к заявляемому техническому решению является встроенная цифровая система, описанная в патенте США N 4673983, кл. H 04 N 5/272. Она содержит источник основного видеосигнала, выход которого соединен с селектором синхроимпульсов основного видеосигнала и с первым сигнальным входом коммутатора составного видеосигнала, источник дополнительного видеосигнала, выход которого подключен к входу селектора синхроимпульсов дополнительного видеосигнала и к входу аналого-цифрового преобразователя (АЦП), формирователь адреса записи и формирователь адреса считывания, коммутатор адреса записи-считывания (контроллер), первый вход которого подсоединен к выходу формирователя адреса записи, второй вход - к первому выходу формирователя адреса считывания, а выход - к адресному входу блока памяти, цифроаналоговый преобразователь (ЦАП), выход которого соединен с вторым сигнальным входом коммутатора составного видеосигнала, блок записи видеоинформации, подключенный между выходом АЦП и входом данных блока памяти, генератор тактовых импульсов дополнительного видеосигнала, обеспечивающий синхронность работы АЦП, входных каскадов блока записи и формирователя адреса записи, блок считывания, подключенный между выходом данных блока памяти и входом ЦАП, генератор тактовых импульсов основного видеосигнала, обеспечивающий синхронность работы выходного каскада (второй защелки) блока записи, блока считывания, ЦАП и формирователя адреса считывания, схему управления формированием составного сигнала с кнопкой включения всей системы, подключенную между вторым выходом формирователя адреса считывания и управляющим входом коммутатора составного видеосигнала. В процессе формирования описанной системой изображений "кадр в кадре" дополнительный видеосигнал в цифровой форме записывается в блок памяти и считывается из него с частотой тактовых импульсов, синхронных с синхроимпульсами основного видеосигнала, при этом в блоке записи производится сжатие (n=3) строк дополнительного изображения только в вертикальном направлении, а процесс считывания блоком считывания осуществляется со скоростью, в три раза больше чем скорость записи, в результате чего обеспечивается получение сжатого дополнительного изображения. Алгоритм работы встроенной цифровой системы достаточно сложен и, кроме того, для его реализации необходимо преобразование последовательного кода цифрового сигнала дополнительного изображения в параллельный. Такое преобразование выполняет блок записи видеоинформации, однако устойчивость его работы невысока, что отражается на качестве формируемого изображения "кадр в кадре". Задача изобретения состоит в создании подключаемого к схеме ТВ-приемника устройства формирования видеосигнала с простым алгоритмом работы, позволяющего отображать на экране телевизора одновременно две ТВ-программы по типу "кадр в кадре" с высоким качеством получаемого изображения. При этом реализованное устройство должно быть на готовых компонентах, в том числе на стандартных блоках памяти, что обеспечит ему гибкость и низкую стоимость. Решение поставленной задачи обеспечивается тем, что в устройство формирования видеосигнала, содержащее источник основного видеосигнала, выход которого соединен с селектором синхроимпульсов основного видеосигнала и с первым сигнальным входом коммутатора видеосигнала, источник дополнительного видеосигнала, выход которого подключен к входу селектора синхроимпульсов дополнительного видеосигнала и к входу АЦП, коммутатор адреса записи-считывания, первый вход которого подсоединен к выходу формирователя адреса записи, второй - к первому выходу формирователя адреса считывания, а выход - к адресному входу блока памяти, ЦАП, выход которого соединен с вторым сигнальным входом коммутатора видеосигнала, схему управления с кнопкой включения устройства, подключенную между вторым выходом формирователя адреса считывания и управляющим входом коммутатора видеосигнала, введены второй коммутатор адреса записи-считывания и контроллер записи-считывания, первый вход которого соединен с выходом кадровых синхроимпульсов селектора синхроимпульсов основного видеосигнала, второй вход - с выходом строчных синхроимпульсов селектора синхроимпульсов дополнительного видеосигнала, первый выход - с управляющим входом первого коммутатора адреса записи-считывания, второй выход - с управляющим входом второго коммутатора адреса записи-считывания, первый вход которого подключен к выходу формирователя адреса записи, второй вход - к первому выходу формирователя адреса считывания, а блок памяти выполнен в виде двух полукадровых запоминающих устройств, входы данных каждого из которых соединены с выходом АЦП, а выходы данных - с входом ЦАП, при этом вход записи-считывания первого запоминающего устройства подсоединен к первому выходу контроллера записи-считывания, а его адресный вход - к выходу первого коммутатора записи-считывания, вход записи-считывания второго запоминающего устройства подсоединен к второму выходу контроллера записи-считывания, а его адресный вход - к выходу второго коммутатора записи-считывания, причем выходы строчных и кадровых синхроимпульсов селектора синхроимпульсов основного видеосигнала подсоединены к входам формирователя адреса считывания, а выходы строчных и кадровых синхроимпульсов селектора синхроимпульсов дополнительного видеосигнала подсоединены к входам формирователя адреса записи. Контроллер записи-считывания содержит три D-триггера, причем R-вход первого D-триггера является первым входом контроллера записи-считывания, С-вход - вторым входом контроллера записи-считывания, S-вход соединен с его инверсным выходом, а прямой выход - с С-входом второго D-триггера, инверсный выход которого подсоединен к С-входу третьего D-триггера, S- и R-входы второго и третьего D-триггеров объединены и на них подан уровень "1", D-вход каждого D-триггера соединен с его инверсным выходом, а прямой и инверсный выходы третьего D-триггера являются выходами контроллера записи-считывания. Использование контроллера записи-считывания, управляющего работой ЗУ блока памяти и двумя коммутаторами адреса и вырабатывающего команды управления при одновременном поступлении на его входы кадровых синхроимпульсов основного видеосигнала и строчных синхроимпульсов дополнительного видеосигнала, исключает прерывание процессов записи и считывания видеоинформации, следовательно, уменьшает искажения, вносимые в видеосигнал изображения "кадр в кадре" при его формировании. Кроме того, работа ЗУ на считывание и запись в течение кадра видеоизображения благодаря реализации контроллера записи-считывания на трех D-триггерах позволяет избежать дрожания в сжатом дополнительном изображении, исключая изменения от кадра к кадру четности и нечетности его частей. Применение унифицированных стандартных микросхем для выполнения ЗУ блока памяти и других блоков устройства формирования видеосигнала удешевляет и упрощает сборку предложенного устройства и делает возможным проводить ее на оборудованных соответствующим образом участках любой площади. На фиг. 1 представлена структурная электрическая схема устройства формирования видеосигнала; на фиг.2 - структурная электрическая схема контроллера записи-считывания; на фиг.3 - временные диаграммы, поясняющие работу контроллера записи-считывания; на фиг.4 - структурная электрическая схема формирователя адреса записи; на фиг.5 - структурная электрическая схема формирователя адреса считывания; на фиг.6 - временные диаграммы, поясняющие работу блока памяти. Устройство формирования видеосигнала для создания эффекта "кадр в кадре" (фиг.1) содержит источник 1 основного видеосигнала, выход которого соединен с первым сигнальным входом коммутатора 2 видеосигнала и входом селектора 3 синхроимпульсов основного видеосигнала, выходы кадровых и строчных синхроимпульсов которого соединены с формирователем 4 адреса считывания, источник 5 дополнительного видеосигнала, выход которого подсоединен к АЦП 6 и селектору 7 синхроимпульсов дополнительного видеосигнала, выходы кадровых и строчных синхроимпульсов которого соединены с формирователем 8 адреса записи, контроллер 9 записи-считывания, первый вход которого подключен к выходу кадровых синхроимпульсов селектора 3, второй вход - к выходу строчных синхроимпульсов селектора 7, первый выход - к управляющему входу первого коммутатора 10 адреса записи-считывания и к входу записи-считывания ЗУ 11 блока памяти, второй выход - к управляющему входу второго коммутатора 12 адреса записи-считывания и к входу записи-считывания ЗУ 13 блока памяти. Первые входы коммутаторов 10, 12 адреса записи-считывания подсоединены к выходу формирователя 8 адреса записи, их вторые входы подсоединены к первому выходу формирователя 4 адреса считывания, второй выход которого через блок 14 управления с кнопкой 15 включения устройства соединен с управляющим входом коммутатора 2 видеосигнала. Выход коммутатора 10 адреса записи-считывания соединен с адресным входом ЗУ 11, выход коммутатора 12 адреса записи-считывания соединен с адресным входом ЗУ 13, при этом входы данных ЗУ 11 и 13 подсоединены к выходу АЦП 6, а выходы данных - к входу ЦАП 16, выход которого соединен с вторым сигнальным входом коммутатора 2 видеосигнала, передающего видеосигналы изображения "кадр в кадре" в тракт обработки ТВ-приемника 17. Контроллер 9 записи-считывания (фиг.2) содержит три D-триггера 18-20. R-вход первого D-триггера 18 является первым входом контроллера 9, С-вход D-триггера 18 является вторым входом контроллера 9, прямой выход третьего D-триггера 20 является первым выходом контроллера 9, а его инверсный выход - вторым выходом контроллера 9. D- и S-входы первого D-триггера 18 соединены с его инверсным выходом, а его прямой выход подключен к С-входу второго D-триггера 19. В каждом из D-триггеров 19 и 20 его S- и R-входы соединены и на них подан уровень "1", D-вход присоединен к инверсному выходу, а инверсный выход второго D-триггера 19 подсоединен к С-входу третьего D-триггера 20. На фиг.3а - кадровые синхроимпульсы основного видеосигнала, поступающие с выхода селектора 3 на первый вход контроллера 9 (R-вход D-триггера 18); б, в, г, д - некоторые возможные варианты расположения на временной оси t строчных синхроимпульсов дополнительного видеосигнала, поступающих с выхода селектора 7 на второй вход контроллера 9 (С-вход D-триггера 18); е - импульсы на прямом выходе D-триггера 18 для варианта б расположения строчных синхроимпульсов дополнительного видеосигнала; ж - импульсы на инверсном выходе D-триггера 19; з - импульсы на первом выходе контроллера 9 (прямой выход D-триггера 20); и - импульсы на втором выходе контроллера 9 (инверсный выход D-триггера 20), причем уровень "1" на фиг.3з и 3и соответствует управляющей команде "считывание", а уровень "0" - команде "запись". Формирователь 8 адреса записи (фиг.4) содержит генератор 21 тактовых импульсов частотой 8 МГц, выход которого через делитель 22 на четыре соединен с тактовым входом счетчика 23 элементов разложения по строке, на R-вход которого поступают строчные синхроимпульсы дополнительного видеосигнала с выхода синхроимпульсов селектора 7. Эти же строчные синхроимпульсы через делитель 24 на четыре поступают на тактовый вход счетчика 25 видеострок, на R-вход которого подаются кадровые синхроимпульсы дополнительного видеосигнала с выхода кадровых синхроимпульсов селектора 7. Выходы счетчиков 23 и 25 подключены к первым входам коммутаторов 10, 12 адреса записи-считывания. Формирователь 4 адреса считывания (фиг.5) содержит генератор 26 тактовых импульсов частотой 8 МГц, выход которого соединен с тактовым входом счетчика 27 элементов разложения по видеостроке, на R-вход которого поступають строчные синхроимпульсы основного видеосигнала с выхода строчных синхроимпульсов селектора 3. Эти же строчные синхроимпульсы подаются на тактовый вход счетчика 28 видеострок, на R-вход которого подаются кадровые синхроимпульсы основного видеосигнала с выхода кадровых синхроимпульсов селектора 3. Первые выходы счетчиков 27 и 28 подключены к вторым входам коммутаторов 10, 12, выход формирователя 4 адреса считывания подключен к первому входу блока 14 управления. На фиг.6а - кадровые синхроимпульсы основного видеосигнала; б - возможный вариант расположения на временной оси кадровых синхроимпульсов дополнительного видеосигнала относительно кадровых синхроимпульсов основного видеосигнала, при этом Хm и Ym - части видеосигналов, составляющие полукадры дополнительного изображения, где m = 1,2,3...
Формула изобретения
1. УСТРОЙСТВО ФОРМИРОВАНИЯ ВИДЕОСИГНАЛА, содержащее источник основного видеосигнала, выход которого соединен с селектором синхроимпульсов основного видеосигнала и с первым сигнальным входом коммутатора видеосигнала, источник дополнительного видеосигнала, выход которого подключен к входу селектора синхроимпульсов дополнительного видеосигнала и к входу аналого-цифрового преобразователя, первый коммутатор адреса записи - считывания, первый вход которого подсоединен к выходу формирователя адреса записи, второй вход - к первому выходу формирователя адреса считывания, а выход - к адресному входу блока памяти, цифроаналоговый преобразователь, выход которого соединен с вторым сигнальным входом коммутатора видеосигнала, блок управления с кнопкой включения устройства, подключенный между вторым выходом формирователя адреса считывания и управляющим входом коммутатора видеосигнала, отличающееся тем, что в него введены второй коммутатор адреса записи - считывания и контроллер записи - считывания, первый вход которого соединен с выходом кадровых синхроимпульсов селектора синхроимпульсов основного видеосигнала, второй вход - с выходом строчных синхроимпульсов селектора синхроимпульсов дополнительного видеосигнала, первый выход - с управляющим входом первого коммутатора адреса записи - считывания, второй выход - с управляющим входом второго коммутатора адреса записи - считывания, первый вход которого подключен к выходу формирователя адреса записи, второй вход - к первому выходу формирователя адреса считывания, а блок памяти выполнен в виде двух запоминающих устройств, входы данных каждого из которых соединены с выходом аналого-цифрового преобразователя, а выходы данных - с входом цифроаналогового преобразователя, при этом вход "Запись - считывание" первого запоминающего устройства подсоединен к первому выходу контроллера записи - считывания, а его адресный вход - к выходу первого коммутатора записи - считывания, вход "Запись - считывание" второго запоминающего устройства подсоединен к второму выходу контроллера записи - считывания, а его адресный вход - к выходу второго коммутатора записи - считывания, причем выходы строчных и кадровых синхроимпульсов селектора синхроимпульсов основного видеосигнала подсоединены к входам формирователя адреса считывания, а выходы строчных и кадровых синхроимпульсов селектора синхроимпульсов дополнительного видеосигнала - к входам формирователя адреса записи. 2. Устройство по п.1, отличающееся тем, что контроллер записи - считывания содержит три D-триггера, причем R-вход первого D-триггера является первым входом контроллера записи - считывания, C-вход - вторым входом контроллера записи - считывания, S-вход соединен с его инверсным выходом, а прямой выход - с C-входом второго D-триггера, инверсный выход которого подсоединен к C-входу третьего D-триггера, причем S-и R-входы второго и третьего D-триггеров объединены и на них подан уровень "1", D-вход каждого D-триггера соединен с его инверсным выходом, а прямой и инверсный выходы третьего D-триггера являются выходами контроллера записи - считывания.РИСУНКИ
Рисунок 1, Рисунок 2, Рисунок 3, Рисунок 4, Рисунок 5, Рисунок 6