Устройство для передачи и приема дискретной информации
Изобретение относится к электросвязи и может быть использовано в системах передачи информации. Цель изобретения - повышение помехоустойчивости устройства за счет исправления ошибок в кодовых группах псевдослучайной последовательности (ПСП). Достижение цели изобретения обеспечивается введением в устройство на передающей стороне распределителя 13 импульсов, регистров 141-14K , образующих параллельную группу, блока 15 коммутации, элемента И 16, делителя 17 частоты, элемента ИЛИ 18, распределителя 19 импульсов, на приемной стороне элементов И 32 - 34, блока 35 записи-считывания, регистра 36, накопителя 37, блока 38 коммутации и формирователя 39 импульсов, причем в блок 23 формирования групп ПСП введены триггер, кодопреобразователь и элементы И, образующие параллельную группу, блок 15 коммутации на передающей стороне содержит K групп параллельных элементов И и одну группу параллельных элементов ИЛИ, а блок 38 коммутации на приемной стороне содержит две группы параллельных элементов И и одну группу параллельных элементов ИЛИ, выделитель 20 ПСП содержит три формирователя импульсов, четыре элемента И, два элемента ИЛИ, два триггера, два генератора импульсов, три счетчика импульсов и два регистра, а блок 35 записи-считывания содержит три формирователя импульсов, четыре триггера, три элемента И, два элемента 2-2И-ИЛИ, два элемента И-НЕ и два инвертора. Сущность изобретения состоит в формировании кодовых групп градаций фаз ПСП одинаковой длины, соответствующих определенному исходному состоянию ячеек регистра сдвига, генерирующего ПСП, с возможностью последующего исправления ошибок определенной кратности, возникающих при передаче указанных кодовых групп ПСП, а также в объединении нескольких групп градаций фаз ПСП под одним маркерным сигналом. 3 з.п. ф-лы, 7 ил.
Изобретение относится к электросвязи и может быть использовано в системах передачи дискретной информации.
Известно устройство для передачи и приема дискретной информации, содержащее на передающей стороне блок выделения фронта сигнала, триггер, три элемента И, суммирующий счетчик, генератор псевдослучайной последовательности (ПСП), блок задержки, вычитающий счетчик и элемент ИЛИ, а на приемной стороне два элемента И, два триггера, суммирующий счетчик, генератор ПСП, инвертор, накопитель, вычитающий счетчик и дешифратор [1]. Однако известное устройство обладает относительно низкой скоростью передачи информации, так как один двоичный разряд кодируемого кодового слова несет информацию только о полярности посылки исходного дискретного сигнала и не несет информации о длительности этой посылки. Это устройство имеет низкую помехоустойчивость, так как искажение любого кодового слова ПСП ведет к потере значения фазы ПСП. Наиболее близким по технической сущности к предлагаемому устройству является устройство для передачи и приема дискретной информации, содержащее на передающей стороне первый элемент И, суммирующий счетчик, элемент ИЛИ, второй элемент И, генератор ПСП, формирователь импульсов, счетчик импульсов, первый дополнительный элемент ИЛИ, сумматор по модулю два, второй дополнительный элемент И, первый и второй дополнительные блоки задержки, на приемной стороне выделитель ПСП, блок сравнения, триггер, элемент И, суммирующий счетчик, накопитель, дополнительный триггер, генератор ПСП, регистр сдвига, первый кодопреобразователь, второй регистр сдвига, третий кодопреобразователь, счетчик импульсов [2]. Однако известное устройство также обладает низкой помехоустойчивостью. Цель изобретения - повышение помехоустойчивости устройства за счет исправления ошибок кодовых групп ПСП. На фиг. 1 представлена функциональная схема устройства для передачи и приема дискретной информации; на фиг. 2 - функциональная схема блока формирования групп ПСП; на фиг. 3 и 4 - конструктивное выполнение блоков коммутации; на фиг. 5 - функциональная схема выделителя ПСП; на фиг. 6 приведены временные диаграммы, иллюстрирующие алгоритм работы выделителя ПСП; на фиг. 7 - функциональная схема блока записи-считывания. Устройство содержит на передающей стороне первый элемент И 1, суммирующий счетчик 2, второй 3, третий 4 и четвертый 5 элементы И, формирователь 6 импульсов, вычитающий счетчик 7, первый 8 и второй 9 блоки задержки, генератор 10 ПСП, сумматор 11 по модулю два, первый элемент ИЛИ 12, первый распределитель 13 импульсов, группу регистров 141-14К (образующих параллельную группу), блок 15 коммутации, пятый элемент И 16, делитель 17 частоты, второй элемент ИЛИ 18, второй распределитель 19 импульсов, на приемной стороне выделитель 20 ПСП, первый 21 и второй 22 блоки сравнения, блок 23 формирования групп ПСП, счетчик 24 импульсов, триггер 25, первый элемент И 26, первый накопитель 27, первый 28, второй 29 и третий 30 регистры, кодопреобразователь 31, второй 32, третий 33 и четвертый 34 элементы И, блок 35 записи-считывания, четвертый регистр 36, второй накопитель 37, блок 38 коммутации, формирователь 39 импульсов. Передающая и приемная стороны устройства связаны через канал 40 связи. Блок 23 формирования групп ПСП (фиг. 2) содержит генератор 41 ПСП, триггере 42, кодопреобразователь 43, группу элементов И 441-44n-1. Блок 15 коммутации (фиг. 3) на передающей стороне содержит К групп параллельных элементов и 451-45К и одну группу параллельных элементов ИЛИ 46. Блок 38 коммутации (фиг. 4) на приемной стороне содержит две группы параллельных элементов И 47 и 48 и одну группу параллельных элементов ИЛИ 49. Выделитель 20 ПСП (фиг. 5) содержит первый 50, второй 51 и третий 52 формирователи импульсов, первый 53, второй 54, третий 55 и четвертый 56 элементы И, первый 57 и второй 58 элементы ИЛИ, первый 59 и второй 60 триггеры, первый 61 и второй 62 генераторы импульсов, первый 63, второй 64 и третий 65 счетчики импульсов и первый 66 и второй 67 регистры. Блок 35 записи-считывания (фиг. 7) содержит первый 68, второй 69 и третий 70 формирователи импульсов, первый 71, второй 72, третий 73 и четвертый 74 триггеры, первый 75, второй 76 и третий 77 элементы И, первый 78 и второй 79 элементы 2-2И-ИЛИ, первый 80 и второй 81 элементы И-НЕ, первый 82 и второй 83 инверторы. Устройство для передачи и приема дискретной информации работает следующим образом. Передаваемый дискретный сигнал поступает на информационный вход устройства (фиг. 1), т.е. на первый вход первого элемента И 1. На его второй вход со считывающего входа устройства поступает периодическая последовательность счетных импульсов, период следования которых













Формула изобретения
1. УСТРОЙСТВО ДЛЯ ПЕРЕДАЧИ И ПРИЕМА ДИСКРЕТНОЙ ИНФОРМАЦИИ, содержащее на передающей стороне первый - четвертый элементы И, суммирующий счетчик, формирователь импульсов, вычитающий счетчик, первый и второй блоки задержки, генератор псевдослучайной последовательности (ПСП), сумматор по модулю два, первый элемент ИЛИ, причем информационный, считывающий и опорный входы устройства являются соответственно первым и вторым входами первого элемента И и обнуляющим входом суммирующего счетчика, счетный вход которого соединен с выходом первого элемента И, тактовый вход устройства через второй блок задержки соединен с вторым входом третьего элемента И и с первым входом второго элемента И, выход которого соединен с инверсным счетным входом вычитающего счетчика, а второй вход через первый блок задержки - с прямым выходом вычитающего счетчика, установочный вход которого подключен к выходу формирователя импульсов, а инверсный выход - к первым входам третьего и четвертого элементов И, выход третьего элемента И соединен с вторым входом сумматора по модулю два и с тактовым входом генератора псевдослучайной последовательности, выход которого соединен с первым входом сумматора по модулю два, выход которого подключен к второму входу четвертого элемента И, выход которого соединен с первым входом первого элемента ИЛИ, выход которого подключен к каналу связи, на приемной стороне - выделитель псевдослучайной последовательности, первый и второй блоки сравнения, первый элемент И, первый вход которого является дополнительным тактовым входом устройства, блок формирования групп псевдослучайной последовательности, тактовый вход которого связан с выходом первого элемента И, счетчик импульсов, триггер, первый накопитель, первый - третий регистры и кодопреобразователь, информационный вход выделителя псевдослучайной последовательности подключен к каналу связи, дополнительный выход соединен с обнуляющим входом счетчика импульсов и с единичным входом триггера, прямой выход которого соединен с вторым входом первого элемента И, а нулевой вход - с выходом первого блока сравнения, первая и вторая группы входов которого подключены к информационным выходам соответственно выделителя псевдослучайной последовательности и блока формирования групп псевдослучайной последовательности, информационные выходы первого и второго регистров соединены соответственно с первой и второй группами входов второго блока сравнения, выход которого является дополнительным входом кодопреобразователя, входы которого соединены с информационными выходами второго регистра, а выходы - с информационными входами третьего регистра, сдвиговый вход которого является дополнительным считывающим входом устройства, а выход - информационным выходом устройства, отличающееся тем, что, с целью повышения помехоустойчивости устройства за счет исправления ошибок кодовых групп псевдослучайной последовательности, введены на передающей стороне первый и второй распределители импульсов, группа регистров, блок коммутации, пятый элемент И, делитель частоты и элемент ИЛИ, обнуляющий вход суммирующего счетчика соединен с входом первого распределителя импульсов, соответствующие выходы которого подключены к входу записи соответствующих регистров группы, выходы которых подключены к соответствующим группам входов блока коммутации, информационные выходы которого соединены с информационными входами генератора псевдослучайной последовательности, инверсный вход записи которого соединен с выходом второго элемента ИЛИ, вход записи первого регистра группы через формирователь импульсов соединен с установочными входами делителя частоты и второго распределителя импульсов и с вторым входом второго элемента ИЛИ, первый вход которого подключен к выходу делителя частоты и к входу второго распределителя импульсов, выходы которого соединены с коммутирующими входами блока коммутации, вход второго блока задержки соединен с вторым входом пятого элемента И, выход которого соединен с входом делителя частоты, первый вход пятого элемента И соединен с первым входом четвертого элемента И, второй вход первого элемента ИЛИ соединен с входом первого блока задержки, разрядные выходы суммирующего счетчика подключены к информационным входам регистров группы, на приемной стороне введены второй - четвертый элементы И, блок записи-считывания, формирователь импульсов, четвертый регистр, второй накопитель и блок коммутации, кодовые выходы блока формирования групп псевдослучайной последовательности соединены с информационными входами четвертого регистра, выходы которого соединены с информационными входами первого и второго накопителей, выходы которых подключены соответственно к первой и второй группам входов блока коммутации, выходы которого соединены с информационными входами первого регистра, вход записи которого объединен с входами записи второго и третьего регистров, с дополнительным опорным входом устройства и со считывающим входом блока записи-считывания, вход записи которого соединен с инверсным выходом триггера непосредственно и через формирователь импульсов - с входом записи четвертого регистра и с первыми входами третьего и четвертого элементов И, выходы которых соединены с входами записи соответственно первого и второго накопителей, выход первого элемента И соединен с прямым входом второго элемента И, выход которого подключен к инверсному счетному входу счетчика импульсов, первый выход которого соединен с установочным входом блока формирования групп псевдослучайной последовательности, второй выход счетчика импульсов является выходом "Ошибка" устройства и подключен к инверсному входу второго элемента И, вторые входы третьего и четвертого элементов И подключены соответственно к первому и второму выходам блока записи-считывания, первый и второй дополнительные выходы которого соединены соответственно с первым и вторым входами блока коммутации, соответствующие информационные входы второго регистра соединены с соответствующими выходами первого регистра. 2. Устройство по п. 1, отличающееся тем, что блок формирования групп псевдослучайной последовательности, инверсный тактовый вход которого является тактовым входом блока формирования групп псевдослучайной последовательности, триггер, группу элементов И и кодопреобразователь, причем установочный вход блока формирования групп псевдослучайной последовательности является нулевым входом триггера, единичный вход которого соединен с инверсным тактовым входом генератора псевдослучайной последовательности, информационные выходы которого соединены с вторыми входами соответствующих элементов И группы, выходы которых являются информационными выходами блока формирования групп псевдослучайной последовательности, кодовые выходы которого являются выходами кодопреобразователя, входы которого являются информационными выходами генератора псевдослучайной последовательности, прямой выход триггера соединен с первыми входами элементов И группы. 3. Устройство по п.1, отличающееся тем, что выделитель ПСП содержит первый-четвертый элементы И, первый - третий формирователи импульсов, первый и второй генераторы импульсов, первый и второй элементы ИЛИ, первый и второй триггеры, первый и второй регистры и первый - третий счетчики импульсов, информационный вход выделителя ПСП является первым входом третьего элемента И, входами первого и второго формирователей импульсов и обнуляющим инверсным входом первого счетчика импульсов, выход переполнения которого соединен с инверсным единичным входом второго триггера и входом третьего элемента И, выход первого генератора импульсов соединен с вторыми входами третьего и четвертого элементов И, выходы которых соединены со счетными входами соответственно первого и второго счетчиков импульсов, выходы первого и второго формирователей импульсов соединены с первыми входами соответственно первого и второго элементов И, выходы которых соединены соответственно с единичным и нулевым входами первого триггера и с входами первого элемента ИЛИ, выход которого соединен с инверсным входом записи первого регистра и первым входом второго элемента ИЛИ, прямой выход первого триггера соединен с входом последовательной записи первого регистра, информационные выходы которого соединены с одноименными входами второго регистра, выходы которых являются выходами выделителя ПСП, а инверсный вход записи объединен с дополнительным выходом выделителя ПСП, с вторым входом второго элемента ИЛИ, с выходом второго генератора импульсов и со счетным входом третьего счетчика импульсов, выход второго элемента ИЛИ соединен с обнуляющим входом второго счетчика импульсов, выход переполнения которого соединен с инверсным входом четвертого элемента И и с вторыми входами первого и второго элементов И, прямой выход второго триггера соединен с первым входом четвертого элемента И и с запускающим входом второго генератора импульсов, инверсный выход второго триггера соединен с обнуляющим входом третьего счетчика импульсов, выход которого через третий формирователь импульсов соединен с инверсным нулевым входом второго триггера и с запрещающим входом второго генератора импульсов. 4. Устройство по п.1, отличающееся тем, что блок записи-считывания содержит первый - третий формирователи импульсов, первый - четвертый триггеры, первый - третий элементы И, первый и второй элементы 2 - 2И - ИЛИ, первый и второй элементы И - НЕ и первый и второй инверторы, вход записи блока записи-считывания является входом первого формирователя импульсов, выход которого соединен с инверсным единичным входом первого триггера и с первыми входами первой схемы И первого элемента 2 - 2И - ИЛИ и первого элемента И, вход считывания блока записи-считывания является третьими входами второго и третьего элементов И, выходы которых соединены с инверсными нулевыми входами соответственно первого, второго и третьего, четвертого триггеров и с первыми входами вторых схем И соответственно второго и первого элементов 2 - 2И - ИЛИ, выходы которых соединены с инверсными единичными входами соответственно четвертого и второго триггеров, прямой выход первого триггера через второй формирователь импульсов соединен с первым выходом блока записи-считывания и непосредственно соединен с вторыми входами первого и второго элементов И, первого элемента И - НЕ и второй схемы И первого элемента 2 - 2И - ИЛИ, выход первого элемента И соединен с вторым входом первой схемы И второго элемента 2 - 2И - ИЛИ и с инверсным единичным входом третьего триггера, прямой выход которого через третий формирователь импульсов соединен с вторым выходом блока записи-считывания и непосредственно соединен с вторыми входами третьего элемента И, второго элемента И - НЕ и второй схемы И второго элемента 2 - 2И - ИЛИ, прямые выходы второго и четвертого триггеров соединены с первыми входами соответственно второго и третьего элементов И и соответственно первого и второго элементов И - НЕ, выходы которых через соответственно первый и второй инверторы соединены соответственно с первым и вторым дополнительными выходами блока записи-считывания и непосредственно соединены соответственно с первым и вторым входами первых схем И соответственно второго и первого элементов 2 - 2И - ИЛИ.РИСУНКИ
Рисунок 1, Рисунок 2, Рисунок 3, Рисунок 4, Рисунок 5, Рисунок 6, Рисунок 7