Устройство для контроля качества дискретного канала связи
Использование: автоматическое измерение в дискретных каналах связи характеристик группирования, ошибок с цифровой индикацией. Сущность изобретения: устройство содержит блок согласования 1, блок выявления ошибок 2, блок анализа пакета ошибок 3, четыре счетчика 10, 15, 16, 30, два блока деления 17, 18, два шифратора 19, 20, два блока ключей 21, 22, блок индикации 23, датчик 11, блок управления 12. Цель - повышение точности при оценке качества дискретных каналов связи с переменными параметрами при более широком определении пакета ошибок достигается за счет введения счетчика 30 ошибок в пакете и блока анализа пакетов ошибок 3, выполненного определенным образом. 3 ил.
Изобретение относится к радиотехнике и может быть использовано для автоматического измерения в дискретных каналах связи характеристик группирования ошибок с цифровой индикацией.
Известны устройства для контроля качества каналов связи, позволяющие учитывать эффект группирования ошибок . Принцип действия устройств по авт. св. СССР N 856023 и N 926777 заключается в том, что в специальный счетчик записывается число, при этом импульсы ошибок, поступающие из блока выявления ошибок, уменьшают содержимое счетчика. При обнулении счетчика вырабатывается сигнал на обработку результатов измерения характеристик группирования ошибок. Недостатком подобных схем является низкая точность измерения, поскольку емкость счетчика выбирается эмпирически путем усреднения результатов измерения длительности групп ошибок за продолжительный период. Наиболее близким по технической сущности и достигаемому результату является устройство для контроля качества дискретного канала связи . Устройство содержит блок согласования, блок выявления ошибок, первую схему И, элементы задержки, схему ИЛИ, схему НЕ, вторую схему И, счетчик одиночных ошибок, датчик сигналов сброса, блок управления, триггер, третью схему И, счетчик смежных ошибок, счетчик числа групп ошибок, первый и второй блоки деления, первый и второй дешифраторы, блоки ключей, блок индикации . Использование данного устройства возможно для оперативной оценки качества дискретных каналов и в качестве датчика для повышения достоверности информации в адаптивных линиях связи. Однако область его применения ограничена измерением характеристик группирования только смежных (т.е. следующих друг за другом подряд) ошибок. Целью изобретения является повышение точности оценки характеристик группирования ошибок в дискретных каналах связи с изменяющимися во времени параметрами, в которых для повышения достоверности информации применяется адаптивное управление длиной помехозащитного кода в зависимости от длительности пакетов (групп) ошибок в принимаемой информации. При этом под пакетом ошибок часто понимается группа ошибочно принятых единичных элементов, отделенных друг от друга не менее чем Iзбезошибочными элементами дискретного сигнала. В соответствии с рекомендациями МККТТ обычно выбирают Lз=10 . Изобретение позволяет измерять характеристики группирования ошибок при указанном более широком относительно использованного в определении группы (пакета) ошибок. Цель достигается тем, что в устройство для оценки качества дискретного канала связи, содержащее блок согласования, блок выявления ошибок, счетчик общего числа ошибок, счетчик числа пакетов ошибок, счетчик длины пакета ошибок, датчик сигналов сброса, блок управления, первый и второй блоки деления, первый и второй дешифраторы, первый и второй блоки ключей, блок индикации введены счетчик ошибок в пакете и блок анализа пакетов ошибок, состоящий из первой и второй схем НЕ, первого и второго триггера, первой, второй, третьей и четвертой схем И, схемы И-НЕ, первого и второго счетчиков, элемента задержки, первой и второй схем ИЛИ, при этом вход первой схемы НЕ, соединенный с вторыми входами схемы И-НЕ и второй схемы И и являющийся первым входом блока анализа пакетов ошибок, соединен с выходом блока выявления ошибок и счетным входом счетчика общего числа ошибок, выход первой схемы НЕ соединен с тактовым входом первого триггера и входом параллельной записи первого счетчика, выход которого соединен с входом сброса первого триггера, прямой выход которого соединен с первыми входами первой и второй схем И и входом установки второго триггера, а инверсный выход соединен с первым входом схемы И-НЕ, выход которой соединен с входом параллельной записи второго счетчика, на вторые входы первой и третьей схем И, соединенные с входом датчика сигнала сброса и являющиеся вторым входом блока анализа пакетов ошибок, поступают импульсы тактовой синхронизации, выход первой схемы И соединен с входами вычитания первого и второго счетчиков соответственно, выход второго счетчика соединен с входом второй схемы НЕ, выход которой соединен с первым входом четвертой схемы И, а инверсный выход является первым выходом блока анализа пакетов ошибок и соединен со счетным входом счетчика числа пакетов ошибок, первым входом первой схемы ИЛИ и входом элемента задержки, выход которого соединен с вторым входом первой схемы ИЛИ, выход которой соединен с первым входом третьей схемы И, выход которой является вторым выходом блока анализа пакетов ошибок и соединен со счетным входом счетчика длины пакета ошибок и вторым входом четвертой схемы И, выход которой соединен с первым входом второй схемы ИЛИ, второй вход которой соединен с выходом второй схемы И, а выход является третьим выходом блока анализа пакетов ошибок и соединен со счетным входом счетчика ошибок в пакете, выход которого соединен с первым сигнальным входом второго блока деления, второй сигнальный вход которого соединен с выходом счетчика общего числа ошибок, выход счетчика длины пакета ошибок соединен с первым сигнальным входом первого блока деления, второй сигнальный вход которого соединен с выходом счетчика числа пакетов ошибок, выход датчика сигнала сброса соединен с входами сброса счетчиков общего числа ошибок, числа пакетов ошибок, длины пакета ошибок, ошибок в пакете, а также с входом блока управления. Анализ существенных отличий по источникам патентной и научно-технической информации показал, что в известных устройствах для контроля качества каналов нет такой совокупности перечисленных элементов, соединенных в описанной последовательности, позволяющих реализовать цель, достигаемую предложенным устройством, что позволяет сделать вывод о соответствии данного технического решения критерию "существенные отличия". На фиг. 1 изображена структурная схема предложенного устройства. Устройство содержит блок 1 согласования, блок 2 выявления ошибок, блок 3 анализа пакетов ошибок, состоящий из первой схемы НЕ 4, первого триггера 5, первой схемы И 6, схемы И-НЕ 7, второй схемы И 8, первого счетчика 9, второго триггера 13, третьей схемы И 14, второго счетчика 24, второй схемы НЕ 25, элемента 26 задержки, первой схемы ИЛИ 27, четвертой схемы И 28 и второй схемы ИЛИ 29, счетчик общего числа ошибок 10, датчик сигнала сброса 11, блок управления 12, счетчик длины пакета ошибок 15, счетчик числа пакетов ошибок 16, первый и второй блоки деления 17 и 18 соответственно, первый и второй дешифраторы 19 и 20 соответственно, первый и второй блоки ключей 21 и 22 соответственно, блок индикации 23, счетчик ошибок в пакете 30. Причем входом устройства является вход блока 1 согласования, выход которого соединен с входом блока 2 выявления ошибок, выход которого соединен с входом блока 2 выявления ошибок, выход которого соединен с входом первой схемы НЕ 4, соединенным с вторыми входами схемы И-НЕ 7 и второй схемы И 8 и являющимся первым входом блока 3 анализа пакетов ошибок, а также со счетным входом счетчика 10 общего числа ошибок, выход первой схемы НЕ 4 соединен с тактовым входом первого триггера 5 и входом параллельной записи первого счетчика 9, выход которого соединен со входом сброса первого триггера 5, прямой выход которого соединен с первыми входами первой схемы И 6 и второй схемы И 8, а также со входом установки второго триггера 13, а инверсный выход триггера 5 соединен с первым входом схемы И-НЕ 7, выход которой соединен с входом параллельной записи второго счетчика 24, на вторые входы схем И 6 и И 14, соединенные с входом датчика 11 сигнала сброса и являющиеся вторым входом блока 3 анализа пакетов ошибок, поступают импульсы тактовой синхронизации. Выход первой схемы И 6 соединен с входами вычитания первого и второго счетчиков 9 и 24 соответственно, выход второго счетчика 24 соединен с входом второй схемы НЕ 25, выход которой соединен с тактовым входом второго триггера 13, прямой выход которого соединен с первым входом четвертой схемы И 28, а инверсный выход является первым выходом блока 3 анализа пакетов ошибок и соединен со счетным входом счетчика 16 числа пакетов ошибок, первым входом первой схемы ИЛИ 27 и входом элемента 26 задержки, выход которого соединен с вторым входом первой схемы ИЛИ 27, выход которой соединен с первым входом третьей схемы И 14, выход которой является вторым выходом блока 3 анализа пакетов ошибок и соединен со счетным входом счетчика 15 длины пакета ошибок и вторым входом четвертой схемы И 28, выход которой соединен с первым входом второй схемы ИЛИ 29, второй вход которой соединен с выходом второй схемы И 8, а выход является третьим выходом блока 3 анализа пакетов ошибок и соединен со счетным входом счетчика 30 ошибок в пакете, выход которого соединен с первым сигнальным входом второго блока 18 деления, второй сигнальный вход которого соединен с выходом счетчика 10 общего числа ошибок. Выход счетчика 15 длины пакета ошибок соединен с первым сигнальным входом первого блока 17 деления, второй сигнальный вход которого соединен с выходом счетчика 16 числа пакетов ошибок, выход датчика 11 сигнала сброса соединен с входами сброса счетчика 10 общего числа ошибок счетчика 16 числа пакетов ошибок, счетчика 15 длины пакета ошибок, счетчика 30 ошибок в пакете, а также с входом блока 12 управления, выход которого соединен с управляющими входами блоков 17, 18 деления, выходы которых через дешифраторы 19, 20 соответственно и блоки 21 и 22 ключей соответственно соединены с входами блока 23 индикации. Все введенные блоки стандартные . Блок 1 предназначен для преобразования уровней сигнала, поступающего с выхода дискретного канала, в необходимые для срабатывания цифровых схем логические уровни и состоит из буферного каскада, выполненного на ОУ К553УД2 и оптотранзисторного ключа АОТ11ОА . Блок 2 предназначен для выявления ошибок в принимаемой информации с использованием тестовых, кодовых или косвенных методов и может быть реализован аппаратно на цифровых микросхемах или программно с использованием микропроцессорного контроллера. Блоки 4-8, 10, 13-16, 25-30 реализованы на стандартных ИМС серии К555 . Счетчики 9, 24 представляют собой стандартные двоичные реверсивные счетчики с входами параллельной загрузки серии К555, причем изменяя логические уровни на этих входах, т.е. изменяя значение L3, можно модифицировать критерий определения пакета ошибок, что позволяет с помощью предложенного устройства контролировать параметры группирования как смежных ошибок (когда L3=1), так и ошибок, разделенных L

Формула изобретения
УСТРОЙСТВО ДЛЯ КОНТРОЛЯ КАЧЕСТВА ДИСКРЕТНОГО КАНАЛА СВЯЗИ, содержащее последовательно соединенные блок согласования и блок выявления ошибок, выход которого соединен со счетным входом счетчика общего числа ошибок, выход которого соединен с вторым сигнальным входом второго блока деления, а вход сброса объединен с выходом датчика сигналов сброса и входом блока управления, выход которого соединен с входами управления первого и второго блоков деления, выходы которых соединены соответственно с входами первого и второго дешифраторов, выходы которых соединены соответственно с входами первого и второго блоков ключей, выходы которых соединены с первым и вторым входами блока индикации, объединенные по входам сброса счетчик длины пакета ошибок и счетчик числа пакетов ошибок, выход которого соединен с вторым сигнальным входом первого блока деления, отличающееся тем, что введены счетчик ошибок в пакете и блок анализа пакетов ошибок, состоящий из первого и второго элементов НЕ, первого и второго триггеров, первого, второго, третьего и четвертого элементов И, элемента И - НЕ, первого и второго счетчиков, элемента задержки, первого и второго элементов ИЛИ, при этом вход первого элемента НЕ, соединенный с вторыми входами элемента И - НЕ и второго элемента И и являющийся первым входом блока анализа пакетов ошибок, соединен с выходом блока выявления ошибок и счетным входом счетчика общего числа ошибок, выход первого элемента НЕ соединен с тактовым входом первого триггера и входом параллельной записи первого счетчика, выход которого соединен с входом сброса первого триггера, прямой выход которого соединен с первыми входами первого и второго элементов И, и входом установки второго триггера, а инверсный выход соединен с первым входом элемента И - НЕ, выход которого соединен с входом параллельной записи второго счетчика, вторые входы первого и третьего элементов И, соединенные с входом датчика сигнала сброса и являющиеся вторым входом блока анализа пакетов ошибок, являются входом импульсов тактовой синхронизации, выход первого элемента И соединен с входами вычитания первого и второго счетчиков соответственно, выход второго счетчика соединен с входом второго элемента НЕ, выход которого соединен с тактовым входом второго триггера, прямой выход которого соединен с первым входом четвертого элемента И, а инверсный выход является первым выходом блока анализа пакетов ошибок и соединен со счетным входом счетчика числа пакетов ошибок, первым входом первого элемента ИЛИ и входом элемента задержки, выход которого соединен с вторым входом первого элемента ИЛИ, выход которого соединен с первым входом третьего элемента И, выход которого является вторым выходом блока анализа пакетов ошибок и соединен со счетным входом счетчика длины пакета ошибок и вторым входом четвертого элемента И, выход которого соединен с первым входом второго элемента ИЛИ, второй выход которого соединен с выходом второго элемента И, а выход является третьим выходом блока анализа пакетов ошибок и соединен со счетным входом счетчика ошибок в пакете, выход которого соединен с первым сигнальным входом второго блока деления, второй сигнальный вход которого соединен с выходом счетчика общего числа ошибок, выход счетчика длины пакета ошибок соединен с первым сигнальным входом первого блока деления, второй сигнальный вход которого соединен с выходом счетчика числа пакетов ошибок, выход датчика сигнала сброса соединен с входами сброса счетчиков общего числа ошибок, числа пакетов ошибок, длины пакетов ошибок, ошибок в пакете, а также с входом блока управления.РИСУНКИ
Рисунок 1, Рисунок 2, Рисунок 3