Устройство преобразования многофазного периодического сигнала
Изобретение относится к измерительной технике. Повышение точности интерполирования измерительных сигналов и расширение диапазона рабочих частот преобразователя достигаются за счет формирования опорного сигнала для компенсационной цепи АЦП из сигналов измерительного преобразователя. Устройство содержит измерительный преобразователь, блок управления, электронные коммутаторы измерительных сигналов, аналого - цифровой преобразователь (АЦП), формирователь квадратурного сигнала, фазовращатель с двумя входами, связанными с выходами электронных коммутаторов, и параллельный сумматор, входы которого соединены с выходами фазовращателя и первого электронного коммутатора, а выход - со входом опорного сигнала АЦП. АЦП снабжен схемой преобразования выходного кода, управляемой дополнительным выходом блока управления. Выполнение устройства интерполирования сигналов по разомкнутой схеме измерения с использованием АЦП в отношении двух сигналов, каждый из которых сформирован из соответствующих сигналов измерительного преобразователя, позволяет выполнить преобразование с высоким быстродействием и получить выходные сигналы, практически не зависящие от частоты и амплитуды сигналов измерительного преобразователя. 4 ил.
Изобретение относится к контрольно-измерительной технике, в частности к измерительным системам получения информа- ции о величине и скорости перемещения, и может быть использовано для создания высокоточных систем управления исполнительными механизмами технологического оборудования, в том числе в станках с ЧПУ.
Цель изобретения - повышение точности преобразования измерительных сигналов и расширение диапазона рабочих частот преобразователя. На фиг. 1 представлена функциональная схема устройства; на фиг. 2 - функциональная схема блока управления; на фиг. 3 - временные диаграммы входных и выходных сигналов элементов блока управления, обеспечивающих формирование управляющих импульсов; на фиг. 4 - временные диаграммы выходных сигналов элементов устройства, обеспечивающих формирование периодического однополярного сигнала треугольной формы и опорного сигнала. Устройство преобразования многофазного периодического сигнала содержит измерительный преобразователь 1 с прямым и инверсным выходами ортогональных измерительных сигналов, подключенные к его выходам блок 2 управления с двумя выходами параллельного кодового сигнала и электронный коммутатор 3 с выходом на одно направление и управляющими входами, подключенными к первому выходу блока 2 управления, аналого-цифровой преобразователь (АЦП) 5 со входом измерительного сигнала, подключенным к выходу электронного коммутатора 3, входом опорного сигнала и выходами n-разрядного двоичного кода и формирователь 6 квадратурного сигнала с двумя входами, подключенными к выходам двух младших разрядов АЦП 5. В устройство введены второй электронный коммутатор 4 на одно направление с информационными входами, подключенными к выходам измерительного преобразователя 1, и управляющими входами, фазовращатель 7 с двумя входами, связанными с выходами электронных коммутаторов 3 и 4, и параллельный сумматор 8 сигналов с двумя входами, подключенными к выходам фазовращателя 7 и первого электронного коммутатора 3, и выходом, соединенным со входом опорного сигнала АЦП 5. АЦП 5 выполнен со входом управления типом выходного кода, который подключен ко второму выходу блока управления. Блок 2 управления выполнен с третьим выходом параллельного кодового сигнала, соединенным с управляющими входами второго электронного коммутатора. Выход второго младшего разряда АЦП 5 и выход формирователя 6 квадратурного сигнала образуют выходы устройства. Измерительный преобразователь 1 содержит модулятор светового потока с двумя каналами модуляции, образованными двумя растровыми сопряжениями (индикаторным и измерительным растрами), период изменения светового потока в каждом из которых равен шагу измерительного растра, четыре фотоприемника, сигналы каждого из которых сдвинуты относительно сигналов предыдущего по пространственной фазе на четверть шага измерительного растра и включенные попарно (через один) по балансной (дифференциальной) схеме, два усилителя измерительных сигналов и два инвертора. Выходы усилителей измерительных сигналов и инверторов являются выходами ортогональных сигналов измерительного преобразователя 1. Блок 2 управления содержит селектор 9 октантов со входами, являющимися входами блока управления, две логические схемы 10 и 11 управления коммутаторами 3 и 4 соответственно и логическую схему 12 управления типом выходного кода АЦП 5. Селектор 9 октантов содержит восемь компараторов 13-20 и восемь логических элементов 21-28 на два входа каждый, выполняющих логическую операцию И. Сигнальные входы компараторов 13-16 соединены с выходами синусного и косинусного сигнала измерительного преобразователя 1 и их инверсиями соответственно. Входы опорного сигнала компараторов 13-16 связаны с общей шиной. Сигнальные входы компараторов 17, 20 и 18, 19 соединены соответственно с выходами прямого и инверсного синусных сигналов преобразователя 1. Входы опорного сигнала компараторов 17, 18 и 19, 20 подключены к выходам прямого и инверсного косинусного сигналов измерительного преобразователя 1. Выходы компараторов 13, 14, 15, 16, 17, 18, 19 и 20 соединены соответственно со входами логических элементов 21 и 24, 22 и 27, 25 и 28, 23 и 26, 25 и 22, 24 и 27, 21 и 26, 28 и 23. Выходы логических элементов 21-28 являются выходами селектора 9 октантов и имеют номер октанта 1-8 соответственно. Логические схемы 10 и 11 управления содержат по четыре логических элемента ИЛИ 29-32, 33-36 соответственно с двумя входами каждая. Входы логических элементов 29, 30, 31 и 32 подключены соответственно к выходам элементов 21 и 24, 22 и 27, 23 и 26, 25 и 28 селектора 9 октантов. Выходы логических элементов 29-32 образуют выход параллельного четырехразрядного кода и являются первым выходом блока 2 управления. Входы логических элементов 33, 34, 35 и 36 подключены соответственно к выходам элементов 21 и 28, 22 и 23, 24 и 25, 26 и 27 селектора 9 октантов. Выходы логических элементов 33-36 являются вторым выходом параллельного четырехразрядного кода блока 2 управления. Логическая схема 12 управления типом выходного кода АЦП 5 содержит два логических элемента ИЛИ 37, 38 с четырьмя входами каждая. Входы логических элементов 37 и 38 подключены к выходам элементов 21, 23, 25, 27 и 22, 24, 26, 28 соответственно. Выходы элементов 37 и 38 являются третьим выходом двухразрядного кода блока 2 управления. Устройство работает следующим образом. Измерительный преобразователь 1, содержащий два канала модуляции, преобразует перемещение объекта (входной сигнал) в модулированный растровым сопряжением ток фотоприемников. Ток фотоприемников преобразуется в напряжение усилителями измерительных сигналов. Так как фотоприемники включены по балансной схеме, на вход усилителей поступают два квадратурных сигнала без постоянной составляющей. При перемещении измерительного растра преобразователя в каком-либо направлении изменение напряжения на выходе одного из усилителей отстает по фазе на четверть периода от изменения выходного напряжения второго усилителя , а при перемещении в противоположном направлении выходное напряжение второго усилителя отстает по фазе также на четверть периода. Поэтому знак фазового сдвига между выходными сигналами двух каналов модуляции измерительного преобразователя 1 характе- ризует направление измеряемого перемещения. Основные синусный и косинусный выходные сигналы измерительного преобразователя в качестве переменного аргумента имеют не время, а перемещение объекта измерения, причем одному периоду функций соответствует перемещение модулятора на один шаг измерительного растра. Текущее значение основных сигналов измерительного преобразователя 1 связано с положением измеряемого объекта независимо от того, неподвижен ли он или перемещается. Информация о взаимном положении элементов растрового модулятора в пределах одного шага измерительного растра заключена в синусном и косинусном выходных сигналах измерительного преобразователя 1. Каждый канал модуляции измерительного преобразователя 1. снабжен инвертором выходного сигнала, на выходе измерительного преобразователя 1 перемещение измеряемого объекта преобразуется в систему четырех ортогональных сигналов. Деление периода (интерполяция) основных сигналов измерительного преобразователя 1 осуществляется за счет предварительного преобразования системы ортогональных сигналов в однополярный сигнал треугольной формы с последующим делением текущего значения амплитуды преобразованного сигнала на заданное число частей. Формирование сигнала треугольной формы производится за счет переключения на общий выход квазилинейных участков системы ортогональных сигналов измерительного преобразователя 1 коммутатором 3, управляемым кодовым сигналом блока 2 управления. Для формирования сигналов управления работой коммутатора 3 период сигналов измерительного преобразователя 1 разбивается на октанты блоком 2 управления, на вход которого подаются ортогональные сигналы измерительного преобразователя 1. Учитывая, что напряжения ортогональных измерительных сигналов равны по модулю при углах равных 45, 135, 225 и 315о вследствие идентичности обоих каналов модуляции измерительного преобразователя 1, а поворот фаз синусного и косинусного напряжений происходит на углах 0,180 и 90, 270осоответственно вследствие высокой точности выполнения растрового сопряжения и включения фотопреобразователей по дифференциальной схеме, определение номера октанта периода синусного сигнала производится в разомкнутой схеме преобразования при использовании только сравнивающих устройств (компараторов) и логических элементов. Для определения номера октанта, которому соответствуют сигналы измерительного преобразователя 1 выходные ортогональные сигналы преобразователя преобра- зуются селектором 9 октантов блока 2 управления в импульсные сигналы. Селектор 9 октантов сравнивает на компараторах 13-16 каждое выходное напряжение измерительного преобразователя 1 с нулевым уровнем, а на компараторах 17=20 - попарно между собой. Для формирования выходных сигналов, соответствующих номеру октанта основного синусного сигнала, длительностью равной 1/8 периода основного сигнала, выходные сигналы компараторов 13-20 поступают на входы логических элементов 21-28. Для показанной на фиг. 2 схеме коммутации входов логических элементов 21-28, соответствующие номеру октанта импульсные сигналы, период следования которых равен периоду основного синусного сигнала, вырабатываются на выходе логических элементов 21-28. При перемещении измеряемого объекта в одном направлении сигнал на выходе элемента 21 соответствует первому октанту, на выходе элемента 22 - второму и т.д. При изменении направления перемещения последовательность выходных импульсов определителя 9 октантов изменяется на противоположную. Временные диаграммы, поясняющие работу селектора 9 октантов, представлены на фиг .3. При этом первым принят октант, в котором sin










































































































Формула изобретения
УСТРОЙСТВО ПРЕОБРАЗОВАНИЯ МНОГОФАЗНОГО ПЕРИОДИЧЕСКОГО СИГНАЛА, содержащее измерительный преобразователь, подключенные к его выходам блок управления с двумя выходами параллельного кодового сигнала и первый электронный коммутатор с выходом на одно направление и управляющими входами, подключенными к первому выходу блока управления, аналого-цифровой преобразователь с входом измерительного сигнала, подключенным к выходу электронного коммутатора, входом опорного сигнала и выходами n-разрядного двоичного кода и формирователь квадратурного сигнала с двумя входами, подключенными к выходам двух младших разрядов аналого-цифрового преобразователя, отличающееся тем, что, с целью повышения точности преобразования измерительных сигналов и расширения рабочих частот преобразователя, в него введены второй электронный коммутатор на одно направление с информационными входами, подключенными к выходам измерительного преобразователя, и управляющими входами, фазовращатель с двумя входами, связанными с выходами электронных коммутаторов, и параллельный сумматор сигналов с двумя входами, подключенными к выходам фазовращателя и первого электронного коммутатора соответственно, и выходом, соединенным с входом опорного сигнала аналого-цифрового преобразователя, который выполнен с входом управления типом выходного кода, подключенным к второму выходу блока управления, а блок управления выполнен с третьим выходом параллельного кодового сигнала, соединенным с управляющими входами второго электронного коммутатора, выход второго младшего разряда аналого-цифрового преобразователя и выход формирователя квадратурного сигнала являются выходами устройства.РИСУНКИ
Рисунок 1, Рисунок 2, Рисунок 3, Рисунок 4