Устройство для регистрации быстроменяющегося процесса
Использование: регистрация интенсивности быстроменяющихя процессов. Устройство содержит два блока памяти 1 и 2, семь элементов переключения 3, 4, 6, 7, 11, 18, 19, дешифратор 10, элемент управления 12, RS-триггер 13, три элемента И 14, 15, 20, два формирователя импульсов 17, 21, формирователь адреса строк 5, формирователь адреса записи 8, блок выходных узлов 23, блок электродов 24, генератор тактовых импульсов 22. Входной сигнал в виде двоичного кода заносится в блок памяти, объем которого обеспечивает запоминание информации определенного временного интервала. При этом интенсивность сигнала фиксируется в виде младших разрядов кода адреса запоминающих ячеек, в которые заносится сигнал логической единицы. Считывание с блока памяти на регистрирующие электроды осуществляется с временным сжатием информации, запись изображения производится поперек движения носителя. Непрерывная регистрация информации обеспечивается использованием двух поочередно меняющих режим записи - считывания блоков памяти. Предлагаемое устройство позволяет осуществить компактную, сжатую во времени регистрацию интенсивности быстроменяющихся процессов с малым расходом носителя информации. 4 ил.
Изобретение относится к измерительной технике, использующей регистраторы быстроменяющихся процессов.
Известно устройство для регистрации информации, в котором используется метод регистрации на электрохимическую бумагу с помощью набора электродов, которые выбираются дешифратором. Недостатком вышеупомянутого устройства является то, что скорость регистрации входного сигнала напрямую связана со скоростью движения носителя информации, что определяет очень неэкономный расход носителя. Наиболее близким по технической сущности и достигаемому результату к заявляемому устройству является устройство для регистрации и обработки быстроменяющихся процессов, содержащее переключатели, управляющий элемент, генератор синхроимпульсов, блок управления, два регистра кода входного сигнала, формирователь адреса строки, формирователь адреса электрода, дешифратор, блок выходных узлов (формирователей), блок электродов, транспортирующий механизм с носителем информации. В этом устройстве регистрация процесса производится перпендикулярно направлению движения носителя, т. е. поперек носителя. Поэтому, по сравнению с вышеописанным, в этом устройстве несколько увеличена экономичность расхода носителя, но недостаточно. Техническим результатом изобретения является уменьшение расхода носителя путем временного уплотнения регистрируемой информации, а также возможность регистрации информации непрерывно без потери ее во время отображения на носителе. Этот результат достигается за счет того, что в устройство для регистрации быстроменяющегося процесса, содержащее генератор тактовых импульсов, элемент управления, первый выход которого соединен с управляющими входами первого, второго и третьего элементов переключения, первая группа информационных входов первого из которых является информационным входом устройства, формирователь адреса электродов, выход переполнения которого соединен с информационным входом формирователя адреса строк, разрядные выходы формирователя адреса электродов соединены с входами дешифратора, выходы которого соединены через блок выходных узлов с входами блока электродов, два блока памяти, выходы которых соединены с информационными входами третьего элемента переключения, пятый элемент переключения, введены первый, второй и третий элементы И, шестой и седьмой элементы переключения, RS-триггер, два формирователя импульсов, формирователь адреса записи и делитель частоты, вход которого является входом синхронизации устройства, а выход соединен со входом формирователя адреса записи, выход переполнения которого соединен с S-входом RS-триггера, с обнуляющими входами формирователя адреса строки формирователя адреса электродов и со входом элемента управления, первый вход которого соединен с первым входом первого элемента И, а второй выход - с управляющими входами пятого, шестого и седьмого элементов переключения и с первым входом второго элемента И. Вход делителя частоты соединен со вторыми входами первого и второго элементов И и через первый формирователь импульсов подключен к первым инфорамционным входам четвертого и пятого элементов переключения, вторые информационные входы которых подключены к первому выходу второго формирователя импульсов, а выходы соединены со входами режима соответственно первого и второго блоков памяти, информационные входы которых подключены к выходам одноименных элементов И, входы первой группы информационных входов шестого элемента переключения объединены с одноименными входами первой группы информационных входов первого элемента переключения, входы вторых групп информационных входов первого и шестого элементов переключения подключены к разрядным выходам формирователя адреса строк, выход переполнения которого соединен с R-входом RS-триггера, выход которого соединен с первым входом третьего элемента И, второй вход которого подключен к выходу генератора тактовых импульсов, а выход соединен с информационным входом формирователя адреса электродов и со входом второго формирователя импульсов, второй выход которого соединен со стробирующим входом третьего элемента переключения, выход которого соединен с информационным входом дешифратора, разрядные выходы формирователя адреса записи соединены со входами первых групп информационных входов второго и седьмого элементов переключения, входы групп информационных входов которых подключены к разрядным выходам формирователя адреса электродов, выходы второго и седьмого элементов переключения соединены со входами старших разрядов адреса соответственно первого и второго блоков памяти, входы младших разрядов адреса которых подключены к выходам первого и шестого элементов переключения соответственно. На фиг. 1 представлена функциональная схема устройства; на фиг. 2, 3 - временные диаграммы работы устройства; на фиг. 4 - вид изображения на носителе при регистрации. Устройство содержит блоки 1, 2 памяти, элементы 3, 4 переключения, формирователь 5 адреса строк, элементы 6, 7 переключения, формирователь 8 адреса записи, формирователь 9 адреса электродов, дешифратор 10, элемент переключения 11, элемент 12 управления, RS-триггер 13, элементы И 14 и 15, делитель 16 частоты, формирователь 17, элементы 18 и 19 переключения, элемент И 20, формирователь 21 импульсов, генератор 22 тактовых импульсов, блок 23 выходных узлов, блок 24 электродов. Устройство работает следующим образом. Входной сигнал в виде n-разрядного параллельного кода поступает на вход устройства и далее на входы младших разрядов адреса первого блока памяти 1 или второго блока памяти 2. Переключение адресов осуществляется первым элементом переключения 3 для первого блока памяти 1 и шестым элементом переключения 4 для второго блока памяти 2 управляющим сигналом, снимаемым с прямого и инверсного плечей элемента управления 12, при этом, когда первый блок памяти 1 находится в режиме записи, второй блок памяти 2 находится в режиме считывания и наоборот. Режим записи информации осуществляется подачей на вход режима блоков памяти импульсов записи, которые формируются первым формирователем 17 импульсов из синхроимпульсов, сопровождающих код входного сигнала, и которые коммутируются элементами переключения 18 и 19. На информационный вход блока памяти, находящегося в режиме записи информации, подается сигнал логической единицы (синхроимпульсы) через схемы И 14, 15. Старшие разряды кода адреса в режиме записи информации поступают на блоки памяти 1, 2 через элементы переключения 6, 7 с формирователя 8 адреса записи. Формирователь 8 является двоичным счетчиком и запускается сигналом с частотой импульсов синхронизации, поделенной на коэффициент уплотнения М, определяемый делителем частоты 16. Количество кодовых комбинаций счетчика 8 должно быть равно количеству электродов регистрирующего блока 24. Таким образом, при поступлении на вход устройства М значений входного сигнала и, следовательно, М синхроимпульсов СИ, расположенных на временном интервале































Формула изобретения
УСТРОЙСТВО ДЛЯ РЕГИСТРАЦИИ БЫСТРОМЕНЯЮЩЕГОСЯ ПРОЦЕССА, содержащее генератор тактовых импульсов, элемент управления, первый выход которого соединен с управляющими входами первого, второго, третьего и четвертого элементов переключения, первая группа информационных входов первого из которых является информационным входом устройства, формирователь адреса электродов, выход переполнения которого соединен с информационным входом формирователя адреса строк, разрядные выходы формирователя адреса электродов соединены с адресными входами дешифратора, выходы которого соединены через блок выходных узлов с входами блока электродов, два блока памяти, выходы которых соединены с информационными входами третьего элемента переключения, пятый элемент переключения, отличающееся тем, что в него введены первый, второй и третий элементы И, шестой и седьмой элементы переключения, RS-триггер, два формирователя импульсов, формирователь адреса записи и делитель частоты, вход которого является входом синхронизации устройства, а выход соединен со входом формирователя адреса записи, выход переполнения которого соединен с S-входом RS-триггера, с обнуляющими входами формирователя адреса электродов и формирователя адреса строк и с входом элемента управления, первый выход которого соединен с первым входом первого элемента И, а второй выход соединен с управляющими входами пятого, шестого и седьмого элементов переключения и с первым входом второго элемента И, вход делителя частоты соединен с вторыми входами первого и второго элементов И и через первый формирователь импульсов подключен к первым информационным входам четвертого и пятого элементов переключения, вторые ифнормационные входы которых подключены к первому выходу второго формирователя импульсов, а выходы соединены с входами режима соответственно первого и второго блоков памяти, информационные входы которых подключены к выходам одноименных элементов И, входы первой группы информационных входов шестого элемента переключения объединены с одноименными входами первой группы информационных входов первого элемента переключения, входы второй группы информационных входов первого и шестого элементов переключения подключены к разрядным выходам формирователя адреса строк, выход переполнения которого соединен с R-входом RS-триггера, выход которого соединен с первым входом третьего элемента И, второй вход которого подключен к выходу генератора тактовых импульсов, а выход соединен с информационным входом формирователя адреса электродов и с входом второго формирователя импульсов, второй выход которого соединен со стробирующим входом третьего элемента переключения, выход которого соединен с информационным входом дешифратора, разрядные выходы формирователя адреса записи соединены с входами первых групп информационных входов второго и седьмого элементов переключения, входы вторых групп информационных входов которых подключены к разрядным выходам формирователя адреса электродов, выходы второго и седьмого элементов переключения соединены со входами старших разрядов адреса соответственно первого и второго блоков памяти, входы младших разрядов адреса которых подключены к выходам первого и шестого элементов переключения соответственно.РИСУНКИ
Рисунок 1, Рисунок 2, Рисунок 3, Рисунок 4