Устройство для идентификации производных полиномиального сигнала
Использование: дискретные системы управления. Сущность изобретения: устройство содержит дискретизатор 1, логические блоки 2, содержащие каждый элемент 3 задержки, сумматор 4, пороговый элемент 5 и коммутирующий элемент 6, а также матрицу 7 коммутации, масштабирующие элементы 8, генератор 9, делитель 10 частоты, группу 11 ключей. 1 ил.
S Изобретение относится к системам управления и измерительной технике, предназначено для идентификации производ- ных сигнала полиномиальной формы и может быть использовано, например, в системах навигации и управления летательными аппаратами.
Известны устройства для многократного дифференцирования сигналов с помощью последовательно соединенных однотипных аналоговых или дискретных дифференциаторов. Недостатком таких устройств является малая точность дифференцирования. Известно устройство для распознавания формы сигнала, содержащее дискретизатор, вход которого является входом устройства, группу из n логических блоков, содержащих каждый элемент задержки, сумматор, пороговый элемент и коммутирующий элемент, причем вход элемента задержки является входом логического блока и соединен с первым входом сумматора, второй вход которого соединен с выходом элемента задержки, а выход, являющийся информационным выходом логического блока, соединен через пороговый элемент с входом коммутирующего элемента, выход которого является управляющим выходом логического блока, выход дискретизатора соединен с входом первого логического блока группы, вход каждого последующего логического блока группы соединен с информационным выходом предыдущего, матрицу коммутации, содержащую nхn ключей, причем ключи каждой строки матрицы соединены последовательно, управляющие входы ключей i-го столюца соединены с управляющим выходом i-го логического блока группы, i=





Формула изобретения
УСТРОЙСТВО ДЛЯ ИДЕНТИФИКАЦИИ ПРОИЗВОДНЫХ ПОЛИНОМИАЛЬНОГО СИГНАЛА, содержащее дискретизатор, вход которого является входом устройства, группу из n логических блоков, содержащих каждый элемент задержки, сумматор, пороговый элемент и коммутирующий элемент, причем вход элемента задержки является входом логического блока и соединен с первым входом сумматора, второй вход которого соединен с выходом элемента задержки, а выход, являющийся информационным выходом логического блока, соединен через пороговый элемент с входом коммутирующего блока, выход которого является управляющим выходом логического блока, выход дискретизатора соединен с входом первого логического блока группы, вход каждого последующего логического блока группы соединен с информационным выходом предыдущего, матрицу коммутации, содержащую n

РИСУНКИ
Рисунок 1, Рисунок 2
Похожие патенты:
Вычислительное устройство // 1833898
Изобретение относится к аналоговой вычислительной технике и может быть использовано в аналоговых системах регулирования/Цель изобретения - повышение точности и расширения частотного диапазона
Изобретение относится к вычислительной технике и может быть использовано для определения максимальной скорости изменения аналоговых сигналов различной физической природы
Дифференцирующее устройство // 1829044
Изобретение относится к вычислительной технике и предназначено для определения частных производных
Изобретение относится к приборостроительной промышленности и может быть использовано в системах автоматического регулирования широкого класса при наличии переменных задающих воздействий
Дифференцирующее устройство // 1791826
Изобретение относится к области автоматики и вычислительной техники и может быть использовано в системах автоматического управления для получения сигнала о производной регулируемой координаты
Резонансный интегратор со сбросом // 1774355
Изобретение относится к области радиотехники , в частности к технике обработки сигналов и к измерительной технике для когерентного интегрирования радиоимпульсных сигналов, а также для непосредственного преобразования амплитуд гармонических составляющих этих сигналов в цифровой код
Интегратор // 1764063
Дифференцирующее устройство // 1749899
Изобретение относится к аналоговой вычислительной технике и может быть ис , 2 пользовано в системах контроля и автоматического , регулирования
Схема интегратора с частотной модуляцией // 2144213
Устройство для стабилизации частоты отсечки // 2146414
Изобретение относится к устройствам фильтрации на интегральных схемах (ИС), в которых стабилизируют частоту отсечки, используя активную межэлектродную проводимость (АМП)
Интегратор периодических напряжений // 2149448
Изобретение относится к автоматике и вычислительной технике, в частности к электроизмерительной технике
Оптический дифференциатор // 2159461
Изобретение относится к вычислительной технике и может быть использовано для создания оптических вычислительных систем
Изобретение относится к автоматике, вычислительной технике, в частности к электроизмерительной технике
Интегрирующее устройство // 2188452
Изобретение относится к вычислительной технике и может быть использовано для интегрирования входных токов и напряжений
Изобретение относится к автоматике, вычислительной технике, в частности к электроизмерительной технике
Фильтр постоянной составляющей // 2204883
Изобретение относится к электроизмерительной технике, в частности к фильтрам для выделения постоянной составляющей периодических напряжений
Дифференцирующее устройство // 2212052
Изобретение относится к техническим средствам коррекции систем автоматического управления