Устройство для мажоритарного декодирования двоичных кодов при трехкратном дублированиисообщений
ОПИСАНИЕ
ИЗОБРЕТЕ Н ИЯ
Союз Советских
Социалистических
Республик
Зависимое от авт. свидетельства №
Кл. 2!а, 7/01
Заявлено 27. I V.1966 (№ 1072932/26-9) с присоединением заявки №
Приоритет
Опубликовано 08.XII.1967. Бюллетень № 1
Дата опубликования описания 27,II.1968
МПК Н 041
УДК 621.394.142(088.8) Хомитет по дела!в изобретений и открытий при Совете Министров
СССР
Авторы изобретения
Заявитель
H. H. Буга и И. М. Израйлит
Ленинградская военная инженерная Краснознаменная академия им. А. Ф. Можайского
УСТРОЙСТВО ДЛЯ МАЖОРИТАРНОГО ДЕКОДИРОВАНИЯ
ДВОИЧНЫХ КОДОВ ПРИ ТРЕХКРАТНОМ ДУБЛИРОВАНИИ
СООБЩЕНИЙ
Настоящее изобретение относится к устройствам, используемым в системах передачи дискретной информации для коррекции ошибок, возникающих в канале связи, в трехкратно дублированных двоичных кодах.
Существующие устройства для декодирования двоичных кодов при трехкратном дублировании сообщений содержат, в большинстве своем, память для всех 3 п символов кодограммы, вентильные и пороговые устройства. Известное устройство на 2 и элементах памяти содержит сложную схему сравнения и многоэтапную логику. Это обсловливает схемную избыточность, приводящую к сложной конструкции декодирующего устройства и низкой надежности его работы.
Данное предложение предусматривает наличие только 2 и ячеек памяти, и техническая реализация устройства более простая, чем у существующих.
Указанные преимущества достигнуты за счет включения на входе устройства сумматора по модулю два, с помощью которого производится посимвольное сравнение одноименных разрядов I u II частей кодограммы.
Блок-схема устройства приведена на чертеже.
Для синхронизации работы устройства используются внешние стробирующие сигналы
1, 2 и 8, каждый из которых действует во время следования соответствующей части поступающей на вход 4 кодограммы.
Входной сигнал представляет собой трехкратно повторенную двоичную последовательность — кодограмму. В общем случае, некоторые символы ее могут быть искажены (т. е. вместо «1» оказывается «О» или вместо «О > оказывается «1») относительно переданных.
Перед приемом кодограммы все разряды
10 информационного регистра 5 и управляющего регистра б находятся в исходном (нулево») состоянии.
Первая часть кодограммы через вентиль 7 поступает в регистр 5. Во время приема вто15 рой части кодограммы, открывается вентиль 8, через который она посимвольно поступает на вход 9 сумматора 10 по модулю два. Одновременно с выхода последнего разряда регистра 5 на другой вход 11 сумматора 10 по мо20 дулю два поступают символы соответствующих разрядов I части кодограммы. Здесь они сравниваются и, если символы одноименных позиций I u II частей кодограммы одинаковы, то в регистр б записывается «1», 25 а если символы на одноименных позициях
1 и II частей кодограммы различны, то импульс сумматора по модулю два используется для запрета символа, следующего через вентиль 12 по цепи обратной связи 18 в пер30 вый разряд регистра 5. Во время следования
206634
Предмет изобретения
Составитель В. Максимов
Редактор Е, В. Семанова Текред T. П. Курилко
Корректоры: С. П. Усова и С. Ф. Гоптаренко
Заказ 4694/14 Тираж 530 Подписное
ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР
Москва, Центр, пр. Серова, д. 4
Типография, пр. Сапунова, 2
III части кодограммы в работе участвует вентиль 7, причем, «единицы», хранящиеся в регистре 6, используются для запрета символов одноименных разрядов 111 части, проходящих через вентиль 7.
Таким образом, к концу приема III части кодограммы в регистре 5 оказывается декодированное сообщение, которое далее выдается на выход 14 устройства.
Устройство для мажоритарного декодирования двоичных кодов при трехкратном дублировании сообщений, содержащее информационный и управляющий регистры и два управляющих вентиля, отличающееся тем, что, с целью упрощения устройства и повышения
5 надежности его работы, выход одного из вентилей подключен к одному входу сумматора по модулю два, другой вход которого подключен к выходу информационного регистра, а два раздельных выхода сумматора по моду10 лю два подключены на входы информационного и управляющего регистров, причем выход последнего подключен к вентилю управления сигналом на входе информационного регистра.

