Аналоговое запоминающее устройство
2Об192
ОПИСАНИЕ
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Союз Советских
Социалистических
Республик
Зависимое от авт. свидетельства №
Заявлено 16.ill.1966 (№ 1061191/26-24) Кл. 42m, 36
21ат, Зб/14 с присоединением заявки №
Приоритет
МПК G 061
Н 03k
УДК 681,332:681.327..66 (088.8) Комитет по делам иаобретений и открытий при Совете Министров
СССР
Опубликовано 02.Х11.1967. Бюллетень № 24
Дата опубликования описания 7.II.19á8
Авторы изобретения
Б. В. Болотов и А. Е. Дорогов
Заявитель
АНАЛОГОВОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО
Известные аналоговые запоминающие устройства не обеспечивают достаточной точности запоминания, схемы их сложны, Предлагаемое аналоговое устройство отличается тем, что, с целью повышения точности запоминания, один зажим источника входного напряжения через нейтральный контакт поляризованного реле подсоединен к одному из входных зажимов первой ячейки памяти и к одному из входных зажимов усилителя, выходные зажимы которого соединены с входными зажимами второй ячейки аналоговой памяти, а второй входной зажим — с общей точкой двух последовательно соединенных переменных резисторов, включенных на выходах ячеек аналоговой памяти, выходные зажимы устройства соединены соответственно с общей точкой соединения зажима источника входного напряжения, второго входного и выходного зажимов первой ячейки памяти и со средней точкой переменного резистора, соединенного с выходом второй ячейки аналоговой памяти.
На фиг. 1 изображена блок-схема описываемого устройства; на фиг, 2 — возможный вариант принципиальной схемы с использованием магнитных ячеек аналоговой памяти.
Устройство содержит две ячейки 1 и 2 аналоговой памяти и усилитель 8. Коммутация их между собой обеспечивает осуществление метода грубо-точной компенсации погрешности: соединение зажима 4 источника 5 входного напряжения через контакт б поляризованного реле с входным зажимом 7 ячейки 1 памяти и с входным зажимом 8 усилителя, выходные зажимы 9 которого соединены с входными зажимами 10 ячейки 2 аналоговой памяти, а входной зажим 11 с общей точкой 12 двух последовательно соединенных переменных резисторов 18 и 14, включенных на выходах ячеек
10 аналоговой памяти, а также соединение выходных зажимов 15 и 1б устройства соответственно с общей точкой соединения зажима (7 источника входного напряжения, входного 18 и выходного 19 зажимов первой ячейки памя15 ти и со средней точкой 20 переменного резистора 14.
Устройство работает следующим образом.
Пусть в исходном состоянии выходное напряжение ячеек 1 и 2 равно нулю, а контакт
20 б находится в нейтральном положении. Если запоминаемое напряжение Е„подключить контактом б к входу ячейки 1, то на выходе последней, на сопротивлении 18, появится напряжение, близкое по величине к E,„. Раз25 ность исходного напряжения Е,„и выходного напряжения U составит абсолютную вели шну погрешности запоминания ячейки памяти.
Пусть эта погрешность составляет 0%.
Теперь, если контакт б перевести влево, то
30 на вход ячейки 2 через усилитель 8 поступит
206192 или
AU в H o юо (2) 15 а погрешность ячейки 2 составляет — Л 2 = U — ЛР1 (3) го (<) или
Лу - 1 Но вх Но юо юото выходное напряжение всей системы составит
Uâûõ U — Л 1 E„ Л 2 (5) т. е. погрешность всего устройства будет более высокого порядка малости. Для увеличения напряжение, равное указанной погрешности запоминания ячейки 1, т. е. величине + ЛК
Погрешность +- ЛУ будет усилена до уровня, близкого к уровню запоминающего сигнала Е„„ и ячейка 2 запомнит эту величину с той же погрешностью H О1О. Выходной сигнал состоит из сигнала ячейки 1 и ослабленного с помощью переменного резистора 14 во столько же раз, во сколько был усилен сигнал ЛГ, сигнала ячейки 2. 10
Если учесть, что погрешность ячейки 1 равна:
1ЛУ = Е,„— U, (1) порядка снижения погрешности можно наращивать количество ячеек памяти в разумных пределах.
Предмет изобретения
Аналоговое запоминающее устройство, содержащее ячейки аналоговой памяти, усилитель и реле, отличающееся тем, что, с целью повышения точности запоминания, один зажим источника входного напряжения через нейтральный контакт поляризованного реле подсоединен к одному из входных зажимов первой ячейки памяти и к одному из входных зажимов усилителя, выходные зажимы которого соединены с входными зажимами второй ячейки аналоговой памяти, а второй входной зажим — с общей точкой двух последовательно соединенных переменных резисторов, включенных на выходах ячеек аналоговой памяти, выходные зажимы устройства соединены соответственно с общей точкой соединения зажима источника входного напряжения, второго входного и выходного зажимов первой ячейки памяти и со средней точкой переменного резистора, соединенного с выходом второй ячейки аналоговой памяти.
206192 Риг Z
Составитель Л. Б. Дмитриева
Редактор В. С. Сорокин Техред А, А. Камышникова Корректоры: А. П. Татаринцева и В. В. Крылова
Заказ 4608/15 Тираж 535 Подписное
ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР
Москва, Центр, пр. Серова, д. 4
Типография, пр. Сапунова, 2


