Формирователь управляющего сигнала для восстановления несущей
Формирователь содержит: 2 аналогоцифровых преобразователя (1,2), 1 фазовый детектор (3), 1 регистр сдвига (4), 1 элемент И (5), 1 блок управления (6). 1-3-4-6-5-4, 2-3-6. 2 ил.
(19) (11) СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК (s1)s Н 04 1 27/22
ГОСУДАРСТВЕН-ЮЕ ПАТЕНТНОЕ
ВЕДОМСТВО СССР (ГОСПАТЕНТ СССР) ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
1. (21) 4798557/09 (22) 01.03.90 (46) 07;04.93. Бюл. М 13 (71) Центральный научно-исследовательский институт связи (72) ПХ.Каплунов и А.H.Áîðìèíñêèé (56) H.Sari, S.Murldi "йеа Phuse and
Frequency 0etectors for Carrier Recovery in
PSK and 0AM Systems" 1ЕЕЕ Transactions on
Communication, voi.36, N. 9, 1988. р. 1038 (прототип). (54) ФОРМИРОВАТЕЛЬ УПРАВЛЯЮЩЕГО
СИГНАЛА ДЛЯ ВОССТАНОВЛЕНИЯ НЕСУ ЩЕЙ (57) Формирователь содержит: 2 аналогоцифровых преобразователя (1,2), i фазовый детектор (3), 1 регистр сдвига (4),. 1 элемент
И (5), 1 блок управления (6), 1 — 3 — 4-6 — 5 — 4, 2-3-6. 2 ил.
1807580
Предлагаемое устройство относится к области цифровой радиосвязи и предназначено для использования в качестве дискриминатора систем восстановления несущей цифровых приемных устройств с многопозицион ной квадратурной амплитудной и амплитудно-фазовой модуляцией.
Целью изобретения является повышение помехоустойчивости за счет устранения влияния амплитуды принятых сигналов на точность работы формирователя. Поставленная цель достигается введением новых связей, Положительным эффектом от использования изобретения является увеличение помехоустойчивости системы радиосвязи, за счет повышения точности работы формирователя управляющего сигнала в системе восстановления несущей, обусловленной устранением влияния амплитуды входного сигнала на ее работу, Изобретение поясняется фиг. 1 и 2.
Предлагаемое устройство (см.фиг. 1), содержит первый и второй аналого-цифровые преобразователи 1 и 2, фазовый детектор 3, регистр сдвига 4. элемент И 5 и блок управления 6.
Формирователь управляющего сигнала работает следующим образом, Сигналы из квадратурных каналов приемника через аналого-цифровые преобразователи 1 и 2 поступают на соответствующие входы фазового детектора 3, Выходной сигнал фазового детектора 3 задерживается в регистре сдвига 4 на один тактовый интервал. В блоке управления 6 вычисляется разность между сигналами с выхода фазового детектора и с выхода регистра. Вычисленная. величина характеризует скорость изменения фазы, пропорциональную частотной рэсстройке.
Если модуль расстройки превышает пороговую величину, то блок управления формирует ыа своем выходе сигнал, запрещающий запись информации с выхода фазового детектора в регистр сдвига. Этот режим соответствует выводу об отсутствии в системе восстановления несущей синхронизма по фазе, Формирователь при этом работает в качестве частотного компаратора. Если же модуль разности сигналов на входах блока управления не превышает пороговой величины, то с тактовым сигналом, приходящим через элемент И на тактовый вход регистра сдвига 4, информация с выхода фазового детектора вписывается в регистр сдвига. Формирователь при этом работает как фазовый детектор, Таким образом, в предлагаемом устройстве решение о величине и знаке частотной расстройки производится на основе анали30
Z (nl, 2 (п) — отсчеты сигнала на выходах
D> и 0 íà и-ом тактовом интервале, представленные в пятиразрядном двоичном параллельном коде;
slgnZ>(n), signZg(n) — значения знаковых разрядов Di u Dz на п-ом тактовом интервале, Информационные выходы ПЗУ фазово40 го детектора (сигнал 2фд(п) присоединены к сигнальным входам параллельного регистра сдвига 04 (К555ИР27) и к адресным входам второго ПЗУ (06 К573РФ5). К следующим адресным входам Ds присоединены
45 выходы 04(сигнал 2фд(п — 1)). На 06 выполнен блок управления, алгоритм работы которого выглядит следующим образом:
О, если 2фд(п) — 2фд(п-1) < П
1, иначе, (2) где П вЂ” пороговый уровень, С информационного выхода 06 сигнал р поступает на вход элемента И 05 (К555Л И1), 55 нэ другой вход которого подается сигнал тактовой частоты. Выход 05 присоединен к тактовому входу 04, Выходом формирователя являются выходные шины регистра сдвига 04..
20 за скорости изменения ошибки по фазе в системе, а не путем сравнения амплитуды сигналов в квадратурных каналах приемника с фиксированным порогом, как в прототипе, При этом повышается точность работы формирователя, что улучшает помехоустойчивость приема.
Пример реализации устройства формирования управляющего сигнала для системы восстановления несущей когерентного демодулятора сигналов с четырехпозиционной относительной фазовой модуляцией для цифровой системы радиосвязи представлен на фиг, 2. Как показано на фиг,2, входные сигналы с выхода квадратурных каналов приемника поступают нэ вход аналого-цифровых преобразователей 01 и 02, выполненных на интегральных микросхемах
К1107ПВ1, Выходные шины 01 и D2 присоединены к адресным входам ПЗУ 03 (К573РФ5), На этом ПЗУ выполнен фазовый детектор. В D3 запрограммирована табличным способом следующая функция:
2фд (n) = arctg — arcing ., (1)
Z< (n) sign Z< (и)
22 (и) sign Zg (и) где 2фд(п) — отсчеты выходного значения фазового детектора на п-ом тактовом интервале, представленные в пятиразрядном двоичном параллельном коде;
Соста вител ь . А. Бор минский
Техред М.Моргентал Корректор Л,Пилипенко
Редактор
Заказ 1385 Тираж Подписное
ВНИИПО Государственного комитета по изобретениям и открытиям при ГКНТ СССР
113035, Москва, Ж-З5, Раушская наб., 4/5
Производственно-издательский комбинат "Патент". г. Ужгород. ул,Гагарина, 101
Формула изобретения
Формирователь управляющего сигнала для восстановления несущей, содержащий первый и второй аналого-цифровой преобразователи, выходы которых соединены соответственно с первым и вторым входами фазового детектора, выход которого соединен с сигнальным входом регистра сдвига, тактовый вход которого подключен к выходу элемента И, первый вход которого подключен к выходу блока управления, при этом входы первого и второго аналого-цифрол о преобразователей являются сигнальными входами формирователя, тактовым входом которого является второй вход элемента И, 5 а выход регистра сдвига является выходом формирователя, отличающийся тем, что, с целью повышения точности формирователя, выход фазового детектора подключен к первому входу блока управления, 10 второй вход которого подключен к выходу регистра сдвига.


