Устройство синхронизации
Изобретение относится к устройствам автоматики и предназначено для формирования сигнала на одном из двух выходов в зависимости от времени появления управляющих мгновений. Устройство содержит два идентичных блока управления, выполненных на двух транзисторах 1, 3, трех резисторах 5, 9, 8 и диодах 4, 17, входные шины 11,14,15, выходные шины 12,13.2 ил.
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК
„„5U ÄÄ 1800600 А1 (si)s Н 03 К 5/135
ГОСУДАРСТВЕННОЕ ПАТЕНТНОЕ
ВЕДОМСТВО СССР (ГОСПАТЕНТ СССР) ОПИСАНИЕ ИЗОБРЕТЕНИЯ аар„ ., ",Ма
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ 1
2 (57) Изобретение относится к устройствам автоматики и предназначено для формирования сигнала на одном из двух выходов в зависимости от времени появления управляющих мгновений. Устройство содержит два идентичных блока управления, выполненных на двух транзисторах 1, 3, трех резисторах 5, 9, 8 и диодах 4, 17, входные шины 11, 14, 15, выходные шины 12, 13. 2 ил. (21) 4897420/21 (22) 19.04.90 (46) 07.03.93, Бюл. ¹ 9 (75) В.И.Турчен ков (56) Авторское свидетельство СССР
¹ 11772233666644, кл. Н 03 К 5/135, 1990. (54) УСТРОЙСТВО СИНХРОНИЗАЦИИ
Изобретение относится к устройствам автоматики и предназначено для формирования сигнала на одном из двух выходов в зависимости от времени появления управляющих напряжений.
Целью изобретения является расширение области использования путем возможности формирования выходных импульсов, длительность которых равна длительности входных импульсов. Цель достигается тем, что в устройство синхронизации, содержащее четыре транзистора, базы которых соединены с первыми выводами соответствующих четырех резисторов, причем эмиттер первого транзистора соединен с входной шиной, введены пятый и шестой резисторы и два диода, включенные соответственно между базой первого и коллектором второго транзисторов и базой второго и коллектором первого транзисторов при этом эмиттер второго транзистоJ ра соединен с входной шиной, пятые и шестой резисторы соединены соответственно между коллектором первого и базой третьего транзисторов и базой четвертого и коллектором второго транзисторов, первые выводы первого и второго резисторов соединены соответственно с коллекторами третьего и четвертого транзисторов, эмиттеры которых соединены с общей шиной, а вторые выводы третьего и четвертого резисторов соединены соответственно с второй и третьей входными шинами, первая и вторая выходная шина соединены соответственно с коллектором первого и второго транзисторов.
На фиг.1 изображена схема устройства; на фиг.2 — его временные диаграммы.
Устройство содержит транзисторы 1 — 4, резисторы 5 — 10, входную шину 11, выходные шины 12 и 13, шины 14 и 15 управления, диоды 16 и 17 и общую шину 18, соединенную с эмиттерами транзисторов 3 и 4, базы которых через резисторы 7 и 8 соединены с шинами 14 и 15, а коллекторы через резисторы 5 и 6 — с базами транзисторов 1 и 2, СО эмиттеры которых соединены с шиной 11, а С) коллекторы — с выходными шинами 12 и 13 С) и через резисторы 9 и 10 с базами транзи- О,, сторов 3 и 4, Устройство синхронизации работает следующим образом, B отсутствии напряжений на.шинах 14 и 15 выходные напряжения 12 и 13 равны нулю вследствие закрытых состояний транзисторов 1 — 4. При наличии напряжения Lló1 на шине 14 происходит насыщение транзистора 3 током резистора 8.
В течение времени от ti до t2 на входной и выходных шинах 11 и 12 формируется им1800600 пульс, поскольку транзистор 1 насыщен током базы резистора 5. В момент времени сз приходит импульс на шину 11 и сформирует передний фронт выходного импульса
0вых12, 0вых1. Во время формирования вы- 5 ходного импульса Овых1 — в момент времени
t4 происходит смена состояний напряжений на шинах 14 и 15 и высокое напряжение появляется на шине 15, вследствие чего током резистора 7 насыщается транзистор 4. 10
Но при этом на выходной шине 12 импульс продолжает формироваться вследствие удержания транзистора 3 в насыщенном состоянии током резистора 9. Напряжение с шины 12 через диод 17 надежно запирает 15 транзистор 2 (диоды 16, 17. — германиевые, а транзисторы — кремниевые), Вмомент времени ts формируется задний фронт импульсами» и Ue ix1 и транзистор 3 запирается. При формировании следующе- 20 го импульса — тв на шине 11 выходной импульс будет только на шине 13 вследствие насыщения транзистора 2 током, протекающим от источника Uex . шина 11, эмиттер— база транзистора 2, резистор 6, коллектор — 25 эмиттер насыщенного транзистора 4. В момент времени тт формируется как задний фронт входного импульса U», так и задний фронт выходного импульса 0вых .
Рабочими состояниями являются такие, 30 когда на одной из двух управляющих шин
14 и 15 присутствует высокое напряжение, например это напряжение снимается с основного и инверсного выходов триггера, не показанного на чертеже.
Далее работа аналогична рассмотренной.
Формула изобретения
Устройство синхронизации, содержащее два идентичных блока управления, содержащее шину, выходную шину, два диода, при этом каждый блок управления содержит два транзистора и три резистора, эмиттеры первых транзисторов блоков управления соединены с общей шиной, о т л и ч а ю щ е ес я тем, что, с целью расширения области использования за счет формирования выходных импульсов, длительность которых равна длительности входных импульсов, в него введены в каждый блок управления дополнительная входная шина, соединенная через первый резистор с базой первого транзистора, соединенной через второй резистор с выходной шиной с коллектором второго транзистора и через диод с базой второго транзистора второго блока управления, причем коллектор первого транзистора через третий резистор соединен с базой второго транзистора, эмиттеры первых транзисторов блоков управления соединены с входной шиной.
1800600
Составитель В.Турчеков
Техред М.Моргентал Корректор А Мотыль
Редактор
Производственно-издательский комбинат "Патент", r. Ужгород, ул. Гагарина, 101
Заказ 1173 Тираж Подписное
ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР
113035, Москва, Ж-35, Раушская наб., 4/5


