Устройство для фазовой синхронизации системы управления
Сущность изобретения: устройство для фазовой синхронизации системы управления содержит блок 1 коррекции, выполненный из двух последовательно соединенных интеграторов 2, 3, четырех резисторов 4, 5, 6,7 и конденсатора 8, источник синхронизирующего напряжения 9, выходом подключенный к входу блока коррекции 1, выход которого подключен к неинвертирующему входу первого компаратора 10, устройство включает также второй компаратор 11, инвертирующий вход которого подключен к выходу блока 1 коррекции, вторые входы первого 10 и второго 11 компараторов заземлены, а в блок коррекции введен конденсатор 12, при этом два Т-образных RCR-фильтра, каждый из которых выполнен соответственно из резисторов 4 и 5, 6 и 7 и конденсаторов 8, 12, с одним заземленным выводом, включены между входом и выходом каждого интегратора 2 и 3. 2 ил.
COIO3 СОВЕТСКИХ сОциАлистических
РЕСПУБЛИК (5п5 Н 02 М 1/08
ГОСУДАРСТВЕННОЕ ПАТЕНТНОЕ
ВЕДОМСТВО СССР (ГОСПАТЕНТ СССР) ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛ ЬСТВУ (21) 4941796/07 (22) 04.06.91 (46) 07.03.93 Бюл. ¹ 9 (71) Научно-производственное объединение силовой электроники (72) В. Д. Червенков и В. Ю. Ковалев (56) Авторское свидетельство СССР
¹562046,,кл,,Н 02 М 1/08, 1977, Авторское свидетельство СССР
¹1120461,,кл. Н 02 М 11//0088, 1981. (54) УСТРОЙСТВО ДЛЯ ФАЗОВОЙ СИНХРОНИЗАЦИИ СИСТЕМЪ| УПРАВЛЕНИЯ (57) Сущность изобретения: устройство для фазовой синхронизации системы управления содержит блок 1 коррекции, выполненный из двух последовательно соединенных, Ы,, 1800562 А1 интеграторов 2, 3, четырех резисторов 4, 5, 6, 7 и конденсатора 8, источник синхронизирующего напряжения 9, выходом подключенный к входу блока коррекции 1, выход которого подключен к неинвертирующему входу первого компаратора 10, устройство включает также второй компаратор 11, инвертирующий вход которого подключен к выходу блока 1 коррекции, вторые входы первого 10 и второго 11 компараторов заземлены, а в блок коррекции введен конденсатор 12, при этом два Т-образных
RCR-фильтра, каждый из которых выполнен соответственно из резисторов 4 и 5, 6 и 7 и конденсаторов 8, 12, с одним заземленным выводом, включены между входом и выходом каждого интегратора 2 и 3. 2 ил.
