Патент ссср 189226
О П И С А Н И Е !89226
ИЗОБРЕТЕНИЯ
Союз советских
Сопиалистинесних
Респтблии
Зависимое от авт. свидетельства №
Кл. 42m, 14
Заявлено 01. IX.1965 (№ 1026033/26-24) с присоединением заявки №
Приоритет
Опубликовано 17.XI.1966. Бюллетень ¹ 23
Дата опубликования описания 26,XII.19бб.
МПК G 06
УДК 681.142.07(088.8) Комитет по делам изобретений и открытий при Совете Министров
СССР
ЦИФРОВОЙ РАЗНОСТНЫЙ ПОСТРОИТЕЛЬ ФУНКЦИЙ
Известны цифровые разностные построители функций, состоящие из сумматоров-накопителей, входного троичного триггера, устройств образования дополнений и вентилей.
Предложенное устройство отличается от известных тем, что, с целью воспроизведения функции любой независимой переменной, вход каждого сумматора соединен с одним входом вентиля прямой передачи, второй вход которого через линию задержки подсоединен к положительному выходу троичного триггера; выход каждого сумматора соединен с входом вентиля обратной передачи, второй вход которого связан через линию задержки с отрицательным выходом троичного триггера; выход вентиля обратной передачи соединен с входом устройства образования дополнений; выход вентиля прямой передачи и выход устройства образования дополнений подключены ко входам схемы И,/7И, выход которой соединен со входом сумматора младшей разности.
Для полинома п-ой степени конечная разность и-го порядка Ь„у, =-const, где l = 1, т, а
m — число интервалов на отрезке воспроизведения.
Если заданы Лод„Лу„...... Л" у„то переход от l-й точки к (l+ 1)-й происходит согласно
Ь" ут y =- Ь" yi = — со, з1
Ь вЂ” yi i — .1 — yi -+-Ь yi, где 1 = 1,и
5 а переход к (l — 1)-й точке — согласно
gi — 1 у gf — 1у
Для построения функции любой независимой переменной используется предлагаемое устройство, осуществляющее переход от l-й
10 точки как к (l+1)-й, так и к (l — 1)-й, При этом ошибка квантования уменьшается при увеличении т, а методическая ошибка резко убывает с возрастанием и. Выбор числа и основан на том, что разности а-го порядка дол15 жны отличаться друг от друга не более, чем на е-величину, определяющую точность представления функции.
Схема устройства показана на чертеже.
В основу схемы положен сумматор-накопи20 тель, состоящий из сумматора 1 и регистра 2.
Устройство состоит из и последовательно включенных сумматоров и одного регистра 8 с усилителем-инвертором 4. В регистре 8 содержится LY ó. Конечные разностями" у, Ь" у..., находятся в последовательно расположенных регистрах 2.
Поступающие на вход сумматора 1 сигналы стробируются с помощью тактовых импульсов 1 + r, поступающих на вентили 5, 6, 3Q Суммарная задержка в накопителе г + 1
189226
f = г } у(х((....)) }
Составитель A. В. Шилейко
Техред Т. П. Курилко Корректоры: С. Н. Соколова и М. П. Ромашова
Редактор Л. Утехина
Заказ зо07> l2 Тираж 1075 Формат бум, 60Х90 /а Объем 0,16 изд. л. Подписное
1дНИИПИ Комитета ио делам изобретений и открытий прп Совете Министров СССР
Москва, Центр, >:è. Серова, д. 4
Типография, пр. Сапунова, 2 тактов. В регистрах 2 используются > импульсов (1 разряд знаковый (r — 1) — значащие, запятая фиксируется перед разрядом с весом
2 >).
Входное устройство 7 подает управляющие сигналы на вентили 8 и 9 прямой и обратной передачи. Так как при поступлении на входное устройство 7 отрицательного приращения надо производить вычитание, то сигнал с вентиля 9 идет на образователь дополнений 10.
Сигналы с устройств 7 и 9 приходят на сборку 11.
Перед началом работы в регистр 3 вводят
Л" y(0), а в регистр 2 последовательно
Ь" у(О), Ь" ву (О) .... Все числа вводятся в масштабе и в дополнительном коде.
При приходе на вход входного устройства 7 приращения аргумента производится последовательное суммирование, осуществляемое параллельно всеми сумматорами 1.
При приходе положительного приращения аргумента образуется
>1 у (1) = 5 у (О) + 5 + у (О) > = 1 и.
Аналогичные изменения происходят каждый раз при поступлении на вход вентиля б положительного приращения.
Если после поступления на вход l положительных приращений поступит сигнал отрицательного приращения независимой переменной, то образуется
Ь у (l — 1) = Ь у (l) — Ь + у (1 — 1) .
Чтобы это осуществить, операции в каждом следующем сумматоре младшей разности надо начинать на 1 такт позднее. С этой целью используются линии задержки 12 и 18. А для создания постоянного цикла работы устройства введены линии задержки 14 и 15.
Операции в первом сверху сумматоре-накопителе происходят в течение 1+ rтактов,,в следующем снизу — в течение 2 + r + 1 тактов и т. д. (r + n)-й такт подготавливает устройство 7 к работе.
Таким образом, предлагаемый цифровой разностный построитель позволяет воспроизводить функцию любой независимой переменной, в том числе и зависимости вида
Предмет изобретения
Цифровой разностный построитель функций, содержащий сумматоры-накопители, входной троичный триггер, устройство образо20 вания дополнений и вентили, отличающийся тем, что с целью воспроизведения функций любой независимой переменной, вход каждого сумматора соединен с одним входом вентиля прямой передачи, второй вход которого через
25 линию задержки подсоединен к положительному выходу троичного триггера; выход каждого сумматора соединен с входом вентиля обратной передачи, второй вход которого связан через линию задержки с отрицательным выхо30 дом троичного триггера; выход вентиля обратной передачи соединен с входом устройства образования дополнений; выход вентиля прямой передачи и выход устройства образования дополнений подключены ко входам схемы
З5 Л.>1И, выход которой соединен со входом сумматора младшей разности.

