Накопитель для оперативного запоминающего устройства

 

Изобретение относится к электронике и предназначено для использования в оперативных запоминающих устройствах на биполярных транзисторах. Целью изобретения является упрощение накопителя для запоминающего устройства Поставленная цель достигается тем, что вторые выводы источников 3 тока хранения соединены с первыми выводами резисторов 5 соответствующих токоограничительных элементов, вторые выводы которых объединены Повышенный ток через выбранный элемент 1 памяти обеспечивается соответствующий резистором 5, который отбирает часть тока резисторов 5 невыбранных элементов 1 памяти 1 ил.

союз советских

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4840587/24 (22) 18.06.90 (46) 30.07.92, Бюл. М 28 (71) Научно-исследовательский институт молекуляфной электроники (72) С.M.Èãíàòüåâ, О,А.Мызгин, В,А.Неклюдов и В.H.ÑàBåíêîâ (56) Валиев К,А., Орликовский А.А. Интегральные схемы памяти на биполярных транзисторных структурах. М,: Сов.радио, 1979. с;178, рис.6.16:б, Авторское свидетельство СССР

М 1538787, кл, G 11 С 11/40, 1988. (54) НАКОПИТЕЛЬ ДЛЯ ОПЕРАТИВНОГО

ЗАПОМИНАЮЩЕГО УСТРОЙСТВА

„„ЯЯ„„1751815 А1 (я)5 G 11 С 11 /40

1 l_#_9l ". jq .ii) (57) Изобретение относится к электронике и предназначено для использования в оперативных запоминающих устройствах на биполярных транзисторах, Целью изобретения является упрощение накопителя для запоминающего устройства. Поставленная цель достигается тем, что вторые выводы источников

3 тока хранения соединены с первыми выводами резисторов 5 соответствующих токоограничительных элементов, вторые выводы которых объединены. Повышенный ток через выбранный элемент 1 памяти обеспечивается соответствующии резистором 5, который отбирает часть тока резисторов 5 невыбранных элементов 1 памяти, 1 ил..1 751815

Изобретение относится к электронике и предназначено для использования в оперативных запоминающих устройствах на биполярных транзисторах, Известны накопители для оперативных запоминающих устройств, содержащие матрицу элемен гав памяти и источники тока хранения, обеспечивающие сохранность инфбрмации в невыбранных элементах памяти, Недостатком укаэанных накопителей является низкая помехоустойчивость, обусловленная тем, что при выборке элементов памяти ток в них остается таким же, как в режиме хранения.

Наиболее близким к предлагаемому яв ляется накопитель для оперативного запо минающего устройства, содержащий матрицу элементов памяти, первые адресные шины которой являются входами выборки накопителя, элементы связи, каждый из которых состоит из транзистора и резистора, первый вывод которого соединен с коллектором транзистора, а второй подключен к шине питания устройства, эмиттеры транзисторов элементов связи. подключены к соответствующим первым адресным шинам матрицы элементов памяти, а базы транзисторов элементов связи объединены и являются опорным входом устройства, формирователь задержки, состоящий из транзисторов и элементов памяти, первые адресные шийы которых соединены с эмиттерами соответствующих транзисторов, базы транзисторов формирователя задержки соединены с коллекторами транзисторов соответствующих элементов связи, а коллекторы подключены к шине питания уст-. ройства, две группы источников тока хранения, первые выводы которых подключены к шине нулевого потенциала устройства, две группы токоограничительных элементов потенциала устройства, две группы токоограничительных элементов на резисторах, первые выводы резисторов токоограничительных элементов первой группы подключены к соответствующим вторым адресным шинам матрицы элементов памяти, а первые выводы резисторов токоограничительных элементов второй группы — k вторым адресным шинам соответствующих элементов памяти формирователя задержки, вторые выводы резисторов токоограничительных элементов соединены с ВТорыми выводами соответствующих источиков тока хранения первой и второй групп соответственно, элементы разряда на транзисторах, базы которых соединены с вторыми выводами соответствующих источников тока хранения второй группы. а коллекторы подключены к соответствующим вторым адресным шинам матрицы элементов памяти, источник тока разряда, первый вывод которого подключен к шине нулевого потенциала, а второй вывод соединен с эмиттерами транзисторов элементов разряда.

Известное устройство работает следующим образом. ше уровня напряжения на опорном входе устройства минус пороговое напряжение эмиттерного р-и-перехода транзисторов элементов связи, соответствующий транзистор элемента связи выключается. При этом ток через соответствующие данному входу выборки элементы памяти протекает по цепи: вход выборки накопителя; первая адресная шина; элементы памяти; вторая адресная шина; резистор токоогрэничи20 тельного элемента; источник тока хранения; шина нулевого потейциала. При этом на фронте выбора накопителя ток входа выборки накопителя равен току источника тока

25 хранения, соответствующий транзистор элемента разряда выключен, так кэк напряжение на его базе еще некоторое время,. определяемое задержкой формирователя, задержки, после начала выбора остается ниже, чем напряжение нэ базе аналогичного

30 транзистора преждевыбранной строки матрицы элементов памяти. При выключении транзистора элемента связи потенциал на его коллекторе возрастает и в базу транзистора формирователя задержки через резистор элемента связи от шины питания

35 поступает ток, транзистор формирователя задержки включается. При этом ток через элемент памяти формирователя задержки

40 протекает по цепи: шина питания; переход коллектор — эмиттер транзистора формирователя задержки; первая адресная шина; элементы памяти; вторая адресная шина; резистор токоогрэничительного элемента; источник тока хранения. При спаде уровня

45 на входе выборки накопителя транзистора элемента связи включается, а величина тока его нагрузки еще некоторое время, определяемое задержкой снижения уровня на вто50 рой адресной шине формирователя задержки, остается равной сумме токов источников тока хранения и тока разряда и, следовательно, все это время элементы памяти, переходящие в невыбранное состояний, получают повышенный ток хранения, обеспечивающий им необходимую помехоустойчивость во время переходного процесса.

Недостатком устройства-прототипа является его сложность, заключающаяся в наличии в каждой строке матрицы элементов

При подаче на вход выборки накопителя

10 высокого уровня напряжения, лежащего вы1751815

20

45

55 памяти вспомогательных узлов: элемента связи, формирователя задержки, элемента разряда, второго токоограничительного элемента и второго источника тока хранения.

Целью изобретения является упрощение накопителя для оперативного запоминающего устройства.

Поставленная цель достигается тем, что в накопителе для оперативного запоминающего устройства, содержащем матрицу элементов памяти, первые адресные шины которой являются входами выборки накопителя, источники тока хранения, первые выводы которых подключены к шине нулевого потенциала, токоограничительные элементы на резисторах, первые выводы которых подключены к соответствующим вторым адресным шинам матрицы элементов памяти, вторые выводы источников тока хранения, соединены с первыми выводами резисторов соответствующих токоограничительных элементов,.вторые выводы которых объединены.

На чертеже изображена принципиальная электрическая схема накопителя для оперативного запоминающего устройства. .Накопитель для оперативного запоминающего устройства содержит матрицу элементов 1 памяти, первые адресные шины которой являются входами 2 выборки накопителя, источники 3 тока хранения, первые выводы которых подключены к шине 4 нулевого потенциала, токоограничительные элементы на резисторах 5, первые выводы которых подключены к соответствующим вторым адресным шинам 6 матрицы элементов 1 памяти и вторым выводам соответствующих источников 3 тока хранения, а. вторые выводы объединены. Каждый эле- 40 мент 1 памяти состоит из первого и второго ключевых транзисторов 7 и 8, эмиттеры которых подключены к соответствующей второй адресной шине 6, а базы и коллекторы соединены двумя перекрестными связями, первого и второго нагрузочных резисторов

9 и 10, первые выводы которых подключены к соответствующему входу 2 выборки вакопителя, а вторые выводы соединены с коллекторами соответствующих ключевых транзисторов 7 и 8.

Накопитель работает следующим образом.

В режиме хранения информации на всех входах 2 выборки накопителя установлены одинаковые напряжения низкогологического уровня. Токи, протекающие в элементы 1 памяти по вторым адресным шинам 6, обеспечивают устойчивость их состояний. Каждый элемент 1 памяти представляет собой триггер, имеющий два устойчивых состояния, Первым состоянием тригге : а. например, можно определить такую его работу, когда первый ключевой транзистор 7 открыт и его коллекторный ток, протекал в первом йагрузочном резисторе 9, создает падение напряжения, обусловливающее формирование низкого запирающего базового напряжения у второго ключевого транзистора 8, отсутствие тока в коллекторе которого обеспечивает отрытое состояние транзистора 7. Во втором состоянии элемента 1 памяти условия работы транзисторов 8 и 9 взаимно меняются. Устойчивость состояний элементов 1 памяти тем выше, чем больше разность логических напряжений на базах транзисторов 7 и 8. которая зависит от величины тока в соответствую-. щей второй адресной шине 6. При одинаковых условиях работы всех строк матрицы элементов 1 памяти в режиме хранения на . всех вторых адресных шинах 6 формируются приблизительно одинаковые напряжения,, уровень которых смещен относительно уровня напряжений на входах 2 выборки на величину напряжения между базовыми и эмиттерными выводами открйтйх клЮчевых транзисторов 7 и 8 и падения напряжения на подключенных к их базам нагрузочных резисторах 9 и. 10. Равейство напряжений на первых выводах всех резисторов 5 токоограничительных элементов обусловливает отсутствие тока в них и установление на узле их вторых выводов напряжения, равного напряжению на шинах 6, Таким образом, в режиме хранения информаций во всех вторых адресных шинах 6 протекают только токи соответствующих источников 3.

В режиме выборки информации выбранное состояние одной из строк матрицы элементов 1 памяти обеспечивается наличием более высокого. уровня напряжения на соответствующем входе 2 выборки. При этом на соответствующей второй адресной шине 6 формируется более высокое, чем на остальных шинах 6, напряжение. В резисторе 5, соответствующем выбранной строке матрицы, протекает ток, дополняющий ток источника 3 тока хранения в соответствующей шине 6. Ток данного резистора 5 складывается из токов остальных резисторов 5, которые отбирают его у соответствующих источников 3. Величина тока Ixp,pan. cooTветствует формуле

N — 1 хР.доп. = Л 6 N . R (1) где hUg — величина превышения напряжения на шине б выбранной строки элементов

1 памяти;

1751815

Составитель - С,Королев

Техред М.Моргейтал корректор . Н.Ревская

Редактор А;Лежнина

Заказ 2695 Тираж Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., 4/5

Производственно-издательский комбинат "Патент", r. Ужгород, ул,Гагарина, 101

N — количество строк в матрице, Rs — сопротивление резистора 5 токоограничительного элемента, Из формулы (1) видно, что по мере перехода строки элементов 1 памяти в выбран- 5 ное состояние дополнительйый ток хранения возрастает пропорционально

AUa от нуля до максимального значения и падает до нуля по аналогичному закону при возвращении в режим хранения.. 10

Данный накопитель для оперативного запоминающего устройства в режиме выборки информации может оказаться в таких условиях, когда выборка новой строки матрицы осуществляется одновременно с пере- 15 ходом преждевыбранной строки в режим хранения. При этом самый неблагоприятный случай будет иметь место, если высокой логический уровень на входе 2 выбираемой строки окажется сформированным раньше, 20 чем начнет падать. уровень на преждевыбранном входе 2. Дополнительные токи хранения в элементах 1 памяти этих строк матрицы, как бы одновременно оказавшихся в выбранном состоянии, определяются 25 формулой

N — 2, 1 хр.доп. =Л б . Сойоставляя формулы (1) и (2), легко убедиться в малом отличии 1 р.д р, от

Ixp.дол. при больших N, свойственных накопителям для оперативных запоминающих устройств высокой информационной емкости.

Таким образом, изобретение обеспечивает высокую помехоустойчивость накопителя для оперативного запоминающего устройства в режиме выборки информации при минимальном количестве дополнительных элементов, а именно по одному токоограничительному элементу на резисторе в, каждой строке матрицы элементов памяти, чем и достигается его простота, Формула изобретения

Накопитель для оперативного запоминающего устройства, содержащий матрицу элементов памяти, первые адресные шины которой являются входами выборки накопителя, источники тока хранения, первые выводы которых подключены к шине нулевого потенциала, токоограничительные элементы на резисторах, первые выводы которых подключены к соответствующим вторым адресным шинам матрицы элементов памяти, отличающийся тем. что, с целью упрощения накопителя. вторые выводы источников тока хранения соединены с первыми выводами резисторов соответствующих токоограничительных элементов, вторые выводы которых объединены.

Накопитель для оперативного запоминающего устройства Накопитель для оперативного запоминающего устройства Накопитель для оперативного запоминающего устройства Накопитель для оперативного запоминающего устройства 

 

Похожие патенты:

Изобретение относится к вычислительной технике, а именно к запоминающим ус010 тройствам на биполярных транзисторах

Изобретение относится к микроэлектронике и может быть использовано, в частности , в способах считывания сигнального заряда в устройствах обработки сигнала на приборах зарядовой связи (ПЗС)

Изобретение относится к вычислительной технике и может быть использовано для создания термостойких интегральных схем памяти и программируемой логики, используемых в электронно-вычислительной аппаратуре и аппаратуре средств связи

Изобретение относится к вычислительной технике, в частности к полупроводниковым устройствам на биполярных транзисторах, и может быть использовано в электронных устройствах с параллельной обработкой данных

Изобретение относится к накоплению информации, а именно к устройствам для цифровой заНиси-воспроизведения речевой информации

Изобретение относится к вычислительной технике, к запоминающим устройствам и может быть использовано в микропроцессорной технике Цель изобретения - повышение быстродействия устройства

Изобретение относится к вычислительной технике, в частности к схемам оперативней и сверхоперативной биполярной памяти в интегральном исполнении

Изобретение относится к электронной и вычислительной технике и может быть использовано При создании оперативной памяти искусственного интеллекта

Триггер // 1674262
Изобретение относится к вычислительной технике и может быть использовано при создании цифровых интегральных схем на КМДП-транзисторах

Изобретение относится к вычислительной технике и может быть использовано при создании запоминающих устройств с произвольной выборкой на МДП-транзисторах

Изобретение относится к микроэлектронике и может быть использовано для создания ЭРПЗУ с повышенной информационной плотностью на основе МОНОП-транзисторов, в частности, перепрограммируемых инжекцией горячих носителей заряда

Изобретение относится к вычислительной технике и может быть использовано для создания постоянных (ПЗУ) и репрограммируемых (РПЗУ) запоминающих устройств повышенной информационной емкости на основе МДП-структур

Изобретение относится к полупроводниковому запоминающему устройству и, в частности, к цепи усиления напряжения (употребляемый здесь термин "цепь усиления напряжения" имеет тот же смысл, что и "усилительная схема", "цепь выработки усиленного напряжения", "однокаскадная усилительная схема с компенсационной обратной связью" и т.д.) для усиления подаваемого от системы питающего напряжения до желательного уровня усиления напряжения

Изобретение относится к вычислительной цифровой технике, конкретно к конструкции ячейки памяти с вертикально расположенными друг над другом пересечениями

Изобретение относится к способу регенерации ячеек памяти в динамическом запоминающем устройстве с произвольным доступом и, в частности, к способу, который уменьшает помехи регенерации на напряжении стока динамического запоминающего устройства с произвольным доступом, имеющего КМОП-структуру

Изобретение относится к электронной технике

Изобретение относится к запоминающей ячейке статического ЗУПВ

Изобретение относится к схемному устройству с некоторым числом электронных схемных компонентов, состояние которых может переводится в исходное состояние
Наверх