Управляемый делитель частоты
Сущность изобретения: устройство содержит элемент ИЛИ 1, два элемента НЕ 2, 5, счетчик 3 импульсов, два триггера 4 и 6, три входные шины 7,8 и 9, выходную шину 10 с соответствующими связями. 1 з.п. флы, 3 ил.
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК (я)л Н 03 К 23/66
ГОСУДАР СТВ Е ННЫЙ КОМИТЕТ
ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ
ПРИ ГКНТ СССР
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
33 и
1 I г
2 -) (21) 4817853/21 (22) 23.04.90 (46) 15.05.92. Бюл. № 18 (71) Научно-исследовательский и проектноконструкторский институт автоматизированных систем управления транспортом газа (72) Е.Н.Бантюков (53) 621.374.4(088.8) (56) Авторское свидетельство СССР
¹ 1322471, кл.. Н 03 К 23/66, 30,12.85.
Авторское свидетельство СССР
N 1238234, кл. Н 03 К 23/66, 27.09.84.
„5U„„1734209 А1 (54) УПРАВЛЯЕМЫЙ ДЕЛИТЕЛЬ ЧАСТОТЫ (57) Сущность изобретения: устройство содержит элемент ИЛИ 1, два элемента НЕ
2, 5, счетчик 3 импульсов, два триггера 4 и
6, три входные шины 7,8 и 9, выходную шину
10 с соответствующими связями. 1 з.п. флы, 3 ил.
1734209
15
Изобретение относится к импульсной технике и может быть использовано в устройствах цифровой и измерительной техники, в устройствах отсчета времени и устройствах синхронизации.
Целью изобретения является повышение быстродействия и расширение частотного диапазона входных импульсов в сторону высоких частот.
Устройство позволяет формировать импульсы выходной частоты типа меандр при четном и при нечетном коэффициентах деления без дополнительного формирования импульсов по фронтам входных импульсов, что приводит к увеличению быстродействия управляемого делителя частоты и к расширению частотного диапазона входных импульсов в сторону высоких частот.
На фиг. 1 приведена электрическая структурная схема управляемого делителя частоты; на фиг, 2 — временные диаграммы работы управляемого делителя частоты при нечетном коэффициенте деления; на фиг. 3 — временные диаграммы работы управляемого делителя частоты при четном коэффициенте деления.
Управляемый делитель частоты содержит элемент ИЛИ 1, первый инвертор 2, счетчик 3 импульсов, к входу разрешения записи которого подключен выход элемента
ИЛИ 1, первый триггер 4, первый вход которого соединен с выходом первого инвертора 2, второй инвертор 5. второй триггер 6, инверсный выход которого подключен к второму входу первого триггера 4, первый выход которого соединен с первым входом элемента ИЛИ 1, второй вход которого соединен с выходом переноса счетчика 3 импульсов и с третьим входом триггера 4, второй выход которого подключен к входу второго инвертора 5, выход которого соединен со счетным входом второго триггера 6, входную шину 7, которая подключена к входу первого инвертора 2 и к счетному входу счетчика 3 импульсов, кодовую шину 8, разряды которой, кроме младшего, подключены к информационным входам счетчика 3 импульсов, а младший разряд соединен с четвертым входом триггера 4, шину 9 установки, которая подключена к третьему входу элемента ИЛИ 1 и к входу сброса триггера 6, выходную шину 10, которая соединена с прямым выходом триггера 6.
Первый триггер 4 содержит первый 11 и второй 12 элементы И-НЕ, выход второго элемента И-НЕ 12 подключен к первому выходу триггера 4 и к первому входу элемента
И-НЕ 11; второй вход которого соединен с третьим входом триггера 4, первый вход ко20
55 торого подключен к второму входу элемента
И-НЕ 12, первый вход которого соединен с выходом элемента И-НЕ 11 и с вторым выходом триггера 4, второй вход которого подключен к четвертому входу элемента И-НЕ
12, третий вход которого соединен с четвертым входом триггера 4. Счетчик 3 импульсов и триггер 6 по счетным входам работают от передних фронтов импульсов, поступающих на эти входы.
Управляемый делитель частоты работает следующим образом.
В исходном положении на шине 9 находится нулевой сигнал, в счетчике 3 импульсов записан код, находящийся на шинах 8, начиная с второго разряда, триггеры 4 и 6 находятся в нулевом положении, при этом на втором выходе триггера 4 имеется нулевой сигнал, на выходе счетчика 3 импульсов — единичный сигнал.
При подаче на шину 9 единичного сигнала появляется единичный сигнал на выходе элемента ИЛИ 1 (фиг, 2б и Зб) и разрешается работа счетчика 3 импульсов по счетному входу (фиг. 2г и Зг). Каждый импульс, поступающий после этого на шину
7 (фиг. 2а и За), вычитает из содержимого счетчика 3 "1". После. окончания на счетном входе счетчика 3 импульса, записавшего в него нулевой код, на выходе переноса счетчика 3 импульсов появляется нулевой сигнал (фиг, 2г и Зг). Далее рассмотрим работу сначала для нечетного коэффициента деления, а потом для четного, При нечетном коэффициенте деления на шине 8 в младшем разряде находится единичный сигнал, поступающий на четвертый вход триггера 4, кроме того на второй вход триггера 4, поступает единичный сигнал с нулевого выхода триггера 6, а на первый в паузу входных импульсов поступает единичный сигнал с выхода инвертора 2, поэтому нулевой сигнал с выхода счетчика 3 импульсов перебрасывает триггер 4 в противоположное положение (фиг. 2д и 2е). Нулевой сигнал с выхода счетчика 3 импульсов, кроме того, через элемент ИЛИ 1 поступает на вход разрешения записи счетчика 3 импульсов и записывает в него код с шины 8. На выходе счетчика 3 импульсов появляется единичный сигнал(фиг. 2г), но на выходе элементов
ИЛИ 1 (фиг. 2б) сохраняется нулевой сигнал, так как на его первый вход поступает нулевой сигнал с первого выхода триггера
4. При появлении следующего входного импульса счетчик 3 импульсов не переключается, так как на его входе разрешения записи находится нулевой сигнал, а триггер 4 переключается в противоположное положение нулевым сигналом с выхода инверто1734209
55 ра 2, На первом выходе триггера 4 и на выходе элемента ИЛИ 1 появляется единичный сигнал. Нулевой сигнал с второго выхода триггера 4 через инвертор 5 (фиг. 2ж) устанавливает триггер 6 в единичное положение (фиг. 2д), на шине 10 начинает формироваться импульс выходной частоты, кроме того, нулевой сигнал с нулевого выхода триггера 6 поступает на второй вход триггера 4. Последующие входные импульсы вычитают каждый из содержимого счетчика
3 импульсов "1". После окончания на счетном входе счетчика 3 импульсов импульса, записавшего в него нулевой код, на выходе переноса счетчика 3 импульсов появляется нулевой сигнал, поступающий через элемент ИЛИ 1 на вход разрешения записи счетчика 3 импульсов и записывающий в него код с шины 8. Кроме того, нулевой сигнал с выхода счетчика 3 импульсов проходит на выход триггера 4, но не переключает его так как на его втором входе имеется нулевой сигнал. При записи кода шины 8 в счетчик 3 импульсов на его выходе появляется единичный сигнал, соответственно на втором выходе триггера 4 появляется нулевой сигнал, а на выходе инвертора 5 — единичный сигнал, переключающий триггер 6 в нулевое положение. На шине 10 оканчивается импульс выходной частоты, Далее управляемый делитель частоты работает аналогично описанному, При четном коэффициенте деления на шине 8 в младшем разряде находится нулевой сигнал, удерживающий единичный сигнал на первом выходе триггера 4, поэтому нулевой сигнал с выхода счетчика 3 импульсов только проходит на второй выход триггера 4, но не переключает его. Импульсы с второго выхода триггера 4 приходят на счетный вход триггера 6, на выходе которого формируются импульсы выходной частоты, выдаваемые на шину 10.
Формула изобретения
1.-Управляемый делитель частоты, содержащий счетчик импульсов, информационные входы которого соединены с
5 разрядами, кроме младшего, кодовой шины, первый триггер, первый вход которого соединен с выходом первого инвертора, вход которого соединен со счетным входом счетчика импульсов, второйтриггер, прямой вы10 ход которого соединен с выходной шиной, а вход сброса — с шиной установки, о т л и ч а юшийся тем, что, с целью повышения быстродействия и расширения частотного диапазона в сторону высоких частот, в него
15 введены элемент ИЛИ, второй инвертор, выход которого соединен со счетным входом второго триггера, инверсный выход которого соединен с вторым входом первого триггера, первый выход, которого подклю20 чен к первому входу элемента ИЛИ, второй вход которого соединен с выходом переноса счетчика импульсов и третьим входом первого триггера, второй выход которого соединен с входом второго инвертора, причем
25 счетный вход счетчика импульсов подключен к входной шине, а вход разрешения записи счетчика импульсов подключен к выходу элемента ИЛИ, третий вход которого подключен к шине установки, а младший
30 разряд кодовой шины-подключен к четвертому входу-первого триггера, 2. Делитель по п, 1, отл и ч а ю щи и с я тем, что первый триггер содержит первый и второй элемент И-НЕ, причем выход перво35 го элемента И-НЕ подключен к второму выходу первого триггера и первому входу второго элемента И- НЕ, второй вход которого соединен с первым входом первого триггера, третий — с четвертым, четвертый — с
40 .вторым входами первого триггера соответственно, а выход — с первым выходом первого триггера и первым входом первого элемента И-НЕ, второй вход которого соединен с третьим входом первого триггера.
1734209
1734209
1:Ъ съ ч ) г с
Составитель Л.Клевцова
Редактор Ю.Середа Техред.М.Моргентал Корректор Э Лончакова
Заказ 1676 Тираж Подписное
ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР
113035, Москва, Ж-35, Раушская наб., 4/5
Производственно-издательский комбинат "Патент", г. Ужгород, ул. Гагарина, 101




