Четырехквадрантное аналоговое множительное устройство
Изобретение относится к аналоговой вычислительной технике, а именно к вычислительным устройствам с логарифмическим преобразованием сигналов, и может быть использовано как в аналоговых вычислительных машинах, так и в системах сбора и Обработки информации. Цель изобретения - упрощение устройства и повышение его надежности, а также повышение точности перемножения аналоговых сигналов с различными знаками. Поставленная цель достигается тем, что устройство содержит два блока выделения модуля, два логарифмических преобразователя, аналоговый сумматор, антилогарифмический преобразователи и два оптических управляемых инвертора, и не содержит специального блока определения знака произведения. Зил.
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК (si)s G 06 G 7/16
ГОСУДАРСТВЕННЫЙ КОМИТЕТ
ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ
ПРИ ГКНТ СССР
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4842869/24 (22) 25.06.90 (46) 07.03.92 Бюл. N. 9 (71) Ереванский политехнический институт им. К;Маркса (72) М,С.Гарибян (53) 681.3 (088,8) (56) Авторское свидетельство СССР
М 586465, кл. G 06 6 7/16; 1975.
Авторское свидетельство СССР
f4 830413, кл. 6 06 G 7/16, 1979. (54) ЧЕТЫ РЕХКВАДРАНТНОЕ АНАЛОГОВ0Е МНОЖИТЕЛЬНОЕ УСТРОЙСТВО (57) Изобретение относится к аналоговой вычислительной технике,-а именно к вычислительным устройствам с логарифмическим
Изобретение относится к аналоговой вычислительной технике, а именно к вычислительным устройствам с ло арифмическим преобразованием сигналов, и может быть использовано как в аналоговых вычислительных машинах, так и в системах сбора и обработки информации.
Известно аналоговое множительное устройство, содержащее первый и второй логарифмические преобразователи, выходы которых подключены к входам аналогового сумматора, выход которого подключен к входу антилогарифмического преобразователя, инвертор.
Недостатком данного .устройства является сравнительно небольшой диапазон изменения входных сигналов.
„„ 4 „„1718240 А1 преобразованием сигналов, и может быть использовано как в аналоговых вычислительных машинах, так и в системах сбора и рбработки информации. Цель изобретения — упрощение устройства и повышение его надежности, а также повышение точности перемножения аналоговых сигналов с различными знаками. Поставленная цель достигается тем, что устройство содержит два блока выделения модуля, два логарифмических преобразователя, аналоговый сумматор, антилогарифмический преобразователь и два оптических управляемых инвертора, и не содержит специального блока определения знака произведения. 3 ил.
Наиболее близким по технической сути и достигаемому положительному эффекту к предлагаемому устройству является аналоговое множительное устройство, содержа. щее первый и второй логарифмические преобразователи, входы которых соответственно через первый и второй блоки выделения модуля соединены с информационными входами устройства, а выходы подключены к входам аналогового сумматора, подключенного выходом к входу управляемого инвертора, выход которого является выходом устройства, два компаратора и сумматор по модулю два.
Недостатком известного устройства является сложность его конструктивной реализации, а именно выполнении цепи формирования знака произведении, а также наличие дополнительного коэффициента
1718240 пропорциональности в значении сигнала произведения отрицательной полярности ввиду наличия инвертора.
Цель изобретения — упрощение устройства и повышение его надежности, а также 5 повышение точности перемножения аналоговых сигналов с различными знаками, В устройство, содержащее два блока выделения модуля, два логарифмических преобразователя, аналоговый сумматор, 1 антилогарифмический преобразователь и первый управляемый инвертор с соответствующими им связями, введен второй управляемый инвертор, причем первый и второй инверторы выполнены оптически управляемыми, а первый и второй блоки выделения модуля содержит оптические выходы индикации отрицательных значений входных сигналов. оптически связанные с управляющими входами первого и второго оптически 2 управляемых инверторов.
В силу конструктивных. особенностей выполнения первого и второго блоков выделения модуля, позволяющих, помимо модуля входного сигнала, формировать на его дополнительном выходе оптический сигнал о наличии входного сигнала с отрицательной полярностью,- возникает возможность исключить из состава устройства цепь формирования знака. произведения и сформированными знаковыми сигналами первого и второго блоков выделения модуля непос-. редственно управлять знаком произведения. Таким образом. осуществляется упрощение устройства, повышение его на- 3 нежности и точность перемещения знакопеременных. сигналов.
На фиг. 1 представлена функциональная схема предлагаемого устройства; на фиг. 2 — схема блока выделения модуля; на 4 фиг. 3 — схема оптически управляемого инвертора.:
Четырехквадрантное аналоговое множительное устройство (фиг. 1) содержит первый 1 и второй 2 информационные.вхо- 4 ды устройства, первый 3 и Второй 4 блоки выдвлейия модуля, первый 5 и второй 6 логарифмические преобразователи, аналоговый сумматОр 7; антилогзриФмичеакий преобразователь 8, первый 9 и второй .10 оптически управпяемые инверторы. от наличия или отсутствия управляющего
25 оптического сигнала осуществляют изменеПри наличии на управляющих входах первого 9 и второго 10 оптически управляе30 мых инверторов информации об отрица50
Блоки 3 (4) выделения модуля (фиг, 2) содер>кит элемент. 11 с односторонней проводимостыК светоивлучающий элемент 12 с односторонней проводимостью, и операциойный усилитель 13 с тремя масщтабными резисторами 14-16, Оптически управляемый инвертор 8 (9) содержит операционный усилитель 17, три масштабных резистора 18 — 20 и оптически управляемый ключевой элемент 21 (фиг. 3).
Четырехквадрантное аналоговое множительное устройство работает следующим образом.
На первый 1 и второй 2 информационные входы устройства поступают знакопеременные входные сигналы, модули которых, выделенные соответственно блоками 3 и 4, логарифмируются преобразователями 5 и 6, а затем поступают на входы аналогового сумматора 7, на выходе которого формируется напряжение, равное
UBblx7=1од0вых1+1од08х2 log(Ugy), Upped) На выходе антилогарифмического преобразователя 8 имеется модуль произведения двух входных сигналов, Формирование требуемого знака произведения входных энакопереме1 н ых сигналов осуществляется первым 9 и вторым 10 оптически управляемыми инверторами, которые в зависимости ние полярности поступающего на них значения модуля произведения. тельных значениях перемножаемых входных сигналов осуществляется двойное инвертирование сигнала с выхода антилогарифмического преобразователя 8, что cooT" ветствует положительному значению произведения. При наличии управляющего сигнала на первом 9 или втором 10 оптически управляемых инверторах на выходе устройства присутствует отрицательное значение произведения.
Использование предлагаемого устройства позволяет решить задачу перемножения двух знакопеременных напряжений с наименьшим количеством используемых технических средств без ухудшения остальных технических и метрологических показателей.
Формула изобретения
Четырехквадрантное аналоговое множительное устройство, содержащее первый и второй логарифмические преобразователи, входы которых соответственно через первый и второй блоки выделения модуля соединены с первым и вторым информационными входами устройства, а выходы подключены к входам аналогового сумматора, выход которого через антилогарифмический . преобразователь подключен к информационному входу первого управляемого инвер1718240
@я .т
Составитель Н.Зайцев
Техред M.Ìîðãåíòàë Корректор Т.Палий
Редактор И. Шулла
Заказ 883 Тираж Подписное
ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР
113035, Москва, Ж-35. Раушская наб.. 4/5
Производственно-издательский комбинат "Патент", г. Ужгород, ул.Гагарина, 101 тора, о т л и ч а ю щ е е с я тем, что; с целью упрощения устройства и повышения его надежности, а также повышение точности перемножения аналоговых сигналов с различными знаками, в него введен второй управляемый инвертор, причем первый и второй инверторы выполнены оптически управляемыми, выход второго оптически управляемого инвертора соединен с выходоМ устройства, а информационный вход подключен к выходу первого оптически управляемого инвертора, оптические выходы индикации отрицательных значений вход5 ных сигналов первого и второго блоков выделения модуля связаны с управляющими входами соответственно первого и втормо оптически управляемых инверторов.


