Приоритетный дискриминатор
Изобретение относится к импульсной технике и может использоваться при создании измерительных и регулирующих устройств повышенного быстродействия. Цель изобретения - расширение диапазона частот входных импульсных последовательностей - достигается введением распределителей 9, 10 импульсов, триггеров 11-13, формирователей 14-17, импульсов, элементов ИЛИ 18-21 и организацией новых структурных свечей. Устройство также содержит входные шины 1, 2, триггеры 3-5, выходные шины 6. 7 и шину "сброс" 8. 2 ил.feИзобретение относится к импульсной технике и может использоваться присозда-. НИИ измерительных и регулирующих устройств повышенного быстродействия.Известны устройства (схемы совпадений-антисовпадений), например [1], представляющие собой логические устройства, вырабатывающие выходной сигнал, если на его входы сигналы поступают одновременно.Разрешающее время подобных устройств составляет величину порядка одной наносекунды, что не всегда достаточно.Наиболее близ.ким по технической сущности является приоритетный дискримийатор [2], содержащий две входные шиныг первый, второй и третий RS-триггеры, причем R- и S-входы третьего RS-триггера соединены с выходами первого и второго RS-триггеров, соответственно, а также первую и вторую выходные шины и шину"сброс". Третий RS-триггер, в исходном состоянии находящийся в неустойчивом состоянии, когда на его R- и S-входы подан логический нуль (на выходах Q и Q логическая единица), обладает временным разрешением At по порядку поступления ИМПУЛЬСОВ на его R- и S-входы примерно в •IQ'^ раз большим, чем быстродействие используемых в нем элементов.Высокое временное разрешение такого устройства при его конструктивной простоте может обеспечить ему широкое применение, однако при высокой частоте следования дискриминируемых импульсов устройство не работоспособно, т.к. использует ручной сброс в исходное состояние. При использовании для установки приоритетного дискриминатора в исходное состояние его выходных или входных сигналов задержка в цепях сброса ограничивает быстродействие устройства. Предельная часто-|Ь. ^ю00
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК (E9) (4Ф) (st)s Н 03 K5/26
ГОСУДАРСТВЕННЫИ КОМИТЕТ
ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ
ПРИ ГКНТ СССР
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
°" ъ,Ф
1., IRWIN ф
"4
О
OO (21) 4766524/21 (22) 04.12.89 (46) 23.02.92, Бюл, М 7 (71) белорусский государственный университет им. В.И.Ленина (72) К.Н.Коростик Е.Д.Карих (53) 621,374 (088.8) (56) Мелешко Е.А., Морозов А.Г. Схемы совпадения антисовпадений на основе токового ключа. /Приборы и техника эксперимента, 1972, М 3, с. 91-94.
Катаев Ю.Г. Помехоустойчивый регистратор очередности импульсов с разрешением менее 40 пс./Приборы и техника эксперимента, 1985, ЬЬ 5, с, 118-120.
Изобретение относится к импульсной технике и может использоваться при созда-. нии измерительных и регулирующих устройств повышенного быстродействия.
Известны устройства (схемы совпадений-антисовпадений), например I 1), представляющие собой логические устройства, вырабатывающие выходной сигнал. если на его входы сигналы поступают одновременно.
Разрешающее время подобных устройств составляет величину порядка одной наносекунды, что не всегда достаточно.
Наиболее близким по технической сущности является приоритетный дискриминатор (21, содержащий две входные шины; первый, второй и третий RS-триггеры, причем R- u S-входы третьего RS-триггера соединены с выходами первого и второго
RS-триггеров, соответственно, а также первую и вторую выходные шины и шину (54) ПРИОРИТЕТНЫЙ ДИСКРИМИНАТОР (57) Изобретение относится к импульсной технике и может использоваться при созда4 нии измерительных и регулирующих устройств повышенного быстродействия.
Цель изобретения — расширение диапазона частот входных импульсных последовательностей — достигается введением распределителей 9, 10 импульсов, триггеров 11-13, формирователей 14-17, импульсов, элементов ИЛИ 18-21 и органиэацией новых структурных свечей.
Устройство также содержит входные шины
1, 2, триггеры 3-5, выходные шины 6, 7 и шину "сброс" 8. 2 ил.
"сброс". Третий RS-триггер, в исходном состоянии находящийся в неустойчивом состоянии, когда на его R- u S-входы подан логический нуль (на выходах Q u Q логическая единица), обладает временным разрешением Ж по порядку поступления импчльсов на его R- u S-входы примерно в .102 раз большим, чем быстродействие используемых в нем элементов.
Высокое временное разрешение такого устройства при его конструктивной простоте может обеспечить ему широкое применение, однако при высокой частоте следования дискриминируемых импульсов устройство не работоспособно, т.к. использует ручной сброс в исходное состояние.
При использовании для установки приоритетного дискриминатора в исходное состояние его выходных или входных сигналов задержка в цепях сброса ограничивает быстродействие устройства. Предел ьная часто1714798 та следования входных импульсов оказывается меньшей. чем допустимая частота для микросхем, на которых выполнен приоритетный дискриминатор.
Цель изобретения — расширение диапазона частот входных импульсов приоритетного дискриминатора.
Цель изобретения достигается тем, что в устройство (2) дополнительно введены два распределителя импульсов с первой и второй входных шин, три RS-триггера, четыре . формирователя импульсов и четыре элемента ИЛИ; из дополнительно введенных блоков образован дополнительный (параллельный) дискриминатор, благодаря чему оказывается возможным попеременное (временное) распараллеливание входных сигналов на два канала, что позволяет во время работы одного из каналов обеспечить подготовку к работе (сброс в исходное. .состояние) элементов другого. Благодаря этому расширяется диапазон частот входных импульсов приоритетного дискриминатора.
На фиг.1 показана функциональная схема дискриминатора; на фиг.2 — временные диаграммы работы.
Дискриминатор содержит первую и вторую входные шины 1, 2; первый, второй и третий RS-триггеры 3, 4 и 5 соответственно, причем R- u S-входы третьего триггера соединены с выходами Q< и Qg первого и второго RS-триггеров соответственно; первую и вторую выходные шины 6, .7 и шину
"сброс" 8; а также дополнительно введенные первый и второй распределители импульсов 9, 10 соответственно; четвертый, пятый .и шестой RS-триггеры 11, 12 и 13 соответственно; с первого по четвертый формирователи импульсов 14, 15, 16 и 17 соответственно; с первого по четвертый элементы ИЛИ 18, 19, 20 и 21 соответственно; причем входы первого и второго распределителей импульсов соединены, соответственно, с первой и второй входными шинами, первые выходы а, а распределителей 9, 10 соединены с S-входами соответственно, триггеров 3, 4, а также соответственно с первым и вторым входами элемента ИЛИ 18, вторые выходы б, б рас. пределителей 9, 10 соединены с 3-входами, соответственно триггеров 11, 12, а также с первым и вторым входами элемента ИЛИ
19, третий вход которого соединен с шиной
"сброс", а выход соединен с R-входами триггеров 3, 4, при этом выход элемента ИЛИ 18 соединен с R-входами. триггеров 11, 12, выходы которых соединены, соответственно, с
S- и с R-входами триггера 13, прямые выходы 0 и 0 òðèããåðîâ 5 и 13 соединены, соответственно, со входами формирователей 14 и 15, инверсные выходы 0 и 0 триггеров 5 и 13 соединены со входами формирователей
16 и 17, выходы формирователей 14, 15 соединены, соответственно, с первым и вторым входами элемента ИЛИ 20, выход которого соединен с выходной шиной 6, выходы формирователей 16 и 17 соединены, соответственно, с. первым и вторым входами элемента
ИЛИ 21, выход которого соединен с выход5
Формула изобретения
Приоритетный дискриминатор, содержащий первую и вторую входные шины, первый, второй и третий RS-триггеры, причем й- и S-входы третьего RS-триггера соединены с выходами первого и второго
RS-триггеров соответственно, а также первую и вторую выходные шины и.шину
"сброс", отличающийся тем, что, с целью расширения диапазона частот входных импульсов, в него введены первый и второй распределители импульсов, четвертый, пятый и шестой RS-триггеры с первого по четвертый формирователи импульсов, с первого по четвертый элементы ИЛИ, причем входы первого и второго распределителей импульсов соединены соответственно с первой и второй входными шинами„первые
55 ной шиной 7, Устройство работает следующим образом. После подачи импульса на вход "сброс" на выходах триггеров 3, 4 устанавливается
15 состояние 0> Ch - О, на выходах триггера
5 0 0 1 (на выходных шинах 6, 7 логическая единица). При поступлении первой пары дискриминируемых импульсов на входные вины 1, 2 распределителями 9, 10
20 импульсы коммутируются на выходы а. а, Выходными импульсами распределителей осуществляется. переключение триггеров 3, 4 в состояние 0> = Qz = 1, а первым в паре импульсом через элемент ИЛИ 18 сброс(или
25 подтверждение состояния) триггеров 11, 12
I в состояние 01 = (h = О. Если разность времен t> и t2 прихода импульсов на шины 1, 2
t>-tel > Лт, то на одном из выходов 0 или Q триггера 5, соответствующем очередности
30 прихода импульсов на входные шины приоритетного дискриминатора, формируется перепад 1-0, По этому перепаду соответствующим формирователем 14 или 15 вырабатывается короткий импульс, который через
35 схему ИЛИ 14 или 16 поступает на соответствующую шину 6 или 7. При поступлении второй пары импульсов на входные шины 1, 2 распределителями 9, 10 они направляются на выходы б, б, аналогичным образом проис40 ходит срабатывание триггера 13 и установка в исходное состояние триггеров 3, 4 и 5.
1714798 выходы соединены с S-входами соответственно первого и второго В$-триггеров, э также соответственно с первым и вторым входами первого элемента ИЛИ, вторые выходы соединены с S-входами соответственно четвертого и пятого RS-триггеров, э тэкже соответственно с первым и вторым входами второго элемента ИЛИ, третий вход которого соединен с шиной "сброс", а выход соединен с R-входами первого и второго RS-триггеров, при этом выход первого элементэ ИЛИ соединен с R-входами четвертого и пятого RS-триггеров, выходы которых соединены соответственно с S- u й-входами шестого RS-триггера, прямые выходы третьего.и шестого RS-триггеров соединены с входами первого и третьего формировэтелей импульсов, инверсные выходы третьего и шестого RS-триггеров соединены
5 с входэми второго и четвертого формирователей импульсов, выходы первого и второго формирователей импульсов соединены соответственно с первым и вторым входами третьего элемента ИЛИ, выход которого со1.0 единен с первой выходной шиной, выходы третьего и четвертого формирователей им. пульсов соединены соответственно с пер-вым и вторым входами четвертого элемента
ИЛИ, выход которого соединен с второй вы15 ходной шиной.
1714798
Редактор А. 3 робок
Заказ 704 Тираж Подписное
ВНИИПИ Государственного комитета ло изобретениям и открытиям ври ГКНТ СССР
113036. Москва, Ж-36, Рауаская наб., 4/5
Производственно-издательский комбинат "Патент", r. Ужгород, ул. Гагарина, 101 а Вх.ш. б 8х.ш. д г4хз
> Ю у 0) а
3 ke.7 и J-дх.1 к 8-8х.1
4 01 е и Вых!
О ЙЯли
Составитель К. Коростик
Техред М.Моргентал Корректор О. Кравцова



