Преобразователь сдвига фазы в код
Изобретение относится к автоматике и вычислительной технике и может быть использовано для связи аналоговых источников информации с цифровым вычислительным устройством. С целью повышения быстродействия в преобразователь сдвига фазы в код.содержащий формирователь 1 опорных сиг» налов, триггер 2, элемент И 5, счетчик 6, компаратор 7, шифратор 8, входную шину 10 и общую шину 11, введены элементы 3, 4 ИСКЛЮЧАЮЩЕЕ ИЛИ и блок 9 управления. Блок 9 управления содержит триггеры 12, 13, 14 и шину 15 управления. Дважды за период опорного сигнала на установочные входы счетчика 6 записывается с выхода шифратора 8 код, соответствующий я, если сдвиг по фазе превышает пол'овину периода. На счетный вход счетчика 6с выхода элемента И .5 поступает пачка импульсов, число которых пропорционально сдвигу по фазе внутри ^. При нулевом сигнале на шине 15 код в счетчике б не обнуляется. 1 з.п. ф-лы, 2 ил.
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК (l9) Cl!) ГОСУДАРСТОЕННЫЙ КОМИТЕТ
ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ
ПРИ ГКНТ СССР
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4630365/24 (22) 02.0 1.89 (46) 30.01,92, Бюл. hh 4 (72) С.И. Соэинов (53) 681.325(088.8) (56) Авторское свидетельство СССР
ЬЬ 1470164. кл. Н 03 M 1/64, 1987.
Побережский Е.С. Цифровые радиоприемные устройства. M., Радио и связь, 1987, с. 78-80, рис. 3.21, 3.22. (54) ПРЕОБРАЗОВАТЕЛЬ СДВИГА ФАЗЫ В
КОД (57) Изобретение относится к автоматике и вычислительной технике и может быть использовано для связи аналоговых источников информации с цифровым вычислительным óñтройством. С целью повышения быстродействия в преобразователь сдвига фазы в код, .Изобретение относится к автоматике и вычислительной технике и может быть использовано для связи аналоговых- источников информации с цифровым вычислительным устройством.
Целью изобретения является повышение быстродействия преобразователя.
Структурная схема преобразователя представлена на фиг. 1; временная диаграмма его работы — на фиг. 2.
Преобразователь сдвига фазы е код содержит формирователь 1 опорных сигналов, триггер 2, элементы 3 и 4 ИСКЛЮЧАЮЩЕЕ
ИЛИ, элемент И 5, счетчик 6, компаратор 7, шифратор 8, блок 9 управления, входную шину 10, общую шину 11. Блок 9 управления содержит триггеры 12, 13 и 14, шину 15 управления, Преобразователь работает следующим образом. (sa)s Н 03 М 1/64; G 01 и 25/00 содержащий формирователь 1 опорных сигналов, триггер 2, элемент И 5, счетчик 6, компаратор 7, шифратор 8, входную шину 10 и общую шину 11, введены элементы 3, 4
ИСКЛЮЧАЮЩЕЕ ИЛИ и блок 9 управления. Блок 9 управления содержит триггеры
12, 13, 14 и шину 15 управления. Дважды за период опорного сигнала на установочнйе входы счетчика 6 записывается с выхода шифратора.8 код, соответствующий л, если сдвиг по фазе превышает honîâèíó периода. На счетный вход счетчика 6 с выхода элемента И 5 поступает пачка импульсов, число которых пропорционально сдвигу по фазе внутри к, При нулевом сигнале на шине 15 код в счетчике 6 не обнуляется. 1 з.п. ф-лы, Я ил.
Сигналы нз третьем, четвертом и первом выходах формирователя 1. йредставлены на фиг. 2, а, б, в. Сигнал на втором выходе формирователя 1 имеет вдвое большую частоту, чем сигнал на его первом выходе.
Входной сигнал поступает на компаратор 7, который формирует прямоугольные импульсы, соответствующие положительны м полуволнам входного сигнала. Сигнал с выхода компаратора 7 (фиг. 2, r) в начале каждого измерительного инте рвала записывается в триггер 2 (фиг. 2, д) по сигналу с четвертого выхода формирователя 1 (фиг. 2, б). Элемент 3 формирует сигнал антисовпадений выходной информации компаратора
1 и триггера 2 (фиг. 2, е), длительность которого пропорциональна фазовому сдвигу в пределах углах входного сигнала по отношению к опорному. Элемент 4 формирует из сигнала с третьего выхода формирователя 1
1709524 (фиг. 2а) и выходного сигнала триггера 2 сигнал, который через шифратор 8 записывает в счетчик 6 код N/2, соответствующий углу е, При наличии единичных сигналов на выходе триггера 12 (фиг. 2,з) и на выходе 5 элемента 3 счетчик 6 осуществляет счет по фронтам сигнала тактовой частоты с первого выхода формирователя 1 (фиг, 2„в), прошедшего через элемент И 5(фиг. 2, и), Таким образом, к моментам окончания измери- 10 тельных интервалов в счетчике 6 формируются оценки фазы, соответствующие этим интервалам (фиг. 2, л).
При наличии единичного сигнала на шине 15 управления (фиг. 2, ж) триггер 12 уста- 15 иавливается в "1" и открывает элемент И 5.
По фронту сигнала с четвертого выхода формирователя 1 на инверсном выходе триггера 13 форМируются импульсы (фиг. 2, к), длительностью е четверть периода сигнала 20 с первого выхода формирователя 1., поступающие на вход управления записью счетчика. 6..По этому импульсу выходной код шифратора 8 заносится в счетчик 6. На инверсном выходе триггера 14 формируется 25 короткий отрицательный импульс, устанавливающий е "0" триггер 13. Длительность выходного импульса триггера 14 равен времени срабатывания триггеров 13 и 14.
В результате при единичном управляю- ЗО щем сигнале На шине 15 по каждому положительному фронту. сигнала с четвертого выхода формирователя 1 на выходе счетчика 6 формируется код, пропорциональный сдвигу по фазе входило сигнала 10 о носи- 35 тельно опорного сигнала. При нулевом управляющем сигнале на шине 15 триггеры 12 . и 13 блока 9 находятся в нул евом состоянии, элемент И 5 закрыт, код в счетчике 6 не обновляется. 40
Формула изобретения
1. Преобразователь сдвига фазы в код, содержащий формирователь опорных сигналов, первый выход которого соединен с 45 первым входом элемента И, выход элемента
И соединен со счетным входом счетчика, установочные входы которого подключены к выходам шифратора, компаратор, первый и второй вхОды которого подключены соответственно к входной и общей шинам, триггер, отличающийся тем, что, с целью повышения быстродействия преобразователя, в него введены первый и второй элементы ИСКЛЮЧАЮЩЕЕ ИЛИ и блок управления, выход триггера соединен с первыми входами первого и второго элементов
ИСКЛЮЧАЮЩЕЕ ИЛИ, выходы которых соединены соответственно с вторым входом
/ элемента И и входом шифратора, выход компаратора соединен с информационным входом триггера и вторым входом первого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, второй и третий выходы формирователя опорных сигналов соединены соответственно с первым входом блока управления и вторым входом второго элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, четвертый выход формирователя опорных сигналов соединен с вторым входом блока управления и тактовым входом триггера, первый и второй выходы блока управления соединены соответственно с третьим входом элемента И и управляющим входом счетчика, 2. Преобразователь по и. 1, о т л и ч а юшийся тем, что блок управления содержит три триггера и шину управления, соединенную с информационными входами первого и второго триггеров, тактовые входы третьего и первого триггеров являются соответственно первым и вторым входами блока управления, прямой выход первого триггера и инверсный выход второго триггера являются соответственно первым и вторым выходами .блока управления, прямой выход второго триггера соединен с установочным входом третьего триггера, инверсный выход которого соединен с установочным входом второго триггера и информационным входом третьего триггера, а тактовый вход второго триггера подключен к тактовому входу первого триггера.
1209524 а.I
Х)
Я) г) ф
Г)
Ж)
p) и)
K) б
5 ч ,х), Составитель А.Смирнов
Редактор Т.Орловская Техред М.Моргентал Корректор Н.Ревская
Заказ 436 Тираж Подписное
ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР
113035, Москва, Ж 35, Раушская наб., 4/5
Производственно-издательский комбинат "Патент", r. Ужгород. ул.Гагарина, 101


