Устройство для ввода информации
Изобретение относится к автоматике и вычислительной технике и может быть использовано для передачи массивов изображения . Цель изобретения - повышение быстродействия устройства. Устройство содержит блок 1 сопряжения, три счетчика 5, 6 и 11, два элемента ИЛИ 3 и 10, элемент И-НЕ 4. элемент И 9, компаратор 7, триггер 8, информационные 16, адресные 1&, управляющий 17 входы-выходы. Устройство обеспечивает оперативный ввод фрагментов информационного массива при предварительной атрибутации фрагмента. Два счетчика 5 и 6 ведут отсчет текущего элемента фрагмента, в третьем хранится координата X левого элемента строки. Окончание ввода строки и фрагмента и переход к его следующей строке определяются по состоянию компэратора 7. 4 ил., 4 табл.
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК (si)s G 06 F 3/00
ГОСУДАРСТВЕННЫЙ КОМИТЕТ
ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ
ПРИ ГКНТ СССР
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
1Ë 15 14 иа f (21) 4798487/24 (22) 02.03.90 (46) 15.12.91. Бюл. М 46 (71) Львовский политехнический институт им. Ленинского комсомола (72) O,К.Мешков и И.Б.Боженко (53) 681.327.8(088,8) (56) Авторское свидетельство СССР
М 1280599, кл, G 06 F 3/00, 1984.
Авторское свидетельство СССР
М 1531082, кл. G 06 F 3/00, 1987. (54) УСТРОЙСТВО ДЛЯ ВВОДА ИНФОРМАЦИИ (57) Изобретение относится к автоматике и вычислительной технике и может быть использовано для передачи массивов изобра„„« Д „„1698882 А1 жения. Цель изобретения — повышение быстродействия устройства. Устройство содержит блок 1 сопряжения, три счетчика 5, 6 и 11, два элемента ИЛИ 3 и 10, элемент
И-НЕ 4, элемент И 9, компаратор 7, триггер
8,информационные 16,адресные 13,управляющий 17 входы-выходы. Устройство обеспечивает оперативный ввод фрагментов информационного массива при предварительной атрибутации фрагмента. Два счетчика 5 и 6 ведут отсчет текущего элемента фрагмента, в третьем хранится координата
Х левого элемента строки. Окончание ввода строки и фрагмента и переход к его следующей строке определяются по состоянию компэратора 7. 4 ил., 4 табл, 1698882
50
I
Изобретение относится к автоматике и вычислительной технике и может быть использовано для передачи массивов изображения.
Известно устройство ввода, которое содержит два счетчика, буферную память, мультиплексор, дешифратор, блоки сравнения и управления. Выходы первого счетчика подключены к первым входам блока сравнения и входам дешифратора, выходы которого соединены с адресными входами буферной памяти, входы которой являются информационными входами устройства, а выходы подключены к информационным входам мультиплексора, выходы которого являются выходами устройства. Выходы второго счетчика подключены к вторым входам схемы сравнения и управляющим входам мультиплексора. По мере поступления данных инкрементируется первый счетчик и по его состоянию адресуется буферная память, При поступлении команды "Ввод" инкрементируется второй счетчик и через мультиплексор он управляет последовательностью считывания иэ буферной памяти. Процесс продолжается до совпадения в блоке сравнения ненулевых состояний обоих счетчиков. Процесс дальнейшего считывания буферной памяти блокируется и ввод завершается.
Недостатками известного устройства являются его громоздкость, обусловленная буферизацией вводимой информации, а также возможность лишь последовательного ввода информации. Между тем, для решения широкого круга задач обработки информации требуется произвольно-последовательный ввод, в частности ввод прямоугольных фрагментов- массива.
Известно также устройство управления вводом, которое содержит блок сопряжения, соединенный через шины адреса (ША), данных (ШД) и управления (LLIY) c контроллером прямого доступа к памяти КПДП и адресный регистр, служащий для расширения 8-разрядного адресного выхода КПДП до 16 разрядов.
КПДБ состоит из 16-разрядного регистра начального адреса PA передаваемого массива, регистров управления и режима.
Из процессорного блока в регистры канала I загружается начальный адрес массива, его длина не более 16К и режим обмена при операции ПДП. Затем при разрешении каналу I на захват шин и обмен КПДП захватывает ши- 55 ны и и роизводит передачу элементов массива, подтверждая каждый передаваемый элемент и формируя сигнал записи. Ввод фрагментов массива возможен, но лишь построчный, причем после каждой строки фрагмента требуется перепрограммирование КПДП атрибутами очередной строки, что значительно снижает быстродействие устройства, Ближайшим к предлагаемому по своей технической сущности и схемному решению является устройство для ввода информации, которое содержит блок сопряжения, контроллер прямого доступа к памяти, элементы
И-НЕ, два счетчика, компаратор, триггер, адресные и управляющие входы и выходы, Устройство обеспечивает скоростной ввод прямоугольных фрагментов информационного массива при предварительной атрибутации фрагмента. В счетчиках устанавливается адрес начального элемента фрагмента. Окончание ввода строки фрагмента и переход к его следующей строке определяется по состоянию компаратора.
Однако устройством не обеспечивается скоростной ввод диагональных элементов и треугольных матриц элементов, входящих в фрагменты.
Цель изобретения — повышение быстродействия устройства.
Поставленная цель достигается тем, что в устройстве для ввода информации, содержащее блок сопряжения, контроллер прямого доступа к памяти, элементы ИЛИ и
И-НЕ, два счетчика, компаратор и триггер, выход которого подключен к первому входу элемента И-НЕ, информационный вход которого соединен с выходом компаратора, синхровход — с вторым входом элемента ИНЕ, входом разрешения счета первого счетчика и выходом подтверждения передачи контроллера, являющимся соответствующим выходом устройства, а вход сброса — с первым управляющим выходом блока сопряжения, второй и третий управляющие выходы которого подключены соответственно к прямому входу первого элемента ИЛИ . и входу установки второго счетчика, выход подтверждения приема, информационный и стробирующий входы являются соответствующими выходом и входами устройства, первый и второй адресные выходы блока сопряжения подключены соответственно к первому входу компаратора и информационному входу второго счетчика, входы-выходы данных, управления и адреса подключены к соответствующим входам-выходам контроллера и являются соответствующими входами-выходами устройства, тактирующий выход подключен к синхровходу контроллера, выход записи и вход готовности которого являются соответствующими выходом и входом устройства, и выход элемента И-НЕ соединен с инверсным входом первого элемента ИЛИ, выход которого под1698882 микропроцессорный комплект (МПК) про- 50 граммируемых БИС; в табл. 2 — распределение адресного поля центрального процессора (ЦП); в табл. 3- служебные ячейки системного ОЗУ; в табл. 4 — директивы, поступающие в устройство.
Устройство содержит (фиг. 1) блок 1 сопряжения, контроллер 2 прямого допуска к памяти(КПДП), первый элемент ИЛИ 3, элемент И-НЕ 4, первый 5 и второй 6 счетчики, компаратор 7, триггер 8, элемент И 9, втоключен к входу первого счетчика, выход которого соединен с вторым входом компаратора и являетСя первым адресным выходом устройства, а выход второго счетчика является вторым адресным выходом устройства, введены элемент И, второй элемент ИЛИ и третий счетчик, выход которого подключен к информационному входу первого счетчика, счетный вход — к выходу элемента И-НЕ и инверсному входу второго элемента ИЛИ, информационный вход — к второму адресному входу блока сопряжения, второй управляющий вход которого соединен с входам установки третьего счетчика, а четвертый— шестой управляющие выходы подключены соответственно к счетному входу первого счетчика, входу разрешения счета третьего счетчика и первому входу элемента И, второй вход которого соединен с выходом подтверждения передачи контроллера, а выход — c прямым входом второго элемента
ИЛИ, выход которого подключен к счетному входу второго счетчика.
Новыми существенными признаками предлагаемого устройства являются введение элемент8 И, второго элемента ИЛИ и связей, отражающих новую организацию взаимодействия между элементами устройства, Новая совокупность известных элементов позволяет при обработке массивов осуществлять скоростной ввод диагональных элементов и треугольных матриц, представляющих собой вводимые фрагменты, что повышает быстродействие, как минимум вдвое,.
Решений со сходными признаками не обнаружено.
Таким образом, изобретение обладает новизной и соответствует критерию "Существенные отличия", На фиг. 1.изображена функциональная схема предлагаемого устройства; на фиг. 2— функциональная схема блока сопряжения и конкретизированы связи его узлов с прочими блоками устройства; на фиг. 3 — времен-. ные диаграммы работы устройства; на фиг.4— алгоритм программы начальной загрузки и управления устройства. В табл, 1 приведен
45 рой элемент ИЛИ 10, третий счетчик 11, выходы 12 подтверждения передачи и 13 приема устройства, информационный 14 и стробирующий 15 входы, входы-выходы 16 данных, 17 управления и 18 адреса, выход
19 записи и вход 20 готовности, первый 21 и второй 22 адресные выходы.
Блок 1 своим тактирующим выходом и входами-выходами 16 — 18 соединен с соответствующими входами КПДП 2, à era управляющие выходы подключены; первый — к входу сброса триггера 8, второй — к прямому входу первого элемента ИЛИ 3 и входу установки третьего счетчика 11; третий — к входу установки второго счетчика 6, четвертый — к синхровходу первого счетчика 5, пятый — к входу разрешения счета счетчика 11, шестой — к второму входу элемента И 9. Адресные выходы блока 1 подключены: первый— к первому входу компаратора 7, второй — к информационным входам счетчиков 5 и 6.
Выход подтверждения передачи КПДП 2 подключен к первому входу элемента И-НЕ
4, входу разрешения счета счетчиКа 5, синхровходу триггера 8, первому входу элемента
И 9 и соответствующему выходу 12 устройства. Выход первого элемента ИЛИ 3 подключен к входу установки счетчика 5, а инверсный вход — к инверсному входу второго элемента ИЛИ 10, входу разрешения счета счетчика 11 и выходу элемента И-НЕ
4, второй вход которого соединен с выходом триггера 8. Информационный вход счетчика
5 подключен к выходу счетчика 11, а выход— к второму входу компаратора 7 и первому адресному выходу 21 устройства. Синхровход счетчика 6 соединен с выходом элемен- . та ИЛИ 10, а выход — с вторым адресным выходом 22 устройства, Выход компаратора
7 подключен к информационному входу триггера 8, Выход элемента И 9 соединен с прямым входом элемента ИЛИ 10.
Блок 1 сопряжения содержит (фиг. 2) генератор 23 фаз (ГФ), центральный процессор (ЦП) 24, интерфейсы — связной СИ 25 и управления ИУ 26, системные контроллер (СК) 27, ПЗУ 28 и 03У 29, шинный формирователь(ШФ) 30. Сигналы подтверждения канала А ППРА и В ППРВ поступают на выход
13 устройства с выходов СИ 25 КС5 и КС1.
Сигналы стробирования СТРА и СТРВ поступают с входа 15 на входы СИ КС4, КС2.
Данные в системное ОЗУ 29 и код директивы поступают с входа 14 на входы СИ KAP ...
7 KB)...., 7. Выход ИУ 26 КСО является первым управляющим выходом блока 1, КС1-КС4 — соответственно первым — четвертым, КС6 — памяти, КС5 — шестым. а выходы
KALI, ...7 и КЩ(...7 — первый и второй адресные выходы блока 1.
1698882
40
На фиг. 3 обозначены: а — сигнал готовности с.входа 20; б — разрешение на захват шин с выхода
ИУ26и КС ; в -запрос на захват шин с выхода КПДП
2 HR0 в ЦП24;
t — разрешение процессора на захват шин К(1ДП 2 (выход ЦП 24 и HLDA); д — сигнал подтверждения КПДП 2 на выход 12; е — сигнал записи на выход 19; ж — выход компаратора 7; з — выход триггера 8; и — выход элемента 4.
Дополнительно обозначены участки;!— вход КПДП 2 в режим захвата шин и передача начального элемента фрагмента, Il— передача ПЭЛа конечного столбца фрагмента, Ш вЂ” передача ПЭЛа начального столбца фрагмента, IV — запрет обмена, Ч— передача последнего элемента фрагмента, Реализованный вариант предлагаемого устройства предназначен для оперативного ввода; прямоугольных фрагментов информационного массива. диагональных. элементов фрагмента, треугольных фрагментов (матриц), Максимальный объем фрагмента—
256 х 256 элементов массива (ПЭЛ).
Процессорный блок 1 выполнен на основе ПМК серии КР580, КПДП 2 на
КР580ВТ57, прочие узлы устройства — на микросхемах серии К555, ГФ 23 выполнен на КР580ГФ24, ЦП 24— на КР580ИКЗОА, СИ 25 и ИУ 26 — на
КР5808855, СК 27 — на КР580ИК29, системное ПЗУ 28 — íà К556РТ5 емкостью 512 байт, системное ОЗУ 29 — на двух микросхемах
К531РУ9П емкостью 16 байт, ШФ 30 — на
К585А1 П6.
Устройство работает следующим образом.
ГФ 23 вырабатывает сигналы синхронизации р1 и р2 с тактовой частотой 2 МГц, обеспечивая тактирование ЦП 24 и КПДП 2.
При включении устройства в течение времени, большем трех тактов р2, ГФ 23 устанавливает в "1" свой выход RES- производится начальная установка ЦП, По установке ЦП 24 переходят к программе начальной загрузки. Следует более подробно остановиться на моменте про граммирования СИ 25, ИУ 26, Микросхема БИС КР580ВВ55 имеет 3 восьмиразрядных канала кА, кВ, кС. Для ИУ
26, каналы которой запрограммированы программой начальной установки на "Режим О вывод". Информация, поступающая на него с шины 16 данных, запоминается в буферном регистре соответствующего канала и передается на его выходы. Для кА, кВ
СИ 25 "Режим 1 ввод" обеспечивает возможность асинхронного ввода информации в ЦП 24. При этом кА, кВ используются как регистры данных, а кС вЂ” для приема и формирования сигналов, сопровождающих асинхронный обмен в качестве устройства, осуществляющего анализ готовности внешнего устройства и процессора к обмену и стробированле данных в регистры кА, кВ.
Установки разрядов кСО и кСЗ отвечают соответственно приему данных в регистры кВ, кА СИ 25 по сигналам стр/А, стр/В, которым отвечают установки сигналов ППРА, ППРВ.
Сброс разрядов кСО, кСЗ, кС1 (ППРВ), кС5 (ППРА) происходит при чтении ЦП 24 каналов СИ 25.
Шинный формирователь 30 производит сопряжение кСО с нулевым, кСЗ СИ 25 — с первым разрядами ШД 16 при обращении
ЦП 24 к нему по адресу 600Н, Он введен для цели опроса указанных разрядов готовности СИ 25, минуя обращение к самому СИ
25, так как непосредственный опрос ЦП 24
СИ 25 приводит к преждевременному сбросу разрядов канала С, вырабатывающих сигналов обмена.
Окончив программу начальной загрузки, ЦП 24 переходит на управляющую программу (фиг. 4) устройства, ожидая поступление директив по кА СИ 25.
Предварительно следует подробнее остановиться на применяемых терминах.
Массив соответствует отображаемому на экране дисплея иэображению. Его размерность соответствует дискретности его разложения, например, 256 х 256 ПЭЛ. Он хранится в памяти регистрации экрана или дисплейной памяти. Доступ к конкретному
ПЭЛу массива осуществляется установкой на адресном входе памяти его координат Ах и Ау, Под фрагментом понимается участок выводимого на дисплей изображения и соответственно массива. По типу фрагмент может быть как прямоугольным (форматом
nxm ПЭЛов, где n — число строк, m — число столбцов разложения иэображения, содержащихся в фрагменте), так и треугольным (представляющим равносторонний прямоугольный треугольник с прямым углом в правом верхнем углу). Передаваемый фрагмент может также представлять собой совокупность диагональных ПЭЛов прямоугольного равностороннего фрагмента, т.е. квадрата.
Под атрибутами фрагмента понимается его характеристика: адрес в массиве верхней левой точки (ПЭЛа) фрагмента, длина (количество столбцов) фрагмента. координата Х в массиве крайнего правого столбца
1698882
10 фрагмента соответственно под координатами начального и конечного столбцов понимают координаты Х первого крайнего (левого) столбца фрагмента и координату Х последнего (крайнего правого) столбца 5 фрагмента), тип фрагмента, а размерность координат Х и Y равна размерности массива. При этом подразумевается построчная передача ПЭЛов фрагмента.
В качестве примера потребности в за- 10 полнении дисплейной памяти фрагментами может служить задача частичного (фрагментарного) формирования и обновления изображения на экране.
Директива 1 предваряет запись по кВ 15
СИ 25 в ячейки 2 2...2 $7H системного ОЗУ
29 атрибутов вводимого фрагмента массива. Появление информации по кА СИ сопровождается запросом на выходе кСЗ, по кВ— запросом на кС СИ. Запросы читаются ЦП 20
24 по ШД 16 через ШФ (фиг. 4, метка М1) на его выходах О1, g При уровне "1н на одном из этих выходов следует условный переход (фиг. 4, метка М2 и МЗ), Устройство загружает первый адрес АМ-2 из списка атрибутов 25 фрагмента по адресу маркера АМ (фиг, 4, метка М2). Затем атрибуты, последовательно поступающие в устройство по кВ СИ 25, помещаются по инкрементирующему адресу, хранящемуся в ячейках АМ, АМ+1(фиг. 4, 30 метка М2).
После выполнения директивы 1 получения атрибутов фрагмента устройство получает директиву 2, инициирующую ввод этого фрагмента. 35
По, директиве 2 устройство выполняет подготовительные действия, поясненные в программе (фиг, 4, метка М4). В счетчиках
11, 5 и 6 выставляется адрес начального элемента фрагмента (в счетчики 11, 5 — ко- 40 ординатах), Затем на кВ ИУ26 выставляется координата Х начального столбца фрагмента, на кА — конечного столбца.- КПДП 2 загружается на операцию записи во внешнее устройство при длине передаваемого мас- 45 сива, взятой из ячеек 2 4, 2 5Н. Из ячейки 2
7Н загружаются разряды кС6, кС5, кС4 MV
26 в зависимости от типа фрагмента в прямоугольный, треугольный, диагональный столбец соответственно значениями 001В, 50
101В, 11ТВ,,010В.
После подготовки ИУ 26 устанавливает кС поступающий.на вход разрешения за- . хвата шин ОЯсфКПДП 2 (фиг. Зб, участок I) и снимающий сброс с триггера 8. КПДП вы- 55 дает в ЦП 24 запрос на захват шин НЯО(фиг.
3, в, участок I) и, получив ответ HLDA (фиг. 3, г, участок I), захватывает шины при условии уровня "1" на своем входе RDY (фиг. 3, а, участок I). Выставляется сигнал 1/ОЧЧ/ и начинается побайтный ввод фрагмента. Поступление каждого байта подтверждается сигнааом гзАСКф (фиг. 3. а. е). Арресанив вводимого фрагмента определяется состоянием счетчиков 5 и 6.
Счетчик11 служитдля хранения координаты Х крайнего левого ПЭЛа текущей строки. Разрешением единичным значением кС6 ИУ 26 его инкрементирования с выхода элемента 4 в конце каждой строки достигается цель получения на его выходе значений координатных "диагональных" ПЭЛов, которые принимаются на счетчик 5 сигналом с выхода элемента 4 (фиг. 3, и) транзитом, проходящим через инверсный вход элемента 3 на вход его установки. Очевидно, единичное значение кС6 ИУ 26 необходимо лишь для передачи треугольных и диагональных фрагментов. Передача прямоугольного фрагмента требует постоянного значения координаты Х левого ПЭЛа строки, а следовательно нулевого значения кС6.
Нулевое значение кС4 ИУ 26 приводит к запрету инкрементирования горизонтального счетчика 5 и позволяет при кС6 = О, кС5 =
= 1 передать столбец ПЭЛов. Единичное значение кС5 позволяет тактовым сигналам
ОАСКО/ (фиг. 3, д) инкрементировать вертикальный счетчик 6, передавать лишь ПЭЛы диагонали (естественно при единичном значении кС6 и кС4), Участок адресации конечного столбца фрагмента индицируется уровнем ".1 н на выходе компаратора 7. Этот сигнал задерживается триггером 8 на один цикл обмена (фиг. 3, а, участок III) и формирует на выходе элемента 4 сигнал установки счетчика 5 через элемент 3 и инкремент счетчика 6 (фиг.
3, и, участок III). Тем самым перед выдачей . сигнала записи на выход 19 на счетчиках 5 и 6 устанавливается адрес начального элемента следующей строки. По окончании ввода фрагмента КПДП 2 снимает захват шин и ° представляет их ЦП 24 (фиг. 3, в, г, участок
V), который, продолжая выполнение программ, сбрасывает к0 ИУ 2б. заносит новое значение регистра режима КПДП и возвращается к чтению состояния разрядов ОфР1
Ш Ф 30 на метку М1 (фиг. 4), Вход 20 устройства используется для исполнительной синхронизации КПДП 2 по входу RDY при телевизионном формате вводимого массива. В этом случае КПДП, находящийся в режиме захвата шин, блокирует выдачу на выход 19 сигнала записи при уровне м0н на входе 14. Установка сигнала на входе 14 должна совпадать с началом кадрового гашения, а его сброс опережать окончание кадрового гашения на время, большее двух тактов.
1698882 ния и адреса подключены соответственно к входам-выходам данных, управления и адреса контроллера прямого доступа к памяти и являются входами-выходами данных, управления и адреса устройства, тактовый выход блока сопряжения соецинен с синхровходом контроллера прямого доступа к памяти, выход записи и вход готовности которого являются соответственно выходом записи и входом готовности устройства, выходы первого счетчика соединены с входами второй группы компаратора и являются адресными выходами первой группы устройства, выходы второго счетчика являются адресными выходами второй группы устройства, шестой выход блока сопряжения соединен с первым входом элемента И, о тл и ч а ю щ е е с я тем, что, с целью повышения быстродействия устройства, в него введены первый и второй элементы ИЛИ, третий счетчик, выходы которого подключены к установочным входам первого счетчика, установочные входы третьего счетчика объединены с установочными входами второго счетчика, выход элемента И-НЕ соединен со счетным входом третьего счетчика и инверсными входами элементов ИЛИ. вход установки третьего счетчика и прямой вход первого элемента ИЛИ соединены с вторым управляющим выходом блока сопряжения, выход первого элемента ИЛИ соединен с входом установки первого счетчика, четвертый и пятый управляющие выходы блока сопряжения соединены соответственно со счетным входом первого счетчика. входом разрешения счета третьего счетчика, второй вход элемента И соединен с выходом подтверждения передачи контроллера прямого доступа к памяти, выход элемента И соединен с прямым входом второго элемента
ИЛИ, выход которого соединен со счетным входом второго счетчика.
Таблица 1
НПК программируемых БИС
Адресация
Наименование
Название внутреннего элемента
БИС
Примечание кА
Регистр управляющего слова .- (РУС) Связной интер-. 366Н фейс (КР580ВВ55) ЗЯ1Н
ЗФ2Н
ЗИЗН
Таким образом, устройство представляет возможность оперативного ввода треугольных и диагональных фрагментов. Так, для прототипа затрата времени на передачу указанных фрагментов высотой 256 строк 5 будете основном состоять на перепрограммирование 256 раз КПДП на передачу очереднс1й строки элементов, огда как в предлагаемом устройстве перепрограмми, рование КПДП требуется всего лишь один 10 раз, что составит максимальный выигрыш во времени по сравнению с прототипом в
256 раз, Формула изобретения 15
Устройство для ввода информации, содержащее блок сопряжения, контроллер ,прямого доступа к памяти, элемент И-НЕ, элемент И, первый и второй счетчики, компаратор и триггер, выход которого подклю- 20 чен к первому входу элемента И-НЕ, информационный вход триггера соединен с выходом компаратора, выход подтверждения передачи контроллера прямого доступа к памяти соединен с синхровходом тригге- 25 ра, вторым входом элемента И-НЕ, входом разрешения счета первого счетчика и является выходом подтверждения передачи уст° ° ойства, вход сброса триггера соединен с ервым управляющим выходом блока со- 30 п ряжения, третий управляющий выход которого подключен к входу установки второго счетчика, выход подтверждения приема, информационные и стробирующие входы блока сопряжения являются соответствен- 35 но выходом подтверждения приема, информационными и стробирующими входами устройства, адресные выходы первой и второй групп блока сопряжения подключены. соответственно к входам первой группы 40 компаратора и установочным входам второго счетчика, входы-выходы данных, управлеКаналы кА, кВ запрограммированы íà режим
1 "Ввод". ко..7 - принимает код директивы кВ1...7 - принимает данные для помеще"". мия в систему
ОЗУ
1698882
Продожкйкие табл. 1
Адресация внутреннего элемента
БИС
Наименование
Название Примечание внутреннего элемента
БИС
4МН
481 Н
41)2Н
4ЮЗН
Интерфейс управления (KP5808855) кА кВ кС
РУС кА, кВ, Кс - запрограммированы на режим Я, кА, кВ с кСМ...З - вывод кС4...7 - ввод по кВ - выставляется координата Х правого столбца фрагмента кСЮ - флаг разрешения приема фрагмента в память отображения кС! " прием СТх5 кС2 - прием СТу6 кС4 - разрешение счета СТх5 кС5 - разрешение счета СТуб кС6 - разрешение счета счетчика 11
Организует передачу фрагментов изображения в память отображения
КАП (KP5808T57) 5МН
5Ф1Н
568Н
РА0
РУО .PP, РС а в а Ю
Используемый узел
Диапазон адресов
Примечание аееее
Системное ПЗУ емкостью
512 байт (KP556PT5) 0-.1FFH
Используется под хранение программы начальной эаг груэки и управляющей программы
2ЯЯ - 2вРН
Звв-ЗАЗИ
Системное ОЗУ емкостью
256 байт (К531РУЭП)
Связной интерфейс (соответственно кА, к8, кС, РУС) Используется под системный стек и хранение переменных
4И-4ФЗН
Интерфейс управления (соответственно кА, кВ, кС, РУС)
КПДП (соответственно
РАЗ, РУМ, PP и РС) 5NH, 5У1Н, 568Н 6ЭО11
Чтение разрядов KC связного интерфейса КСО на 09, кСЗна П1 системной шины данных блока синхронизации
Шинный формирователь (разряды 09, D1) ЗО
Т а б л и ц а .2.
Распределение адресного поля ЦП
1698882
Таблица 3
Служебные ячейки системного ОЗУ г Назначение ячейки
Адрес ячейки
Адрес маркера AM служит для хранения адреса служебной ячейки для помещения байта с кВ связного интерфейса 299H
2,61 Н
292Н
293Н
2ЯН
295Н
2gl6H
Координата Х крайнего правого столбца памяти отображения
217Н
Значение битов кС4, кС5, кС6 для ИУ 26, определяющих тип фрагмента
Т.а б л и ц а
Директивы, поступающие в устройство
Код директивы на кА связного интерфейса
Назначение директивы
Примечание
Затем по кВ связного интерфейса поступаЮт. атрибуты, помещаемые устройством последовательно в ячейки системного ОЗУ по адресам
2, 52Н...287H, г
Этой директивой инициируется передача фрагмента иэображения в ПО КПЛП, который программируется исходя из атрибутов по адресам 282H...237Н
Запись атрибутов помещаемого фрагмента изображения в память отображения
91Н
32Н
Передача фрагмента изображений в память отображения
Адрес верхнего левого ПЭЛа фрагмента, помещенного в память отображения (в ячейке 282Hкоордината Х, в ячейке 2jI13H - координата У)
Длина (количество ПЭЛов) фрагмента, помещаемого в память отображения (максимально равна
16К) 1698882
1698882 и
Чтение черю ШФЮОРоорядоб кС0 кСЛ СИ25соотбетстбенно
ЮЖ uS f5
Муибляюи оя проероммт ет
А Пасту7ление по кб СИ25 от а@тобсж 07У2У
kr упление по кл Сйг ктибю 0f или 02. тение отри yen av СЮ25
2 Атпись 6 сист. 0бу по маркеру
М М.202 207Н)
ЛФ= Lf f
bevue nadir wcmO пдЯуейскк СЯ25 директи
hem
2 и екти а 02 М:= 202Н исполнение директиВы 02
1,Занесение координат берхнеео лебоео Лба передабоемоео ауюемвчта б РЯ КПДП2, cvemvu u 1156
2. Занесение длцны передабоемоео араичента б
РУ КОАПП.
Л Устанобка кСц, кС5, кСВ ИУ 8 соотбетстбии с их значением б ячейке 207Н. й. На кВ и кА оспюются ла рилснробонньви serceния координат Г соотбетстбенно крайних лебоео и пробоео сталй аФ передабоемоео цара емента. описк пД по ЭЯЯ Устано 0
КС иУ 25.
f.С5Р0СкС ИУгб
Е Переххрузко РР ИЛДП2 но режим работь отключения 0-канала после передачи донньи
Составитель О.Мешков
Редактор M. Êoáûëÿ íñêàÿ Техред M.Ìoðãåíòàë Корректор М,Максимишинец
Производственно-издательский комбинат "Патент", г. Ужгород, ул.Гагарина, 10"
Заказ 4397 Тираж Подписное
ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР
113035, Москва, Ж-35, Раушская наб., 4/5









