Импульсный стабилизатор постоянного напряжения
Изобретение относится к источникам вторичного электропитания радиоэлектронной аппаратуры. Целью изобретения является повышение КПД. Регулирующий транзистор 1 обеспечивает формирование последовательности прямоугольных импульсов, обеспечивающих поддержание выходного напряжения на требуемом уровне. Блок 4 управления управляет работой коммутационного транзистора 2. При этом на интервале запертого состояния коммутационного транзистора 2 силовой транзистор 1 насыщен током, потребляемым от первичного источника блоком 4управления. На интервале насыщенного состояния коммутационного транзистора 2 он шунтирует эмиттерный переход регулирующего транзистора 1, обеспечивая его запертое состояние и протекание тока, необходимого для работы блока 4 управления. 1 ил.
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК (я)5 6 05 F 1/56
ГОСУДАРСТВЕННЫЙ КОМИТЕТ
ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ
ПРИ ГКНТ СССР
ОПИСАНИЕ ИЗОБРЕТЕНИЯ з Фи н» и
\ к
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4720698/07 (22) 19.07.89 (46) 23.11.91. Бюл. М 43 (71) Научно-исследовательский институт
"Квант" (72) В.Н. Скачко (53) 621.316.722 (088.8) (56) Авторское свидетельство СССР
t4 819805, кл. G 05 F 1/56, 1978.
Авторское свидетельство СССР
М 452821, кл. G 05 F 1/569, 1973. (54) ИМПУЛЬСНЫЙ СТАБИЛИЗАТОР ПОСТОЯННОГО НАПРЯЖЕНИЯ (57) Изобретение относится к источникам вторичного электропитания радиоэлектронной аппаратуры. Целью изобретения являИзобретение относится к электротехнике и предназначено для электропитания радиоэлектронной аппаратуры.
Целью изобретения является повышение КПД импульсного стабилизатора постоянного напряжения.
На чертеже приведена структурная схема импульсного стабилизатора постоянного напряжения.
Импульсный стабилизатор постоянного напряжения содержит ключевой регулирующий транзистор 1, коммутационный транзистор 2 одинакового типа проводимости с регулирующим, LCD-фильтр 3, блок 4 управления регулирующим. транзистором. Эмиттеры транзисторов 1, 2 и выводы питания выходного каскада блока 4 управления подключены к входному выводу и общей шине.
Регулирующий транзистор 1 и LCD+ильтр Ы 1693596 А1 ется повышение КПД, Регулирующий транзистор 1 обеспечивает формирование последовательности прямоугольных импульсов, обеспечивающих поддержание выходного напряжения на требуемом уровне, Блок 4 управления управляет ра6отой коммутационного транзистора 2. При этом на интервале запертого состояния коммутационного транзистора 2 силовой транзистор 1 насыщен током, потребляемым от первичного источника блоком 4 управления.
На интервале насыщенного состояния коммутационного транзистора 2 он шунтирует эмиттерный переход регулирующего транзистора 1, обеспечивая его запертое состояние и протекание тока, необходимого для работы блока 4 управления. 1 ил.
3 включены последовательно между входным и выходным выводами. Коллектор коммутационного транзистора 2 подключен к Ос базе ключевого регулирующего транэиСто-, со ра 1, к которой подключен вывод питания:,(р остальных элементов блока 4 управления. у
База коммутационного транзистора 2 подключена к выходу блока 4 управления, которым в данном случае является коллектор транзистора б выходного каскада блока 4 управления, эмиттером подключенного к входному выводу. в
Стабилизатор работает следующим образом.
В блоке 4 управления вырабатывается широтно-модулированный сигнал для управления коммутационным транзистором 2, который в своа очередь управляет регулирующим транзистором с тем, чтобы поддер 1693596
Г
pf) ii"
Г
5 " к е
К (/
Составитель КЭ. Опадчий
Редактор О. Стенина Техред M,МОргентал Kopp8KTGp С, Шевкун
Заказ 4018 Гираж Подписное
ВНИИПИ Государственного комитета I;o изобретениями открытиям при ГКНТ CCCP
1;3035, Москва, Ж*35., Раушская наб., 4/5
Производственно-издательский комбинат "Патент", г. Ужгород, ул.Гагарина, 101 ж,ивать после LCt3-фильтра 3 неизменным выходное напряжение, которое по цепи обратной связи подается на вход блока 4 управления для отслеживания заданного его значения.
Использование в:.."ачестве выходного каскада блока 4 управления транзистора 5 позволяет использовать Те же блоки управления скважностью регулирующего транзистора, что пригодны для непосредственного управления им вследствие двукратного изменения фазы сигнала управления на транзисторах 2 и 5, но мощность "игнала (ток управления) снижается дополнительно на коэффициент усиления по току транзистора
5, Сам же блок 4 управления, кроме его выходнОго каскада, пол "гает питание через переход база-змлттер ре.улирующего транзистора 1 на этапе, когда он открыт, а если закрыт, что совершается шунтированием его управляющего входа цепью коллектор" эмиттер коммутационного транзистора 2, то через указанную цепь, Ток потребления
Ълока 4 управления является Одновременно тОком базы регулирующего транзистора 1 и, таким Образом, используется полезна для насыщения регулирующего транзистора 1 и для питания блока 4 управления.
Формула изобретe:Ièë
Импульсный стабилизатор г;Остоянного
5 напряжения, содержащий ключевой регулирующий транзистор, эмиттером соединенный с входным выводом, LCB-фильтр, который вместе с регулирующим транзистором включены последовательно между
10 входным и вь;:<одным выводами, блокуправления регулирijloùèì транзистором и ком" мутационный транзистор того же типа проводимости, что и регулирующий, эмиттер и коллектор коммутационного транзи15 стора подключены соответственно к змиттеру и базе регулирующего транзистора, причем выводы питания вь ходного каскада блока управления включены непосредственно между входным выводом
20 и общей шиной, а также вывод питания остальных элементов блока управления, О тличающийся тем,что,сцелью повышения КПД, укаэанный вывод питания
Остальных элементов блока управления
25 подключен к выводу базы регулирующвго транзистора.