Формирователь сигналов
Изобретение относится к радиотехнике и может быть использовано в импульсной и аналоговой аппаратуре различного назначения , в частности в многоканальной аппаратуре контроля и измерения параметров И цифровых схем для формирования эталонных сигналов с регулируемыми длительностями фронтов сигналов. Цель изобретения - расширение области применения за счет обеспечения управления крутизной фронтов выходного сигнала. При подаче входного сигнала на базу транзистора 1 в зависимости от знака разности входного и выходного сигналов происходит либо заряд, либо разряд конденсатора 7 разностным током транзисторов 1, 2, образующих дифференциальный каскад. Уменьшение напряжения на управляющей шине приводит к уменьшению тока управляемого источника 5 тока. При этом закрываются транзисторы 8,9 и 3,4, переводя формирователь в высокоимпедансное состояние. 1 ил.
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК (51)5 Н 03 К 17/60
ГОСУДАРСТВЕI+IbIA КОМИТЕТ
ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ
ПРИ ГКНТ СССР
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
).
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4620244/21 (22) 14.12,88 (46) 07.11.91. Бюл, Рв 41 (71) Научно-исследовательский институт
"Восток" (72) Е.Е.Дмитриев (53) 621.382 (088,8) (56) Авторское свидетельство СССР
hL 815883, кл. Н 03 К 5/12, 1981.
Авторское свидетельство СССР
ЬЬ 1193793, кл. Н 03 К 17/60, 1985. (54) ФОРМИРОВАТЕЛЬ СИГНАЛОВ (57) Изобретение относится к радиотехнике и может быть использовано в импульсной и аналоговой аппаратуре различного назна- чения, в частности в многоканальной аппаратуре контроля и измерения параметров
o„SU „„1690186 А1 цифровых схем для формирования эталонных сигналов с регулируемыми длительностями фронтов сигналов. Цель изобретения — расширение области применения эа счет обеспечения управления крутизной фронтов выходного сигнала. При подаче входного сигнала на базу транзистора 1 в зависимости от знака разности входного и выходного сигналов происходит либо заряд, либо разряд конденсатора 7 разностным током транзисторов 1, 2, образующих дифференциальный каскад. Уменьшение напряжения на управляющей шине приводит к уменьшению тока управляемого источника 5 тока. При этом закрываются транзисторы 8, 9 и 3, 4, переводя формирователь в высокоимпедансное состояние.
1 ил.
1690186
40
50
Изобретение относится к радиотехнике и может быть использовано в импульсной и аналоговой аппаратуре различного назначения, в частности в многоканальной аппаратуре контроля и измерения параметров цифровых схем для формирования эталонных сигналов с регулируемыми длительностями фронтов сигналов.
Цель изобретения — расширение области применения за счет обеспечения управления крутизной фронтов выходного сигнала.
На чертеже приведена принципиальная схема формирователя, Формирователь сигналов содержит транзисторы 1 — 3 одного типа проводимости, транзистор 4 противоположного типа проводимости, управляемые источники 5 и
6 тока, конденсатор 7. Управляемый источник 6 тока выполнен на транзистора 8 и 9.
База транзистора 1 соединена с входной шиной формирователя, эмиттер соединен с эмиттером транзистора 2, базой транзистора 4 и одним выходом управляемого источника 5 тока, другой выход которого соединен с коллектором транзистора 4 и первой шиной питания, вход соединен с управляющей шиной, эмиттер транзистора 4 соединен с эмиттером транзистора 3, базой транзистора 2 и выходной клеммой формирователя, коллектор транзистора 2 соединен с базой транзистора 3, коллектором транзистора 9 и через конденсатор 7 с общей шиной, коллектор транзистора 1 соединен с коллектором транзистора 8 и базами транзисторов 8 и 9, эмиттеры которых соединены с коллектором транзистора 3 и второй шиной питания, Формирователь сигналов работает следующим образом.
Включенное состояние формирователя определяется наличием управляющего напряжения на шине управления, задающего змиттерный ток дифференциального каскада на транзисторах 1 и 2. Управляемый источник 6 тока выполнен по схеме токового зеркала на задающем и отражающем транзисторах 8 и 9.
Управляемый источник 6 тока, задает ток коллектора отражающего транзистора 9 равным току задающего транзистора 8, равного, в свою очередь, току. транзистора 1 дифференциального каскада. Следовательно, при подаче входного сигнала зарядный ток конденсатора 7 равен разности токов первого и второго транзисторов 1 и 2. По окончании входного сигнала конденсатор 7 разряжается разностным током, В зависимости от разности входного и выходного напряжений ток конденсатора 7 является либо зарядным, либо разрядным, Перезаряд конденсатора 7 постоянным током приводит к линейному изменению напряжения на нем, которое через эмиттерный повторитель на транзисторе 3 передается на выходную шину формирователя.
Управление ограничением скорости изменения выходного сигнала достигается за счет ограничения тока перезаряда конденсатора 7 на уровне разности токов транзисторов 1 и 2.
При уменьшении управляющего напряжения формирователь переходит в режим с повышенным выходным сопротивлением.
При отсутствии эмиттерных токов транзисторов 1 и 2 закрывается управляемый источник тока 6 и обесточиваются транзисторы 3 и 4.
Формула изобретения
Формирователь сигналов, содержащий первый, второй и третий транзисторы одного типа проводимости, четвертый транзистор противоположного типа проводимости, первый управляемый источник тока, вход которого соединен с шиной управления, первый выход соединен с эмиттерами первого и второго транзисторов и базой четвертого транзистора, второй выход соединен с коллектором четвертого транзистора и первой шиной питания, база первого транзистора соединена с входной шиной формирователя, коллектор соединен с входом второго управляемого источника тока, первый выход которого соединен с коллектором второго транзистора и базой третьего транзистора, коллектор которого соединен с вторым выходом второго управляемого источника тока и второй шиной питания, эмиттер соединен с эмиттером четвертого транзистора. базой второго транзистора и выходной шиной формирователя, отличающийся тем, что, с целью расширения области применения за счет обеспечения управления крутизной фронтов выходного сигнала, в него введен конденсатор, второй управляемый источник тока выполнен на первом и втором транэисторах, эмиттеры которых соединены с второй шиной питания, базы соединены с коллектором первого транзистора, коллекторы первого и второго транзисторов второro управляемого источника тока соединены с коллекторами первого и второго транзисторов соответственно, выводы конденсатора соединены соответственно с общей шиной и базой третьего транзистора.

