Устройство для контроля информации при передаче
Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении систем обмена информацией между вычислительными машинами . Цель изобретения - сокращение аппаратурных затрат устройства. Устройство содержит группы 1 - 3 сумматоров по модулю два, элемент И 4, элемент НЕ 5, элемент 6 задержки, регистр 7. Четные и нечетные сумматоры групп 1, 2 служат для передачи и приема соответственно прямых и инверсных информационных сигналов. При правильной передаче информации на выходах всех-сумматоров по модулю два третьей группы 3 имеются единичные сигналы , приводящие к появлению единичного сигнала на выходе элемента И 4., который разрешает запись информации в регистр 7. При неправильной передаче информации на выходе одного из сумматоров группы 3 формируется нулевой сигнал, что вызывает формирование нулевого сигнала на выходе элемента И 4, запрещающего запись в регистр 7. Сигнал с элемента Н Е 5 инвертирует информацию на сумматорах групп 1 и 2, что позволяет исправить прием информации при одиночной ошибке. При невозможности исправить прием информации на выходе 10 ошибки устройства появляется единичный сигнал. 1 ил. 4J w Ё
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК (я>s G 06 F 11/08
ГОСУДАРСТВЕННЫЙ КОМИТЕТ
ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ
ПРИ ГКНТ СССР
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4661493/24 (22) 13.03.89 . (46) 07,09,91. Бюл.¹33 (72) А.А.Жаров (53) 681.3 (088.8) (56) Авторское свидетельство СССР йг 1322286, кл, G 06 F 11/08, 1985.
Авторское свидетельство СССР
М 1341643, кл. G 06 F11/08, 1985, (54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ИНФОРМАЦИИ ПРИ ПЕРЕДАЧЕ (57) Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении систем обмена информацией между вычислительными машинами. Цель изобретения — сокращение аппаратурных затрат устройства. Устройство содержит группы 1 — 3 сумматоров по модулю два, элемент И 4, элемент НЕ 5, элемент 6 задержки, регистр 7. Четные и
„„. Ж„„1675888 А1 нечетные сумматоры групп 1, 2 служат для передачи и приема соответственно прямых и инверсных информационных сигналов.
При правильной передаче информации на выходах всех сумматоров по модулю два третьей группы 3 имеются единичные сигналы, приводящие к появлению единичного сигнала на выходе элемента И 4„который разрешает запись информации в регистр 7.
При неправильной передаче информации на выходе одного из сумматоров группы 3 формируется нулевой сигнал, что вызывает формирование нулевого сигнала на выходе элемента И 4, запрещающего запись в регистр 7. Сигнал с элемента Н Е 5 инвертирует информацию на сумматорах групп 1 и 2, что позволяет исправить прием информации и ри одиночной ошибке. При невозможности исправить прием информации на выходе 10 . ошибки устройства появляется единичный сигнал. 1 ил.
1675888
Составитель B. Гречнев
Техред M,Mîðãåíòàë Корректор Э, Лончакова
Редактор И. Горная
Заказ 3003 Тираж Подписное
ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР
113035, Москва, Ж-35, Раушская наб., 4/5
Производственно-издательский комбинат "Патент", г, Ужгород, ул.Гагарина, 101
Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении систем обмена информацией между вычислительн.ыми машинами. 5
Целью изобретения является сокращение аппаратурных затрат устройства.
На чертеже приведена функциональная схема предлагаемого устройства.
Устройство содержит группы 1 — 3 сум- 10 маторов по модулю два, элемент И 4, элемент НЕ 5, элемент 6 задержки, регистр 7, прямой 8 и инверсный 9 входы устройства соответственно, выход 10 ошибки устройства и информационный выход 11 устройства. 15
Устройство работает следующим образом, Информационные входы устройства делятся на две группы: прямые и инверсные, 20
Каждый разряд передаваемой информации поступает на свой сумматор по модулю два группы 1. Допустим, что в начальном состоянии выход элемента НЕ находится в нулевом состоянии. При этом информация в 25 сумматорах групп 1 и 2 не инвертируется и каждый разряд(прямой и инверсный) поступает на свой сумматор по модулю два группы 3. На выходах третьей группы 3 сумматоров при приходе информации без 30 ошибок устанавливаются логические единицы, поэтому на выходе элемента И 4 будет высокий потенциал, что свидетельствует о правильности передачи информации и разрешает ее запись в регистр 7. 35
В случае ошибки при передаче в одном из разрядов на выходе соответствующего сумматора по модулю два группы 3 и элемента И 4 устанавливается логический нуль, который запрещает запись переданной ин- 40 формации в регистр 7, На выходе элемента
НЕ 5 появляется логическая единица. При этом на вторых выходах групп 1 и 2 сумматоров формируется высокий потенциал..В этом случае передается слово, поразрядно 45 инвертируемое относительно слова, сформированного на входах 8 и 9 устройства, а на входы регистра 7 поступает. дважды инвертируемое слово, т,е, слово, равное тому, которое сформированО на прямом информационном входе 8 устройства.
При правильной работе устройства на выходе 10 ошибки устройства формируется нулевой сигнал, которыми говорит, что информация с выхода 11 устройства может восприниматься потребителем. Элемент 6 задержки введен для учета времени записи информации в регистр 7, Формула изобретения
Устройство для контроля информации при передаче, содержащее две группы сумматоров по модулю два, регистр и элемент задержки, причем выход каждого сумматора по модулю два первой группы соединен с первым входом соответствующего сумматора по модулю два второй группы, выходы четных сумматоров по модулю два второй группы соединены с соответствующими разрядами информационного входа регистра, о т л и ч а ю щ е е с я тем, что, с целью сокращения аппаратурных затрат устройства, оно содержит третью группу сумматоров по модулю два, элемент И и элемент НЕ, причем выходы 2i-го и (2i-1)-го сумматоров по модулю два второй группы соединены соответственно с первым и вторым входами
i-ro сумматора по модулю два третьей группы (1 < i < и, где n — разрядность контролируемого Слова), выходы сумматоров по модулю два третьей группы соединены с соответствующими входами элемента И, выход которого соединен с входом элемента
НЕ и тактовым входом регистра, выход которого является информационным выходом устройства, первые входы 2i-х сумматоров по модулю два первой группы подключены к 1-м разрядам прямого информационного входа устройства, первые входы (2i-1)-х сумматоров по модулю два первой группы подключены к 1-м разрядам инверсного информационного входа устройства, выход элемента НЕ соединен с входом элемента задержки и вторыми входами сумматоров по модулю два первой и второй групп, выход элемента задержки является выходом ошибки устройства.

